JAJSLS0C June   2021  – March 2022 TLC6A598

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Timing Requirements
    7. 6.7 Timing Waveforms
    8. 6.8 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Serial-In Interface
      2. 8.3.2 Clear Registers
      3. 8.3.3 Output Channels
      4. 8.3.4 Register Clock
      5. 8.3.5 Cascade Through SER OUT
      6. 8.3.6 Output Control
      7. 8.3.7 Clamping Structure
      8. 8.3.8 Protection Functions
        1. 8.3.8.1 Overcurrent Protection
        2. 8.3.8.2 Output Detection
        3. 8.3.8.3 Serial Communication Error
        4. 8.3.8.4 Thermal Shutdown
      9. 8.3.9 Interface
        1. 8.3.9.1 Register Write
        2. 8.3.9.2 Register Read
        3. 8.3.9.3 Shift-Register Communication-Fault Detection
    4. 8.4 Device Functional Modes
      1. 8.4.1 Operation With VCC < 3 V
      2. 8.4.2 Operation With 5.5 V ≤ VCC ≤ 7 V
    5. 8.5 Register Maps
      1. 8.5.1 Configuration Register(Offset=0h)[reset=0h]
      2. 8.5.2 Fault Readback Register(Offset=1h)[reset=0h]
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application 1
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curves
    3. 9.3 Typical Application 2
      1. 9.3.1 Design Requirements
      2. 9.3.2 Detailed Design Procedure
    4. 9.4 Typical Application 3
      1. 9.4.1 Design Requirements
      2. 9.4.2 Detailed Design Procedure
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12Device and Documentation Support
    1. 12.1 Receiving Notification of Documentation Updates
    2. 12.2 サポート・リソース
    3. 12.3 Trademarks
    4. 12.4 Electrostatic Discharge Caution
    5. 12.5 Glossary
  13. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

TLC6A598 デバイスは、LED などの比較的大きな負荷電力を必要とするシステムで使用するように設計されたモノリシック、高電圧、大電流出力の 8 ビット・シフト・レジスタです。

本デバイスは、誘導性過渡保護のために電圧クランプを出力に組み込んでいます。パワー・ドライバ・アプリケーションには、リレー、ソレノイド、その他の大電流または高電圧負荷が含まれます。各オープン・ドレイン DMOS トランジスタは、短絡発生時の損傷を防止するために独立したチョッピング電流制限回路を備えています。

このデバイスには、8 ビットのシリアル・イン、パラレル・アウトのシフト・レジスタが内蔵されており、8 ビットの D タイプ・ストレージ・レジスタへデータを供給します。出力は、50V の出力定格と 350mA の連続シンク電流能力を持つローサイド・オープン・ドレイン DMOS トランジスタです。負荷の開放および短絡の診断機構が搭載されており、安全性保護が強化されています。本デバイスは巡回冗長性検査 (CRC) 機能を備えており、シフト・レジスタのレジスタ値を検証できます。読み戻しモードでは、デバイスは 6 ビットの CRC 剰余を返します。MCU は CRC 剰余を読み戻して、剰余が正しいかどうかをチェックすることで、MCU とデバイスとの間の通信ループが良好かどうかを判定できます。

TLC6A598 の特性は、−55℃~125℃の動作時周辺温度範囲での動作についてのものです。

製品情報(1)
部品番号パッケージ本体サイズ (公称)
TLC6A598SOIC (24)15.70mm × 7.50mm
利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。
代表的なアプリケーション回路図