JAJSDZ3 October   2017 UCC256304

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
    1.     概略回路図
  4. 改訂履歴
  5. ピン構成および機能
    1.     ピン機能
  6. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD定格
    3. 6.3 推奨動作条件
    4. 6.4 熱特性
    5. 6.5 電気的特性
    6. 6.6 スイッチング特性
    7. 6.7 代表的特性
  7. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1  ハイブリッドヒステリシス制御
      2. 7.3.2  RVCC 12V電源
      3. 7.3.3  帰還信号経路
      4. 7.3.4  オプトカプラ帰還信号入力およびバイアス
      5. 7.3.5  システム外部停止機能
      6. 7.3.6  ピック・ロワー・ブロックとソフトスタート・マルチプレクサ
      7. 7.3.7  ピック・ハイヤー・ブロックとバースト・モード・マルチプレクサ
      8. 7.3.8  VCRコンパレータ
      9. 7.3.9  共振容量電圧検知
      10. 7.3.10 共振電流検知
      11. 7.3.11 バルク電圧検知
      12. 7.3.12 出力電圧検知
      13. 7.3.13 高電圧ゲート・ドライバ
      14. 7.3.14 保護機能
        1. 7.3.14.1 ZCS領域回避
        2. 7.3.14.2 過電流保護(OCP)
        3. 7.3.14.3 過出力電圧保護(VOUTOVP)
        4. 7.3.14.4 過入力電圧保護(VINOVP)
        5. 7.3.14.5 低入力電圧保護(VINUVP)
        6. 7.3.14.6 ブートUVLO
        7. 7.3.14.7 RVCC UVLO
        8. 7.3.14.8 過熱保護(OTP)
    4. 7.4 デバイスの機能モード
      1. 7.4.1 バースト・モード制御
      2. 7.4.2 高電圧起動
      3. 7.4.3 Xコンデンサ放電
      4. 7.4.4 ソフトスタートとバースト・モード閾値
      5. 7.4.5 システム状態/異常検出ステートマシン
      6. 7.4.6 波形発生器ステートマシン
  8. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1  WEBENCH®ツールによるカスタム設計
        2. 8.2.2.2  LLC電力段要件
        3. 8.2.2.3  LLCゲイン範囲
        4. 8.2.2.4  LnとQeを選択する
        5. 8.2.2.5  等価負荷抵抗を求める
        6. 8.2.2.6  LLC共振回路に必要な部品特性を求める
        7. 8.2.2.7  LLC 1次側電流
        8. 8.2.2.8  LLC2次側電流
        9. 8.2.2.9  LLC変圧器
        10. 8.2.2.10 LLC共振インダクタ
        11. 8.2.2.11 LLC共振容量
        12. 8.2.2.12 LLC1次側MOSFET
        13. 8.2.2.13 アダプティブ・デッドタイムの設計における考慮事項
        14. 8.2.2.14 LLC整流ダイオード
        15. 8.2.2.15 LLC出力容量
        16. 8.2.2.16 HVピン直列抵抗
        17. 8.2.2.17 BLKピン分圧器
        18. 8.2.2.18 BWピン分圧器
        19. 8.2.2.19 ISNSピン微分器
        20. 8.2.2.20 VCRピン・分圧容量
        21. 8.2.2.21 バースト・モード・プログラミング
        22. 8.2.2.22 ソフトスタート容量
      3. 8.2.3 アプリケーション曲線
  9. 電源に関する推奨事項
    1. 9.1 VCC容量
    2. 9.2 ブート容量
    3. 9.3 RVCC容量
  10. 10レイアウト
    1. 10.1 注意点
    2. 10.2 レイアウト例
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 デバイス・サポート
      1. 11.1.1 開発サポート
        1. 11.1.1.1 WEBENCH®ツールによるカスタム設計
    2. 11.2 ドキュメントのサポート(該当する場合)
      1. 11.2.1 関連資料
    3. 11.3 ドキュメントの更新通知を受け取る方法
    4. 11.4 コミュニティ・リソース
    5. 11.5 商標
    6. 11.6 静電気放電に関する注意事項
    7. 11.7 Glossary
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

バースト・モード・プログラミング

バースト・モード・プログラミング・インターフェイスにより、入力電圧に応じて変化するバースト・モード閾値電圧(VLL)の調整が可能です。これにより、VIN範囲全体にわたって安定したバースト閾値が実現し、VIN範囲全体にわたって効率曲線がより安定したものになります。

VLL電圧とBLK端子電圧の間には次の関係があります。

Equation 72. UCC256304 qu68_sluscu6.gif

この式では、VLLはバースト・モード閾値電圧、VBLKはBLKピン電圧で、aとbという2つのパラメータを2つの外付け抵抗で調整できます。

ソフトスタートが完了すると、検知されたBLKピン電圧が、バッファによりIC内部からLL/SS端子に印加されます。以下の図に示すとおり、これにより、調整抵抗RLLUpperとRLLLowerを流れる電流に差が生じます。LL/SSピンに流入する電流の差は、定倍され、250kΩの抵抗RLLに印加されます。RLLの電圧をVLLとして用います。

UCC256304 fig55_sluscu6.gifFigure 55. バースト・モード・プログラミング

そこでVLLとVBLKの関係が次のように導き出されます。

Equation 73. UCC256304 qu69_sluscu6.gif

Equation 73を並べ替えるとEquation 74になります。

Equation 74. UCC256304 qu70_sluscu6.gif

RLLUpperとRLLLowerを求めるには、2組の(VLL、VBLK)値が必要です。VBLKはBLKピンから直接測定できます。VLL値は、帰還オプトカプラ・エミッタとグランド(GND)の間に10kΩの抵抗を入れることによって測定できます。10kΩの抵抗で測定された電圧がV10kだと仮定します。そこでVLL電圧は次のように計算できます。

Equation 75. UCC256304 qu71_sluscu6.gif

RLLUpperを削除します。これにより、VLL電圧はその最小値である0.7Vとなりますが、この値は内部回路設計で決まります。それから負荷電流を望ましいバースト・モード閾値負荷に調整し、この条件で電力段がバーストしないことを確認します。例えば、10%負荷が望ましいバースト・モード閾値だとします。10Aを全負荷条件とし、負荷電流を1Aに設定します。負荷電流を設定したら、入力電圧を2種類の電圧に変更し、2種類の測定値を記録します(V10k、VBLK)。そこでEquation 74およびEquation 75に基づき、RLLUpperとRLLLowerの解を出すことができます。

この例では、2次抵抗が402kΩ、1次抵抗が732kΩとなります。