ホーム クロックとタイミング

クロックとタイミング

クロックとタイミング – 設計および開発

主な評価基板

LMK61E2EVM

超低ジッタ・プログラマブル発振器の評価基板。

LMK03328EVM

超低ジッタ・クロック・ジェネレータ評価基板、2 個の PLL、8 つの差動出力、2 個の入力付き。

LMK04828BEVM

超低ジッタ・シンセサイザおよびジッタ・クリーナ。

LMX2572EVM

6.4GHz、低消費電力広帯域 RF シンセサイザ、位相同期および JESD204B サポート。

LMX2492EVM

超低ノイズの 14GHz 広帯域 RF PLL、ランプ/チャープ生成機能付き。

LMK61E2EVM

超低ノイズで低消費電力の JESD204B 準拠デュアル・ループ・ジッタ・クリーナ。

LMK04610EVM

超低ノイズで低消費電力の JESD204B 準拠デュアル・ループ・ジッタ・クリーナ。

主なリファレンス・デザイン

EN55011 イーサネット・ブリック。

AM3359 産業用通信エンジン。

モーター駆動用の絶縁型電流シャントおよび電圧測定に関するリファレンス・デザイン。

SDI ビデオ・アグリゲーションのリファレンス・デザイン。

DisplayPort ビデオ 4:1 アグリゲーション・リファレンス・デザイン。

JESD204B シリアル・リンクのイコライゼーション最適化のためのリファレンス・デザイン。

主なソフトウェア

クロック設計ツール

ループ・フィルタとデバイス構成の設計とシミュレーションを行います。

TICS Pro ソフトウェア

PLLs+VCO、シンセサイザ、クロック用の EVM をプログラムします。  

PLLatinum™ シミュレータ

TI の LMX シリーズ PLL/シンセサイザの詳細な設計とシミュレーションを作成します。