ADC08DJ5200RF

アクティブ

デュアルチャネル 5.2GSPS またはシングルチャネル 10.4GSPS、RF サンプリング 8 ビット ADC

製品詳細

Sample rate (max) (Msps) 5200, 10400 Resolution (Bits) 8 Number of input channels 1, 2 Interface type JESD204B, JESD204C Analog input BW (MHz) 8100 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.825 Power consumption (typ) (mW) 3700 Architecture Folding Interpolating SNR (dB) 48.8 ENOB (bit) 7.8 SFDR (dB) 65 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 5200, 10400 Resolution (Bits) 8 Number of input channels 1, 2 Interface type JESD204B, JESD204C Analog input BW (MHz) 8100 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.825 Power consumption (typ) (mW) 3700 Architecture Folding Interpolating SNR (dB) 48.8 ENOB (bit) 7.8 SFDR (dB) 65 Operating temperature range (°C) -40 to 85 Input buffer Yes
FCCSP (AAV) 144 100 mm² 10 x 10
  • ADC コア:
    • 8 ビット分解能
    • シングル・チャネル・モードで最大 10.4GSPS
    • デュアル・チャネル・モードで最大 5.2GSPS
  • 性能仕様
    • ノイズ・フロア (-20dBFS、VFS = 1VPP-DIFF):
      • デュアル・チャネルモード:-143.4dBFS/Hz
      • シングル・チャネルモード:-146.2dBFS/Hz
    • ENOB (デュアル・チャネル、FIN = 2.4GHz、標準値):7.8 ビット
  • バッファ付きアナログ入力、VCMI = 0V:
    • アナログ入力帯域幅 (-3dB):8.1GHz
    • 使用可能な入力周波数範囲:> 10GHz
    • フルスケール入力電圧 (VFS、デフォルト):0.8Vpp
  • ノイズなしのアパーチャ遅延 (tAD) 調整:
    • 高精度サンプリング制御:19fs ステップ
    • 同期およびインターリーブ動作を簡素化
    • 遅延は温度および電圧に対して不変
  • 使いやすい同期機能:
    • SYSREF タイミングの自動較正
    • サンプル・マーキング用のタイムスタンプ
  • JESD204C シリアル・データ・インターフェイス:
    • 最大レーン速度:17.16Gbps
    • 64b/66b および 8b/10b エンコードのサポート
    • 8b/10b モードは JESD204B 互換
  • ピーク RF 入力電力 (差動):+26.5dBm (+27.5dBFS、560x フルスケール電力)
  • イコライゼーション用のプログラム可能な FIR フィルタ
  • 消費電力:3.8W
  • 電源:1.1V、1.9V
  • ADC コア:
    • 8 ビット分解能
    • シングル・チャネル・モードで最大 10.4GSPS
    • デュアル・チャネル・モードで最大 5.2GSPS
  • 性能仕様
    • ノイズ・フロア (-20dBFS、VFS = 1VPP-DIFF):
      • デュアル・チャネルモード:-143.4dBFS/Hz
      • シングル・チャネルモード:-146.2dBFS/Hz
    • ENOB (デュアル・チャネル、FIN = 2.4GHz、標準値):7.8 ビット
  • バッファ付きアナログ入力、VCMI = 0V:
    • アナログ入力帯域幅 (-3dB):8.1GHz
    • 使用可能な入力周波数範囲:> 10GHz
    • フルスケール入力電圧 (VFS、デフォルト):0.8Vpp
  • ノイズなしのアパーチャ遅延 (tAD) 調整:
    • 高精度サンプリング制御:19fs ステップ
    • 同期およびインターリーブ動作を簡素化
    • 遅延は温度および電圧に対して不変
  • 使いやすい同期機能:
    • SYSREF タイミングの自動較正
    • サンプル・マーキング用のタイムスタンプ
  • JESD204C シリアル・データ・インターフェイス:
    • 最大レーン速度:17.16Gbps
    • 64b/66b および 8b/10b エンコードのサポート
    • 8b/10b モードは JESD204B 互換
  • ピーク RF 入力電力 (差動):+26.5dBm (+27.5dBFS、560x フルスケール電力)
  • イコライゼーション用のプログラム可能な FIR フィルタ
  • 消費電力:3.8W
  • 電源:1.1V、1.9V

ADC08DJ5200RF デバイスは、RF サンプリング、ギガ・サンプルの A/D コンバータ (ADC) で、DC から 10GHz 超までの入力周波数を直接サンプリングします。 ADC08DJ5200RF はデュアル・チャネル 5.2GSPS の ADC、またはシングル・チャネル 10.4GSPS の ADC として構成できます。使用可能な入力周波数帯域が最高 10GHz であるため、L バンド、S バンド、C バンド、X バンドを直接 RF サンプリングでき、多様な周波数に対応したシステムを実現できます。

ADC08DJ5200RF は、最大 17.16Gbps のライン速度をサポートする最大 16 個のシリアル化されたレーンを備えた、高速な JESD204C 出力インターフェイスを使っています。JESD204C subclass-1 により、決定論的レイテンシおよびマルチデバイス同期をサポートしています。JESD204C インターフェイスは、ライン速度とレーン数との間でトレードオフのバランスを取るように構成できます。8b/10b と 64b/66b の両方のデータ・エンコードをサポートしています。64b/66b エンコードでは、前方誤り訂正 (FEC) によるビット・エラー率の改善をサポートしています。このインターフェイスは、 JESD204B レシーバと下位互換性があります。

ノイズなしのアパーチャ遅延調整や、SYSREF ウィンドウ処理などの革新的な同期機能により、マルチ・チャネル・アプリケーションのシステム設計を簡素化できます。プログラム可能な FIR フィルタにより、オンチップのイコライゼーションが可能です。

ADC08DJ5200RF デバイスは、RF サンプリング、ギガ・サンプルの A/D コンバータ (ADC) で、DC から 10GHz 超までの入力周波数を直接サンプリングします。 ADC08DJ5200RF はデュアル・チャネル 5.2GSPS の ADC、またはシングル・チャネル 10.4GSPS の ADC として構成できます。使用可能な入力周波数帯域が最高 10GHz であるため、L バンド、S バンド、C バンド、X バンドを直接 RF サンプリングでき、多様な周波数に対応したシステムを実現できます。

ADC08DJ5200RF は、最大 17.16Gbps のライン速度をサポートする最大 16 個のシリアル化されたレーンを備えた、高速な JESD204C 出力インターフェイスを使っています。JESD204C subclass-1 により、決定論的レイテンシおよびマルチデバイス同期をサポートしています。JESD204C インターフェイスは、ライン速度とレーン数との間でトレードオフのバランスを取るように構成できます。8b/10b と 64b/66b の両方のデータ・エンコードをサポートしています。64b/66b エンコードでは、前方誤り訂正 (FEC) によるビット・エラー率の改善をサポートしています。このインターフェイスは、 JESD204B レシーバと下位互換性があります。

ノイズなしのアパーチャ遅延調整や、SYSREF ウィンドウ処理などの革新的な同期機能により、マルチ・チャネル・アプリケーションのシステム設計を簡素化できます。プログラム可能な FIR フィルタにより、オンチップのイコライゼーションが可能です。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート ADC08DJ5200RF 10.4GSPS シングル・チャネルまたは 5.2GSPS デュアル・チャネル、8 ビット、RF サンプリング A/D コンバータ (ADC) データシート (Rev. A 翻訳版) PDF | HTML 英語版 (Rev.A) PDF | HTML 2022年 7月 6日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

ADC08DJ5200RFEVM — ADC08DJ5200RF デュアル 5.2GSPS またはシングル 10.4GSPS、RF サンプリング 8 ビット ADC の評価基板

ADC08DJ5200RF 評価基板 (EVM) は、ADC08DJ5200RF を評価するためのプラットフォームです。ADC08DJ5200RF は、低消費電力、8 ビット、デュアルチャネル 5.2GSPS またはシングルチャネル 10.4GSPS の RF サンプリング A/D コンバータ (ADC) であり、バッファ付きアナログ入力と統合型デジタル・ダウン・コンバータに加えて、JESD204B/C インターフェイスも搭載しています。この EVM は、トランス結合型のアナログ入力を複数採用しており、多様な信号源と広い周波数範囲に対応できます。

クロック・シンセサイザである LMX2594 (...)

ユーザー ガイド: PDF | HTML
ファームウェア

TI-JESD204-IP — 高速データ・コンバータへの FPGA 接続に役立つ、JESD204 Rapid Design IP (JESD204 採用の迅速設計知的財産)

JESD204 rapid design IP (迅速設計知的財産) は、良好に動作する JESD204 システムを FPGA エンジニアが開発する際に、迅速な経路をたどれる設計を採用しています。この IP は、ダウンストリーム (下流) のデジタル処理と他のアプリケーション・ロジックを、性能とタイミングに関する JESD204 プロトコルの重要な制約の大半から分離できるアーキテクチャを採用しています。この IP は、ファームウェア開発に費やす期間を短縮し、FPGA の統合を平易化できるように設計者を支援します。

JESD204 rapid design IP (迅速設計知的財産) は、TI (...)

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 ダウンロード
FCCSP (AAV) 144 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ