デュアル・チャネル、10 ビット、200MSPS AD コンバータ(ADC)
製品の詳細
パラメータ
パッケージ|ピン|サイズ
特長
- Single 1.8V Power Supply Operation.
- Power Scaling with Clock Frequency.
- Internal Sample-and-Hold.
- Internal or External Reference.
- Power Down Mode.
- Offset Binary or 2's Complement Output Data Format.
- LVDS or CMOS Output Signals.
- 60-pin WQFN Package, (9x9x0.8mm, 0.5mm Pin-Pitch)
- Clock Duty Cycle Stabilizer.
- IF Sampling Bandwidth > 900MHz.
Key Specifications
- Resolution 10 Bits
- Conversion Rate 200 MSPS
- ENOB 9.6 bits (typ) @Fin=70 MHz
- SNR 59.9 dBFS (typ) @Fin=70 MHz
- SINAD 59.9 dBFS (typ) @Fin=70 MHz
- SFDR 82 dBFS (typ) @Fin=70 MHz
- LVDS Power 450mW (typ) @Fs=200 MSPS
- CMOS Power 280mW (typ) @Fs=170 MSPS
- Operating Temp. Range −40°C to +85°C.
All trademarks are the property of their respective owners.
概要
The ADC10DV200 is a monolithic analog-to-digital converter capable of converting two analog input signals into 10-bit digital words at rates up to 200 Mega Samples Per Second (MSPS). The digital output mode is selectable and can be either differential LVDS or CMOS signals. This converter uses a differential, pipelined architecture with digital error correction and an on-chip sample-and-hold circuit to minimize die size and power consumption while providing excellent dynamic performance. A unique sample-and-hold stage yields a full-power bandwidth of 900MHz. Fabricated in core CMOS process, the ADC10DV200 may be operated from a single 1.8V power supply. The ADC10DV200 achieves approximately 9.6 effective bits at Nyquist and consumes just 280mW at 170MSPS in CMOS mode and 450mW at 200MSPS in LVDS mode. The power consumption can be scaled down further by reducing sampling rates.
技術資料
種類 | タイトル | 英語版のダウンロード | 日付 | |
---|---|---|---|---|
* | データシート | Dual 10-bit, 200 MSPS Low-Power A/D Converter with Parallel LVDS/CMOS Outputs データシート | 2013年 4月 18日 | |
技術記事 | Keys to quick success using high-speed data converters | 2020年 10月 13日 | ||
技術記事 | How to achieve fast frequency hopping | 2019年 3月 3日 | ||
技術記事 | RF sampling: Learning more about latency | 2017年 2月 9日 | ||
技術記事 | Why phase noise matters in RF sampling converters | 2016年 11月 28日 | ||
アプリケーション・ノート | Drivng HSpeed ADCs w/LMH6521 DVGA for High IF AC-Coupled Apps | 2013年 4月 26日 | ||
ユーザー・ガイド | ADC10/11DV200, 10/11-Bit, 200 Msps A/D Converter User Guide | 2012年 2月 20日 |
設計と開発
追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。ソフトウェア開発
While WaveVision 5 software (...)
特長
- Provides 4 plot types: Time Domain (Scope), FFT, 2-tone FFT and Histogram
- Up to 4 data channels per plot
- Multiple plot windows
- Continuous data acquisition
- ACPR Analysis
- FFT averaging
- FFT plot exclusion areas
- Supports hardware and software signal sources
- Provides ability to read/write hardware's control and (...)
設計ツールとシミュレーション
設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを活用して、複雑なミックスド・シグナル設計のシミュレーションを実施することができます。完成度の高い最終機器を設計し、レイアウトの確定や製造開始より前に、ソリューションのプロトタイプを製作することができます。この結果、市場投入期間の短縮と開発コストの削減を実現できます。
設計とシミュレーション向けのツールである PSpice for TI の環境内で、各種 TI デバイスの検索、製品ラインアップの参照、テスト・ベンチの起動、設計のシミュレーションを実施し、選定したデバイスをさらに分析することができます。また、複数の TI デバイスを組み合わせてシミュレーションを実行することもできます。
事前ロード済みの複数のモデルで構成されたライブラリ全体に加えて、PSpice for TI ツール内で各種 TI デバイスの最新の技術関連資料に簡単にアクセスすることもできます。開発中のアプリケーションに適したデバイスを選定できたことを確認した後、TI 製品の購入ページにアクセスして、その製品を購入することができます。
PSpice for TI を使用すると、回路の検討から設計の開発や検証まで、作業の進展に合わせて設計サイクルの各段階で、シミュレーションのニーズに適した各種ツールにアクセスできます。コスト不要で入手でき、開発を容易に開始できます。設計とシミュレーションに適した PSpice スイートをダウンロードして、今すぐ設計を開始してください。
開発の開始
- PSpice for TI シミュレータへのアクセスの申請
- ダウンロードとインストール
- シミュレーション方法説明ビデオのご視聴
特長
- Cadence の PSpice テクノロジーを活用
- デジタル・モデル・スイートが付属する事前インストール済みのライブラリを活用して、ワーストケース・タイミング分析を実現可能
- 動的更新により、最新のデバイス・モデルに確実にアクセス可能
- 精度の低下を招かずに、シミュレーション速度を重視して最適化済み
- 複数製品の同時分析をサポート
- OrCAD Capture フレームワークを土台とし、業界で最も幅広く使用されている回路図のキャプチャとシミュレーションの環境へのアクセスを実現
- オフライン作業が可能
- 以下の点を含め、多様な動作条件とデバイス公差にまたがって設計を検証
- 自動的な測定と後処理
- モンテカルロ分析法
- ワーストケース分析
- 熱解析
CAD/CAE シンボル
パッケージ | ピン数 | ダウンロード |
---|---|---|
WQFN (NKA) | 60 | オプションの表示 |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL rating/ リフローピーク温度
- MTBF/FIT の推定値
- 原材料組成
- 認定試験結果
- 継続的な信頼性モニタ試験結果