Sample rate (Max) (MSPS) 1000, 2000 Resolution (Bits) 12 Number of input channels 2, 1 Interface type Parallel LVDS Analog input BW (MHz) 2700 Features Ultra High Speed Rating Catalog Input range (Vp-p) 0.8 Power consumption (Typ) (mW) 3510 Architecture Folding Interpolating SNR (dB) 60.1 ENOB (Bits) 9.6 SFDR (dB) 75 Operating temperature range (C) -40 to 85 Input buffer Yes open-in-new その他の 高速 ADCs (>10MSPS)


BGA (NXA) 292 729 mm² 27 x 27 open-in-new その他の 高速 ADCs (>10MSPS)


  • Excellent Noise and Linearity up to and Above fIN =
    2.7 GHz
  • Configurable to Either 3.2 or 2 GSPS Interleaved
    or 1600 or 1000 MSPS Dual ADC
  • New DESCLKIQ Mode for High Bandwidth, High
    Sampling Rate Apps
  • Pin-Compatible With ADC10D1x00, ADC12D1x00
  • AutoSync Feature for Multi-Chip Synchronization
  • Internally Terminated, Buffered, Differential Analog
  • Interleaved Timing Automatic and Manual Skew
  • Test Patterns at Output for System Debug
  • Time Stamp Feature to Capture External Trigger
  • Programmable Gain, Offset, and tAD Adjust
  • 1:1 Non-Demuxed or 1:2 Demuxed LVDS Outputs
  • Key Specifications
    • Resolution 12 Bits
    • Interleaved 3.2- and 2-GSPS ADC
      • IMD3 (Fin = 2.7 GHz at –13 dBFS) –63.7/–73
        dBFS (Typical)
      • IMD3 (Fin = 2.7 GHz at –16 dBFS) –66.7/–85
        dBFS (Typical)
      • Noise Floor –154.6/–154 dBm/Hz (Typical)
      • Power 3.94/3.42 W (Typical)
    • Dual 1600/1000 MSPS ADC, Fin = 498 MHz
      • ENOB 9.2/9.4 Bits (Typical)
      • SNR 58.2/58.8 dB (Typical)
      • SFDR 66.7/71.9 dBc (Typical)
      • Power per Channel 1.97/1.71 W (Typical)
open-in-new その他の 高速 ADCs (>10MSPS)


The 12-bit 3.2- and 2-GSPS ADC12D1x00RF is an RF-sampling GSPS ADC that can directly sample input frequencies up to and above 2.7 GHz. The ADC12D1x00RF augments the very large Nyquist zone of TI’s GSPS ADCs with excellent noise and linearity performance at RF frequencies, extending its usable range beyond the 3rd Nyquist zone

The ADC12D1x00RF provides a flexible LVDS interface which has multiple SPI programmable options to facilitate board design and FPGA/ASIC data capture. The LVDS outputs are compatible with IEEE 1596.3-1996 and supports programmable common-mode voltage. The product is packaged in a lead-free 292-ball thermally enhanced BGA package over the rated industrial temperature range of –40°C to 85°C.

open-in-new その他の 高速 ADCs (>10MSPS)


= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 13
種類 タイトル 英語版のダウンロード 日付
* データシート ADC12D1x00RF 12-Bit, 3.2-GSPS and 2-GSPS RF-Sampling ADC データシート 2015年 8月 31日
技術記事 Keys to quick success using high-speed data converters 2020年 10月 13日
技術記事 How to achieve fast frequency hopping 2019年 3月 3日
技術記事 RF sampling: Learning more about latency 2017年 2月 9日
アプリケーション・ノート AN-2132 Synchronizing Multiple GSPS ADCs in a System: The AutoSync Feature 2017年 2月 3日
技術記事 Why phase noise matters in RF sampling converters 2016年 11月 28日
アプリケーション・ノート Signal Chain Noise Figure Analysis 2014年 10月 29日
アプリケーション・ノート Maximizing SFDR Performance in the GSPS ADC: Spur Sources and Methods of Mitigat 2013年 12月 9日
アプリケーション・ノート AN-2128 ADC1xD1x00 Pin Compatibility 2013年 5月 1日
ユーザー・ガイド GSPS ADC Schematics and Layout Tips 2013年 4月 29日
アプリケーション・ノート AN-2177 Using the LMH6554 as a ADC Driver 2013年 4月 26日
アプリケーション・ノート ADC10D1500 Synchrzng Multiple GSPS ADCs in a System: AutoSync Feature 2012年 12月 18日
その他の技術資料 ADC12Dxx00RF Direct RF-Sampling ADC Family 2012年 5月 16日




評価ボード ダウンロード
document-generic ユーザー・ガイド

The ADC12D1600RF is the latest advance in TI's Ultra-High-Speed ADC family. This low-power, high-performance CMOS analog-to-digital converter digitizes signals at 12-bit resolution for dual channels at sampling rates of up to 1.0/1.6/1.8 GSPS (Non-Interleave Mode) or for a single channel up to (...)

  • Configurable to either 2.0/3.2/3.6 GSPS interleaved or 1.0/1.6/1.8 GSPS dual ADC
  • Pin-compatible with ADC10D1500/1000, ADC12D1800/1600/1000
  • Internally terminated, buffered, differential analog inputs
  • Interleaved timing automatic and manual skew adjust
  • Test patterns at output for system debug
  • Programmable (...)


アプリケーション・ソフトウェアとフレームワーク ダウンロード
Data Acquisition and Analysis Software
WAVEVISION5 WaveVision 5 software is part of the WaveVision evaluation system that also includes WaveVision 5 Data Capture Board. The WaveVision 5 system is an easy-to-use data acquisition and analysis tool, designed to help users evaluate Texas Instruments' Signal Path solutions.

While WaveVision 5 software (...)


  • Provides 4 plot types: Time Domain (Scope), FFT, 2-tone FFT and Histogram
  • Up to 4 data channels per plot
  • Multiple plot windows
  • Continuous data acquisition
  • ACPR Analysis
  • FFT averaging
  • FFT plot exclusion areas
  • Supports hardware and software signal sources
  • Provides ability to read/write hardware's control and (...)


シミュレーション・モデル ダウンロード
SNAM014.ZIP (41 KB) - IBIS Model
シミュレーション・ツール ダウンロード
PSpice® for TI design and simulation tool
PSPICE-FOR-TI — PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを活用して、複雑なミックスド・シグナル設計のシミュレーションを実施することができます。完成度の高い最終機器を設計し、レイアウトの確定や製造開始より前に、ソリューションのプロトタイプを製作することができます。この結果、市場投入期間の短縮と開発コストの削減を実現できます。 

設計とシミュレーション向けのツールである PSpice for TI の環境内で、各種 TI デバイスの検索、製品ラインアップの参照、テスト・ベンチの起動、設計のシミュレーションを実施し、選定したデバイスをさらに分析することができます。また、複数の TI デバイスを組み合わせてシミュレーションを実行することもできます。

事前ロード済みの複数のモデルで構成されたライブラリ全体に加えて、PSpice for TI ツール内で各種 TI デバイスの最新の技術関連資料に簡単にアクセスすることもできます。開発中のアプリケーションに適したデバイスを選定できたことを確認した後、TI 製品の購入ページにアクセスして、その製品を購入することができます。 

PSpice for TI を使用すると、回路の検討から設計の開発や検証まで、作業の進展に合わせて設計サイクルの各段階で、シミュレーションのニーズに適した各種ツールにアクセスできます。コスト不要で入手でき、開発を容易に開始できます。設計とシミュレーションに適した PSpice スイートをダウンロードして、今すぐ設計を開始してください。


  1. PSpice for TI シミュレータへのアクセスの申請
  2. ダウンロードとインストール
  3. シミュレーション方法説明ビデオのご視聴
  • Cadence の PSpice テクノロジーを活用
  • デジタル・モデル・スイートが付属する事前インストール済みのライブラリを活用して、ワーストケース・タイミング分析を実現可能
  • 動的更新により、最新のデバイス・モデルに確実にアクセス可能
  • 精度の低下を招かずに、シミュレーション速度を重視して最適化済み
  • 複数製品の同時分析をサポート
  • OrCAD Capture フレームワークを土台とし、業界で最も幅広く使用されている回路図のキャプチャとシミュレーションの環境へのアクセスを実現
  • オフライン作業が可能
  • 以下の点を含め、多様な動作条件とデバイス公差にまたがって設計を検証
    • 自動的な測定と後処理
    • モンテカルロ分析法
    • ワーストケース分析
    • 熱解析


リファレンス・デザイン ダウンロード
1 チャネルまたは 2 チャネル・モードで GSPS ADC を駆動、高帯域幅アプリケーション用
TIDA-00113 この設計は、システムの設計者がトレードオフについて理解し、広帯域アプリケーション向けにギガサンプル/秒の ADC をバラン構成で駆動するための実装を最適化するのに役立つよう提供されています。検討するトレードオフには、バラン構造、挿入損失、ダイナミック特性、構成変更、容易な実装などが含まれます。トポロジーやレイアウトはシステム性能の最適化において重要な役割を担っており、これらの設計が設計サイクルの短縮に役立つのはそのためです。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
最適なクロック・ソース、GSPS ADC 用、リファレンス・デザイン
TIDA-00479 The ADC12D1600RFRB reference design provides a platform to demonstrate a high speed digitizer application which incorporates clocking, power management, and signal processing. The reference design utilizes the 1.6 GSPS ADC12D1600RF device, onboard FPGA Xilinx Virtex 4, and high performance clock (...)
document-generic 回路 document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
BGA (NXA) 292 オプションの表示


  • RoHS
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。


TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。


TI のトレーニングとビデオをすべて表示