ADC12DJ2700

アクティブ

12 ビット、デュアル 2.7GSPS またはシングル 5.4GSPS、RF サンプリング A/D コンバータ(ADC)

製品詳細

Sample rate (max) (Msps) 2700, 5400 Resolution (Bits) 12 Number of input channels 1, 2 Interface type JESD204B Analog input BW (MHz) 8000 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 2700 Architecture Folding Interpolating SNR (dB) 57.7 ENOB (bit) 9 SFDR (dB) 75 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 2700, 5400 Resolution (Bits) 12 Number of input channels 1, 2 Interface type JESD204B Analog input BW (MHz) 8000 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 2700 Architecture Folding Interpolating SNR (dB) 57.7 ENOB (bit) 9 SFDR (dB) 75 Operating temperature range (°C) -40 to 85 Input buffer Yes
FCCSP (AAV) 144 100 mm² 10 x 10 FCCSP (ZEG) 144 100 mm² 10 x 10
  • ADC コア
    • 12 ビットの分解能
    • シングル・チャネル・モードで最大 5.4GSPS
    • デュアル・チャネル・モードで最大 2.7GSPS
  • 性能仕様
    • ノイズ・フロア (信号なし、VFS = 1.0VPP-DIFF)
      • デュアル・チャネル・モード:–151.6dBFS/Hz
      • シングル・チャネル・モード:–153.8dBFS/Hz
    • HD2、HD3:最高 3GHz まで -65dBc
  • バッファ付きアナログ入力、VCMI = 0V
    • アナログ入力帯域幅 (-3dB):8.0GHz
    • 使用可能な入力周波数範囲: >10GHz
    • フルスケール入力電圧 (VFS、デフォルト):0.8VPP
    • アナログ入力同相 (VICM):0V
  • ノイズなしのアパーチャ遅延 (TAD) 調整
    • 高精度のサンプリング制御: 19fsステップ
    • 同期およびインターリーブ動作を簡素化
    • 遅延は温度および電圧に対して不変
  • 使いやすい同期機能
    • SYSREFタイミングの自動較正
    • サンプル・マーキング用のタイムスタンプ
  • JESD204B シリアル・データ・インターフェイス
    • サブクラス0および1をサポート
    • 最大レーン速度: 12.8Gbps
    • 最大16レーンを使用できるためレーン速度を低減可能
  • デュアル・チャネル・モードのデジタル・ダウン・コンバータ
    • 実数出力:DDC バイパスまたは 2x 間引き
    • 複素数出力:4x、8x、または 16x 間引き
    • DDC ごとに 4 つの独立した 32 ビット NCO
  • 消費電力:2.7W
  • 電源:1.1V、1.9V
  • ADC コア
    • 12 ビットの分解能
    • シングル・チャネル・モードで最大 5.4GSPS
    • デュアル・チャネル・モードで最大 2.7GSPS
  • 性能仕様
    • ノイズ・フロア (信号なし、VFS = 1.0VPP-DIFF)
      • デュアル・チャネル・モード:–151.6dBFS/Hz
      • シングル・チャネル・モード:–153.8dBFS/Hz
    • HD2、HD3:最高 3GHz まで -65dBc
  • バッファ付きアナログ入力、VCMI = 0V
    • アナログ入力帯域幅 (-3dB):8.0GHz
    • 使用可能な入力周波数範囲: >10GHz
    • フルスケール入力電圧 (VFS、デフォルト):0.8VPP
    • アナログ入力同相 (VICM):0V
  • ノイズなしのアパーチャ遅延 (TAD) 調整
    • 高精度のサンプリング制御: 19fsステップ
    • 同期およびインターリーブ動作を簡素化
    • 遅延は温度および電圧に対して不変
  • 使いやすい同期機能
    • SYSREFタイミングの自動較正
    • サンプル・マーキング用のタイムスタンプ
  • JESD204B シリアル・データ・インターフェイス
    • サブクラス0および1をサポート
    • 最大レーン速度: 12.8Gbps
    • 最大16レーンを使用できるためレーン速度を低減可能
  • デュアル・チャネル・モードのデジタル・ダウン・コンバータ
    • 実数出力:DDC バイパスまたは 2x 間引き
    • 複素数出力:4x、8x、または 16x 間引き
    • DDC ごとに 4 つの独立した 32 ビット NCO
  • 消費電力:2.7W
  • 電源:1.1V、1.9V

ADC12DJ2700デバイスはRFサンプリング、ギガ・サンプルのアナログ/デジタル・コンバータ(ADC)で、DCから10GHz超までの入力周波数を直接サンプリングできます。ADC12DJ2700はデュアル・チャネル・モードで最大2700MSPS、シングル・チャネル・モードで最大5400MSPSをサンプリングできます。チャネル数(デュアル・チャネル・モード)とナイキスト帯域幅(シングル・チャネル・モード)のトレードオフをプログラム可能なため、多くのチャネル数や広い瞬間的な信号帯域幅を必要とするアプリケーションの両方の要求に対応できる、柔軟なハードウェアを開発できます。フルパワー入力帯域幅(-3dB)は8.0GHzで、使用可能な周波数はデュアル・チャネルとシングル・チャネル・モードの両方で-3dBのポイントを超えて拡大されるため、Lバンド、Sバンド、Cバンド、Xバンドを直接RFサンプリングでき、周波数の機動性が高いシステムを実現できます。

ADC12DJ2700は高速のJESD204B出力インターフェイスを使用し、最大16の直列化されたレーンを持ち、決定論的レイテンシとマルチデバイス同期についてサブクラス1に準拠しています。シリアル出力レーンは最高12.8Gbpsをサポートし、ビット・レートとレーン数のトレードオフを設定可能です。 革新的な同期機能として、ノイズなしのアパーチャ遅延(TAD)調整、SYSREFのウィンドウ処理などがあり、位相アレイ・レーダーやMIMO通信のシステム設計を簡素化できます。 デュアル・チャネル・モードのオプションのデジタル・ダウンコンバータ(DDC)により、インターフェイス速度(実数および複素数間引きモード)の低減と、信号のデジタル・ミキシング(複素数間引きモードのみ)が可能です。

ADC12DJ2700デバイスはRFサンプリング、ギガ・サンプルのアナログ/デジタル・コンバータ(ADC)で、DCから10GHz超までの入力周波数を直接サンプリングできます。ADC12DJ2700はデュアル・チャネル・モードで最大2700MSPS、シングル・チャネル・モードで最大5400MSPSをサンプリングできます。チャネル数(デュアル・チャネル・モード)とナイキスト帯域幅(シングル・チャネル・モード)のトレードオフをプログラム可能なため、多くのチャネル数や広い瞬間的な信号帯域幅を必要とするアプリケーションの両方の要求に対応できる、柔軟なハードウェアを開発できます。フルパワー入力帯域幅(-3dB)は8.0GHzで、使用可能な周波数はデュアル・チャネルとシングル・チャネル・モードの両方で-3dBのポイントを超えて拡大されるため、Lバンド、Sバンド、Cバンド、Xバンドを直接RFサンプリングでき、周波数の機動性が高いシステムを実現できます。

ADC12DJ2700は高速のJESD204B出力インターフェイスを使用し、最大16の直列化されたレーンを持ち、決定論的レイテンシとマルチデバイス同期についてサブクラス1に準拠しています。シリアル出力レーンは最高12.8Gbpsをサポートし、ビット・レートとレーン数のトレードオフを設定可能です。 革新的な同期機能として、ノイズなしのアパーチャ遅延(TAD)調整、SYSREFのウィンドウ処理などがあり、位相アレイ・レーダーやMIMO通信のシステム設計を簡素化できます。 デュアル・チャネル・モードのオプションのデジタル・ダウンコンバータ(DDC)により、インターフェイス速度(実数および複素数間引きモード)の低減と、信号のデジタル・ミキシング(複素数間引きモードのみ)が可能です。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン互換製品
ADC08DJ5200RF アクティブ デュアルチャネル 5.2GSPS またはシングルチャネル 10.4GSPS、RF サンプリング 8 ビット ADC ADC08DJ5200RF offers higher speed, lower resolution, and no DDC.
ADC12DJ4000RF アクティブ デュアルチャネル 4GSPS またはシングルチャネル 8GSPS、RF サンプリング 12 ビット ADC ADC12DJ4000RF offers higher speed, DDC in both single and dual modes, and internal dither.

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
3 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート ADC12DJ2700 5.4GSPS シングル・チャネルまたは 2.7GSPS デュアル・チャネル、12 ビット、RF サンプリングのアナログ / デジタル・コンバータ (ADC) データシート (Rev. A 翻訳版) PDF | HTML 英語版 (Rev.A) PDF | HTML 2020年 7月 11日
アプリケーション・ノート Intel Stratix 10 GX 16-Lane RX JESD204B-ADC12DJ3200 Interoperability Reference Design 2018年 5月 30日
EVM ユーザー ガイド (英語) ADCxxDJxx00 Evaluation Module User's Guide (Rev. A) 2018年 1月 9日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

ADC12DJ2700EVM — ADC12DJ2700 12 ビット、デュアル 2.7GSPS またはシングル 5.4GSPS、RF サンプリング ADC の評価基板

ADC12DJ2700 評価基板 (EVM) を採用すると、ADC12DJ2700 デバイスを評価できます。ADC12DJ2700 は、低消費電力、12 ビット、デュアルチャネル 2.7GSPS またはシングルチャネル 5.4GSPS の RF サンプリング A/D コンバータ (ADC) であり、バッファ付きのアナログ入力を採用しているほか、デジタル・ダウンコンバータを内蔵しています。このダウンコンバータはプログラマブルな数値制御発振器 (NCO) を内蔵しているほか、デシメーション設定にも対応しており (デシメーションを実施していない 12 ビットと 8 ビットの ADC (...)

ユーザー ガイド: PDF
評価ボード

ANNAP-3P-WWDM60 — Annapolis Microsystems 4-channel ADC, 2-channel DAC FPGA mezzanine card up to 10GSPS

This high performance WILD FMC+ DM60 ADC & DAC has two input bandwidth options, internal sample clock options and internal 10MHz reference clock options. The WWDM60 has a choice of speed grades that utilize the ADC12DJ2700, ADC12DJ3200 and ADC12DJ5200RF up to 10GSPS. It allows for ADC and DAC (...)
最低価格:Annapolis Micro Systems
ファームウェア

TI-JESD204-IP — 高速データ・コンバータへの FPGA 接続に役立つ、JESD204 Rapid Design IP (JESD204 採用の迅速設計知的財産)

JESD204 rapid design IP (迅速設計知的財産) は、良好に動作する JESD204 システムを FPGA エンジニアが開発する際に、迅速な経路をたどれる設計を採用しています。この IP は、ダウンストリーム (下流) のデジタル処理と他のアプリケーション・ロジックを、性能とタイミングに関する JESD204 プロトコルの重要な制約の大半から分離できるアーキテクチャを採用しています。この IP は、ファームウェア開発に費やす期間を短縮し、FPGA の統合を平易化できるように設計者を支援します。

JESD204 rapid design IP (迅速設計知的財産) は、TI (...)

シミュレーション・モデル

ADC12DJ3200 IBIS Model

SLVMC42.ZIP (36 KB) - IBIS Model
シミュレーション・モデル

ADC12DJ3200 IBIS-AMI Model

SLVMC55.ZIP (5569 KB) - IBIS-AMI Model
計算ツール

FREQ-DDC-FILTER-CALC RF-Sampling Frequency Planner, Analog Filter, and DDC Excel Calculator

This Excel calculator provides system designers a way to simplify the design and debugging of direct RF-sampling receivers. It offers three functions: frequency planning, analog filtering, and decimation filter spur location.

In the concept phase, a frequency-planning tool enables fine tuning of (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
レシーバ
ADC32RF80 デュアルチャネル、14 ビット、3GSPS、デュアル DDC/チャネル、RF サンプリング広帯域レシーバ / フィードバック IC ADC32RF82 デュアルチャネル、14 ビット、2.45GSPS、RF サンプリング・テレコム・レシーバ / フィードバック IC ADC32RF83 デュアルチャネル、14 ビット、3GSPS、シングル DDC/チャネル、RF サンプリング・テレコム・レシーバ / フィードバック IC
高速 ADC(≧10 MSPS)
ADC08DJ3200 8 ビット、デュアル 3.2GSPS またはシングル 6.4GSPS、RF サンプリング A/D コンバータ(ADC) ADC12DJ2700 12 ビット、デュアル 2.7GSPS またはシングル 5.4GSPS、RF サンプリング A/D コンバータ(ADC) ADC12DJ3200 12 ビット、デュアル 3.2GSPS またはシングル 6.4GSPS、RF サンプリング A/D コンバータ(ADC) ADC12DJ5200RF デュアルチャネル 5.2GSPS またはシングルチャネル 10.4GSPS、RF サンプリング 12 ビット ADC ADC12J1600 12 ビット、1.6GSPS、RF サンプリング A/D コンバータ (ADC) ADC12J2700 12 ビット、2.7GSPS、RF サンプリング A/D コンバータ (ADC) ADC12J4000 12 ビット、4.0GSPS、RF サンプリング A/D コンバータ (ADC) ADC31RF80 14 ビット、3GSPS、RF サンプリング広帯域レシーバとフィードバック IC ADC32RF42 デュアルチャネル、14 ビット、1.5GSPS、RF サンプリング A/D コンバータ(ADC) ADC32RF44 デュアルチャネル、14 ビット、2.6GSPS、RF サンプリング A/D コンバータ(ADC) ADC32RF45 デュアルチャネル、14 ビット、3GSPS、RF サンプリング A/D コンバータ (ADC)
RF サンプリング・トランシーバ
AFE7422 10MHz ~ 6GHz、最大 1,200MHz の IBW (入力帯域幅)、2 個の送信と 2 個の受信、RF サンプリング トランシーバ AFE7444 10MHz ~ 6GHz、最大 600MHz の IBW (入力帯域幅)、4 個の送信と 4 個の受信、RF サンプリング トランシーバ
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
リファレンス・デザイン

TIDA-01021 — DSO、レーダー、5G ワイヤレス・テスタ向けマルチチャネル JESD204B 15GHz クロックのリファレンス・デザイン

高速マルチチャネル・アプリケーションはシステムの SNR、SFDR(スプリアス・フリー・ダイナミック・レンジ)、ENOB(実効ビット数)を最適化するために、チャネル間スキューを管理可能な高精度クロッキング・ソリューションを必要とします。このリファレンス・デザインは TI の VCO 内蔵 LMX2594 広帯域 PLL の使用により個別のボード上で 2 個の高速チャネルをサポートでき、10MHz ~ 15GHz のクロックと JESD204B インターフェイス用 SYSREF を生成します。15GHz のクロック周波数の場合、10KHz のオフセット位相ノイズは -104dBc/Hz (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01022 — DSO、レーダー、5G ワイヤレス・テスト・システム向けのフレキシブルな 3.2GSPS マルチチャネル AFE のリファレンス・デザイン

This high speed multi-channel data capture reference design enables optimum system performance. System designers needs to consider critical design parameters like clock jitter and skew for high speed multi-channel clock generation, which affects overall system SNR, SFDR, channel to channel skew (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
FCCSP (AAV) 144 オプションの表示
FCCSP (ZEG) 144 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ