製品の詳細

Sample rate (Max) (MSPS) 4000, 8000 Resolution (Bits) 12 Number of input channels 2, 1 Interface type JESD204B, JESD204C Analog input BW (MHz) 8000 Features Ultra High Speed Rating Catalog Input range (Vp-p) 0.8 Power consumption (Typ) (mW) 3650 Architecture Folding Interpolating SNR (dB) 57 ENOB (Bits) 9 SFDR (dB) 66 Operating temperature range (C) -40 to 85 Input buffer Yes
Sample rate (Max) (MSPS) 4000, 8000 Resolution (Bits) 12 Number of input channels 2, 1 Interface type JESD204B, JESD204C Analog input BW (MHz) 8000 Features Ultra High Speed Rating Catalog Input range (Vp-p) 0.8 Power consumption (Typ) (mW) 3650 Architecture Folding Interpolating SNR (dB) 57 ENOB (Bits) 9 SFDR (dB) 66 Operating temperature range (C) -40 to 85 Input buffer Yes
FCBGA (AAV) 144 100 mm² 10 x 10
  • ADC コア:
    • 12 ビット分解能
    • シングル・チャネル・モードで最大 8GSPS
    • デュアル・チャネル・モードで最大 4GSPS
  • 性能仕様
    • ノイズ・フロア (-20dBFS、VFS = 1VPP-DIFF):
      • デュアル・チャネルモード:-152.3dBFS/Hz
      • シングル・チャネルモード:-155.0dBFS/Hz
    • ENOB (デュアル・チャネル、FIN = 2.4GHz):8.8 ビット
  • バッファ付きアナログ入力、VCMI = 0V:
    • アナログ入力帯域幅 (-3dB):8GHz
    • 使用可能な入力周波数範囲:> 10GHz
    • フルスケール入力電圧 (VFS、デフォルト):0.8 Vpp
  • ノイズなしのアパーチャ遅延 (tAD) 調整:
    • 高精度サンプリング制御:19fs ステップ
    • 同期およびインターリーブ動作を簡素化
    • 遅延は温度および電圧に対して不変
  • 使いやすい同期機能:
    • SYSREFタイミングの自動較正
    • サンプル・マーキング用のタイムスタンプ
  • JESD204C シリアル・データ・インターフェイス:
    • 最大レーン速度:17.16Gbps
    • 64b/66b および 8b/10b エンコードのサポート
    • 8b/10b モードは JESD204B 互換
  • オプションのデジタル・ダウン・コンバータ (DDC):
    • 4x 、8x 、16x および 32x の複素数間引き
    • DDC ごとに 4 つの独立した 32 ビット NCO
  • ピーク RF 入力電力 (差動):+26.5dBm (+27.5dBFS、560x フルスケール電力)
  • イコライゼーション用のプログラム可能な FIR フィルタ
  • 消費電力:3.7W
  • 電源:1.1V、1.9V
  • ADC コア:
    • 12 ビット分解能
    • シングル・チャネル・モードで最大 8GSPS
    • デュアル・チャネル・モードで最大 4GSPS
  • 性能仕様
    • ノイズ・フロア (-20dBFS、VFS = 1VPP-DIFF):
      • デュアル・チャネルモード:-152.3dBFS/Hz
      • シングル・チャネルモード:-155.0dBFS/Hz
    • ENOB (デュアル・チャネル、FIN = 2.4GHz):8.8 ビット
  • バッファ付きアナログ入力、VCMI = 0V:
    • アナログ入力帯域幅 (-3dB):8GHz
    • 使用可能な入力周波数範囲:> 10GHz
    • フルスケール入力電圧 (VFS、デフォルト):0.8 Vpp
  • ノイズなしのアパーチャ遅延 (tAD) 調整:
    • 高精度サンプリング制御:19fs ステップ
    • 同期およびインターリーブ動作を簡素化
    • 遅延は温度および電圧に対して不変
  • 使いやすい同期機能:
    • SYSREFタイミングの自動較正
    • サンプル・マーキング用のタイムスタンプ
  • JESD204C シリアル・データ・インターフェイス:
    • 最大レーン速度:17.16Gbps
    • 64b/66b および 8b/10b エンコードのサポート
    • 8b/10b モードは JESD204B 互換
  • オプションのデジタル・ダウン・コンバータ (DDC):
    • 4x 、8x 、16x および 32x の複素数間引き
    • DDC ごとに 4 つの独立した 32 ビット NCO
  • ピーク RF 入力電力 (差動):+26.5dBm (+27.5dBFS、560x フルスケール電力)
  • イコライゼーション用のプログラム可能な FIR フィルタ
  • 消費電力:3.7W
  • 電源:1.1V、1.9V

ADC12DJ4000RF デバイスは RF サンプリング、ギガ・サンプルの A/D コンバータ (ADC) で、DC から 10GHz 超までの入力周波数を直接サンプリングできます。 ADC12DJ4000RF ADC12DJ4000RF はデュアル・チャネル 4GSPS の ADC、またはシングル・チャネル 8GSPS の ADC として構成できます。使用可能な入力周波数帯域が最高 10GHz であるため、L バンド、S バンド、C バンド、X バンドを直接 RF サンプリングでき、多様な周波数に対応したシステムを実現できます。

ADC12DJ4000RF は、最大 17.16Gbps のライン速度をサポートする最大 16 のシリアル化されたレーンを備えた、高速な JESD204C 出力インターフェイスを使っています。JESD204C subclass-1 により、決定論的レイテンシおよびマルチデバイス同期がサポートされています。JESD204C インターフェイスは、ライン速度とレーン数との間でトレードオフのバランスを取るように構成できます。8b/10b と 64b/66b の両方のデータ・エンコードをサポートしています。64b/66b エンコードでは、前方誤り訂正 (FEC) によるビット・エラー率の改善をサポートしています。このインターフェイスは、 JESD204B レシーバと下位互換性があります。

ノイズなしのアパーチャ遅延調整や、SYSREF ウィンドウ処理などの革新的な同期機能により、マルチ・チャネル・アプリケーションのシステム設計を簡素化できます。オプションのデジタル・ダウン・コンバータ (DDC) を使用すると、ベースバンドへのデジタル変換を実行でき、またインターフェイス速度を低減できます。プログラム可能な FIR フィルタにより、オンチップのイコライゼーションが可能です。

ADC12DJ4000RF デバイスは RF サンプリング、ギガ・サンプルの A/D コンバータ (ADC) で、DC から 10GHz 超までの入力周波数を直接サンプリングできます。 ADC12DJ4000RF ADC12DJ4000RF はデュアル・チャネル 4GSPS の ADC、またはシングル・チャネル 8GSPS の ADC として構成できます。使用可能な入力周波数帯域が最高 10GHz であるため、L バンド、S バンド、C バンド、X バンドを直接 RF サンプリングでき、多様な周波数に対応したシステムを実現できます。

ADC12DJ4000RF は、最大 17.16Gbps のライン速度をサポートする最大 16 のシリアル化されたレーンを備えた、高速な JESD204C 出力インターフェイスを使っています。JESD204C subclass-1 により、決定論的レイテンシおよびマルチデバイス同期がサポートされています。JESD204C インターフェイスは、ライン速度とレーン数との間でトレードオフのバランスを取るように構成できます。8b/10b と 64b/66b の両方のデータ・エンコードをサポートしています。64b/66b エンコードでは、前方誤り訂正 (FEC) によるビット・エラー率の改善をサポートしています。このインターフェイスは、 JESD204B レシーバと下位互換性があります。

ノイズなしのアパーチャ遅延調整や、SYSREF ウィンドウ処理などの革新的な同期機能により、マルチ・チャネル・アプリケーションのシステム設計を簡素化できます。オプションのデジタル・ダウン・コンバータ (DDC) を使用すると、ベースバンドへのデジタル変換を実行でき、またインターフェイス速度を低減できます。プログラム可能な FIR フィルタにより、オンチップのイコライゼーションが可能です。

ダウンロード

おすすめの類似製品

open-in-new 製品の比較
比較対象デバイスと同等の機能で、ピン互換製品。
新製品 ADC08DJ5200RF アクティブ デュアルチャネル 5.2GSPS またはシングルチャネル 10.4GSPS、RF サンプリング 8 ビット ADC ADC08DJ5200RF は、高速、低解像度、DDC なしを提供します。

技術資料

star = TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
7 資料すべて表示
種類 タイトル 英語版のダウンロード 日付
* データシート ADC12DJ4000RF 8GSPS シングル・チャネル、または 4GSPS デュアル・チャネル、12ビット、RF サンプリング A/D コンバータ ADC データシート 英語版をダウンロード 2018年 3月 8日
ユーザー・ガイド ADCxxDJxx00RF-TRF1208 Evaluation Module 2021年 10月 12日
ユーザー・ガイド ADCxxDJ5200RF Evaluation Module User's Guide (Rev. A) 2021年 6月 28日
技術記事 Keys to quick success using high-speed data converters 2020年 10月 13日
技術記事 How to achieve fast frequency hopping 2019年 3月 3日
技術記事 RF sampling: Learning more about latency 2017年 2月 9日
技術記事 Why phase noise matters in RF sampling converters 2016年 11月 28日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

評価ボード

ADC12DJ4000RFEVM

ADC12DJ4000RF 4GSPS のデュアル・チャネルまたは 8GSPS のシングル・チャネル、RF サンプリング、12 ビット ADC の評価基板

ADC12DJ4000RF 評価基板 (EVM) は、ADC12DJ4000RF を評価するためのプラットフォームです。ADC12DJ4000RF は、低消費電力、12 ビット、デュアルチャネル 4GSPS またはシングルチャネル 8GSPS の RF サンプリング A/D コンバータ (ADC) であり、バッファ付きのアナログ入力を採用しているほか、デジタル・ダウンコンバータを内蔵しています。このダウンコンバータはプログラマブルな数値制御発振器 (NCO) を内蔵しているほか、デシメーション設定にも対応しており (デシメーションを実施していない 12 ビットと 8 ビットの ADC (...)

在庫あり
制限: 5
ファームウェア

TI-JESD204-IP — JESD204 Rapid Design IP for FPGAs connected to TI high-speed data converters

JESD204 rapid design IP (迅速設計知的財産) は、良好に動作する JESD204 システムを FPGA エンジニアの皆様が開発する際に、迅速な経路をたどれるように設計したものです。この IP は、ダウンストリーム (下流) のデジタル処理と他のアプリケーション・ロジックを、性能とタイミングに関する JESD204 プロトコルの重要な制約の大半から分離できるアーキテクチャを採用しています。この IP は、ファームウェア開発に費やす期間を短縮し、FPGA の統合を平易化できるように、設計者の皆様を支援します。

JESD204 rapid design IP は、TI (...)

シミュレーション・ツール

PSPICE-FOR-TI — PSpice® for TI design and simulation tool

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 ダウンロード
(ZEG) 144 オプションの表示
FCBGA (AAV) 144 オプションの表示

購入と品質

含まれる情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ