トップ

製品の詳細

パラメータ

Sample rate (Max) (MSPS) 3000 Resolution (Bits) 14 Number of input channels 2 Analog input BW (MHz) 3200 Features Ultra High Speed Rating Catalog Input range (Vp-p) 1.35 Power consumption (Typ) (mW) 6400 Architecture Pipeline SNR (dB) 63 ENOB (Bits) 10 SFDR (dB) 77 Operating temperature range (C) -40 to 85 Input buffer Yes open-in-new その他の 高速 ADCs (>10MSPS)

パッケージ|ピン|サイズ

VQFNP (RMP) 72 100 mm² 10 x 10 open-in-new その他の 高速 ADCs (>10MSPS)

特長

  • 14ビット、2チャネル、3.0GSPS ADC
  • ノイズ・フロア: -155dBFS/Hz
  • 最高4.0GHzをサポートするRF入力
  • アパーチャ・ジッタ: 90fS
  • チャネル分離: fIN = 1.8GHzにおいて95dB
  • スペクトラム性能(fIN = 900MHz、–2dBFS時)
    • SNR: 60.9dBFS
    • SFDR: 67dBc HD2、HD3
    • SFDR: 77dBc (スプリアスのワーストケース)
  • スペクトラム性能(fIN = 1.78GHz、–2dBFS時)
    • SNR: 58.8dBFS
    • SFDR: 66dBc HD2、HD3
    • SFDR: 75dBc (スプリアスのワーストケース)
  • オンチップのデジタル・ダウン・コンバータ
    • 最大4つのDDC (デュアル・バンド・モード)
    • DDCごとに最大3つの独立NCO
  • 過電圧保護用のオンチップの入力クランプ
  • プログラム可能なオンチップの電力検出器、AGCサポート用アラーム・ピン付き
  • オンチップ・ディザリング
  • オンチップの入力終端
  • 入力フル・スケール: 1.35VPP
  • マルチチップの同期をサポート
  • JESD204Bインターフェイス
    • サブクラス1ベースの確定的レイテンシ
    • チャネルごとに4レーン、12.5Gbps
  • 消費電力: 3.0GSPSのとき3.2W/Ch
  • 72ピンのVQFNパッケージ(10mm×10mm)

アプリケーション

  • マルチバンド、マルチモードの2G、3G、4G携帯電話レシーバ
  • フェーズ・アレイ・レーダー
  • 電子兵器
  • ケーブル・インフラストラクチャ
  • 広帯域ワイヤレス
  • 高速デジタイザ
  • ソフトウェア定義のラジオ
  • 通信テスト機器
  • マイクロ波およびミリ波受信機

All trademarks are the property of their respective owners.

open-in-new その他の 高速 ADCs (>10MSPS)

概要

ADC32RF45デバイスは、14ビット、3.0GSPS、デュアル・チャネルのアナログ/デジタル・コンバータ(ADC)で、最高4GHz、さらにそれ以上の入力周波数でのRFサンプリングをサポートします。ADC32RF45は高い信号対雑音比(SNR)を実現するよう設計されており、-155dBFS/Hzのノイズ・スペクトル密度と、大きな入力周波数範囲にわたるダイナミック・レンジおよびチャネル分離を実現します。バッファ付きアナログ入力とオンチップの終端により、広い周波数帯域にわたって入力インピーダンスが均一で、サンプルとホールドのグリッチ・エネルギーが最小化されます。

各ADCチャネルは、デュアル・バンドのデジタル・ダウン・コンバータ(DDC)に接続でき、DDCごとに3つまでの独立した16ビット数値制御発振器(NCO)により、位相コヒーレントな周波数ホッピングが可能です。さらに、ADCにはフロントエンドのピークおよびRMS電力検出器とアラーム機能が装備されており、外部の自動ゲイン制御(AGC)アルゴリズムをサポートします。

ADC32RF45は、サブクラス1ベースの確定的レイテンシを持つJESD204Bシリアル・インターフェイスをサポートし、12.5Gbpsまでのデータ速度で、ADCごとに4レーンを使用できます。このデバイスは72ピンのVQFNパッケージ(10mm×10mm)で供給され、工業用温度範囲(-40℃~+85℃)に対応します。

open-in-new その他の 高速 ADCs (>10MSPS)
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 18
種類 タイトル 英語版のダウンロード 日付
* データシート ADC32RF45 2チャネル、14ビット、3.0GSPS、アナログ/デジタル・コンバータ データシート (Rev. C 翻訳版) 最新の英語版をダウンロード (Rev.D) 2017年 1月 26日
ユーザー・ガイド ADC32RFxxEVM User's Guide 2020年 1月 31日
技術記事 How to achieve fast frequency hopping 2019年 3月 3日
アプリケーション・ノート Spurs Analysis in the RF Sampling ADC 2018年 2月 9日
ユーザー・ガイド TSW40RF80EVM User's Guide 2017年 9月 27日
アプリケーション・ノート Configuration Files for ADC32RF45, ADC32RF83, and ADC32RF80 2017年 9月 5日
アプリケーション・ノート Designing a modern power supply for RF sampling converters 2017年 4月 26日
技術記事 RF sampling: Learning more about latency 2017年 2月 9日
技術記事 Why phase noise matters in RF sampling converters 2016年 11月 28日
技術記事 How to minimize filter loss when you drive an ADC 2016年 10月 20日
ユーザー・ガイド Wideband Receiver with 66AK2L06 JESD204B attach to ADC32RF80 Design Guide 2016年 9月 23日
アプリケーション・ノート RF Sampling ADC with 800MHz of IBW LTE 2016年 9月 8日
アプリケーション・ノート ADC32RF45: Amplifier to ADC Interface 2016年 9月 7日
ホワイト・ペーパー Analog advancements make waves in 5G communications 2016年 8月 12日
アプリケーション・ノート How unmatched impedance at the clock input of an RF ADC affects SNR and jitter 2016年 7月 21日
アプリケーション・ノート Clocking Optimization for RF Sampling Analog-to-Digital Converters 2016年 5月 17日
アプリケーション・ノート S-parameters for ADC32RF45 2016年 5月 16日
アプリケーション・ノート Implementing JESD204B SYSREF and achieving deterministic latency with ADC32RF45 2016年 5月 10日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
概要

The ADC32RF45 evaluation module (EVM) demonstrates the performance of a dual 3-GSPS 14-bit analog-to-digital conver (ADC) with the JESD204B interface. The EVM includes the ADC32RF45 device, and JESD204B clocking is provided by the LMK04828 and TI voltage regulators to provide the necessary voltages (...)

特長

 

  • Onboard clock generation, or external clocking supported with LMK04828 generating SYSREF
  • JESD204B data interface to simplify digital interface; compliant up to 12.3-Gbps lane rates
  • Onboard power management with TI

 

評価基板 ダウンロード
document-generic ユーザー・ガイド
$2,499.00
概要

The TSW40RF80 evaluation module (EVM) is a two-transmit two-receive (2T2R) RF-sampling transceiver reference design. The module contains the DAC38RF80 dual-channel RF-sampling digital-to-analog converter (DAC) and the ADC32RF45 dual-channel RF-sampling analog-to-digital converter (ADC).

The DAC38RF80 (...)

特長
  • RF-sampling transceiver utilizing the JESD204B interface
  • DAC38RF80 dual RF DAC with single-ended output
  • ADC32RF45 dual RF ADC with bypass option
  • LDO-less power-management solution
  • Onboard clocking solution; four different ADC clocking options, including TX PLL clock output
  • Interfaces with TSW14J56 or (...)
評価基板 ダウンロード
document-generic ユーザー・ガイド
$2,499.00
概要

The TSW40RF82 evaluation module (EVM) is a two-transmit two-receive (2T2R) RF-sampling transceiver reference design. The module contains the DAC38RF82 dual-channel RF-sampling digital-to-analog converter (DAC) and the ADC32RF45 dual-channel RF-sampling analog-to-digital converter (ADC).

The DAC38RF82 (...)

特長
  • RF-sampling transceiver utilizing the JESD204B interface
  • DAC38RF82 dual RF DAC with differential output
  • ADC32RF45 dual RF ADC with bypass option
  • LDO-less power-management solution
  • Onboard clocking solution; four different ADC clocking options, including TX PLL clock output
  • Interfaces with TSW14J56 or FPGA (...)
評価モジュール(EVM)用 GUI ダウンロード
SBAC148B.ZIP (179936 KB)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SBAM273.ZIP (46 KB) - IBIS Model
シミュレーション・モデル ダウンロード
SBAM274.ZIP (3109 KB) - IBIS-AMI Model
計算ツール ダウンロード
RF サンプリング周波数プランナー、アナログ・フィルタ、DDC Excel™ カリキュレータ
FREQ-DDC-FILTER-CALC This Excel calculator provides system designers a way to simplify the design and debugging of direct RF-sampling receivers. It offers three functions: frequency planning, analog filtering, and decimation filter spur location.

In the concept phase, a frequency-planning tool enables fine tuning of both (...)

特長
  • Frequency planning
  • Analog filtering
  • Decimation filter spur location
ガーバー・ファイル ダウンロード
SBAC147.ZIP (7034 KB)

リファレンス・デザイン

リファレンス・デザイン ダウンロード
マイクロ波バックホール向け高帯域ゼロ IF のリファレンス・デザイン
TIDA-01435 — The TSW40RF82EVM reference design provides a platform to interface the DAC38RF82 with a high-performance modulator - the TRF370417EVM. The TRF370417EVM can modulate wideband signals at up to 6 GHz as would be typical for a microwave backhaul application. The TRF370417 device may be substituted for a (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.A)
設計ファイル
リファレンス・デザイン ダウンロード
信号アナライザ / ワイヤレス・テスタの RF サンプリング ADC 向けクロッキングのリファレンス・デザイン
TIDA-01016 — TIDA-01016 is a clocking solution for high dynamic range high speed ADC. RF input signals are directly captured using the RF sampling approach by high speed ADC. The ADC32RF45 is a dual- channel, 14-bit, 3-GSPS RF sampling ADC. The 3-dB input bandwidth is 3.2 GHz, and it captures signals up to 4 GHz (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
1GHz 信号帯域幅 RF サンプリング・レシーバのリファレンス・デザイン
TIDA-01161 — The RF sampling architecture offers an alternative to the traditional super-heterodyne architecture. An RF sampling analog-to-digital converter (ADC) operates at a high sampling rate and converts signals directly from radio frequencies (RF) to digital. Because of the high sampling rate, the RF (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
マルチバンド RF サンプリング・レシーバのリファレンス・デザイン
TIDA-01163 — The RF sampling receiver captures signals directly in the radio frequency (RF) band. In a multi-band application the desired signals are not very wide band but they are spaced far apart within the spectrum. The reference design captures signals in different RF bands and digitally down-converts them (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
RF サンプリング ADC 向け、高効率、LDO 不要電源ネットワークのリファレンス・デザイン
TIDA-01247 TI Design TIDA-01247 demonstrates a simplified and efficient network to power an ADC32RFxx. All three power domains of the analog-to-digital converter (ADC) are supplied using a switching regulator to enable the use of a power-supply network without a low-dropout (LDO) linear regulator (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
RF サンプリング S バンド・レーダー・レシーバのリファレンス・デザイン
TIDA-00814 — A direct RF sampling receiver approach to a radar system operating in S-band is demonstrated using the ADC32RF45, 3-Gsps, 14-bit analog to digital converter (ADC). RF sampling reduces the complexity of a system by removing down conversion and using a high sampling rate enables wider signal (...)
document-generic 回路 document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
VQFN (RMP) 72 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ