トップ

製品の詳細

パラメータ

Sample rate (Max) (MSPS) 200 Resolution (Bits) 16 Number of input channels 1 Analog input BW (MHz) 730 Features High Performance Rating Catalog Input range (Vp-p) 3 Power consumption (Typ) (mW) 2160 Architecture Pipeline SNR (dB) 75.8 ENOB (Bits) 12.1 SFDR (dB) 93 Operating temperature range (C) -40 to 85 Input buffer Yes open-in-new その他の 高速 ADCs (>10MSPS)

パッケージ|ピン|サイズ

VQFN (RGC) 64 81 mm² 9.0 x 9.0 open-in-new その他の 高速 ADCs (>10MSPS)

特長

  • 170/200-MSPS Sample Rates
  • 16-Bit Resolution, 78 dBFS Noise Floor
  • SFDR = 95 dBc
  • On-Chip High Impedance Analog Buffer
  • Efficient DDR LVDS-Compatible Outputs
  • Power-Down Mode: 70 mW
  • Pin-for-Pin with ADS5483/5482/5481, 135/105/80-MSPS ADCs
  • QFN-64 PowerPAD Package (9 mm × 9 mm footprint)
  • Industrial Temperature Range: –40°C to 85°C
  • APPLICATIONS
    • Wireless Infrastructure
    • Test and Measurement Instrumentation
    • Software-Defined Radio
    • Data Acquisition
    • Power Amplifier Linearization
    • Radar
    • Medical Imaging

All trademarks are the property of their respective owners

open-in-new その他の 高速 ADCs (>10MSPS)

概要

The ADS5484/ADS5485 (ADS548x) is a 16-bit family of analog-to-digital converters (ADCs) that operate from both a 5-V supply and 3.3-V supply while providing LVDS-compatible digital outputs. The ADS548x integrated analog input buffer isolates the internal switching of the onboard track and hold (T & H) from disturbing the signal source while providing a high-impedance input. An internal reference generator is provided to simplify the system design. Internal dither is available to improve SFDR. These devices are drop-in compatible to the ADS5483/5482/5481, creating a pin-compatible family from 80 – 200 MSPS. Designed for highest total ENOB, the ADS548x family has outstanding low noise performance and spurious-free dynamic range.

The ADS548x family is available in a QFN-64 PowerPAD package. The devices are built on Texas Instruments complementary bipolar process (BiCom3) and are specified over the full industrial temperature range (–40°C to 85°C).

open-in-new その他の 高速 ADCs (>10MSPS)
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 18
種類 タイトル 英語版のダウンロード 日付
* データシート 16-Bit, 170/200-MSPS Analog-to-Digital Converters データシート 2009年 10月 8日
技術記事 How to achieve fast frequency hopping 2019年 3月 3日
技術記事 RF sampling: Learning more about latency 2017年 2月 9日
技術記事 Why phase noise matters in RF sampling converters 2016年 11月 28日
技術記事 How to minimize filter loss when you drive an ADC 2016年 10月 20日
アプリケーション・ノート Design Considerations for Avoiding Timing Errors during High-Speed ADC, LVDS Dat 2015年 5月 22日
アプリケーション・ノート Why Use Oversampling when Undersampling Can Do the Job? 2013年 7月 19日
アプリケーション・ノート High Speed Analog to Digital Converter Basics 2012年 1月 11日
アプリケーション・ノート Input Impedance Measurement Using ADC FFT Data 2011年 1月 11日
アプリケーション・ノート Driving High-Speed ADCs: Circuit Topologies and System-Level Parameters (英語) 2010年 9月 10日
アプリケーション・ノート 高速データ変換 英語版をダウンロード 2009年 12月 11日
アプリケーション・ノート データ収集と A/D 変換の原理 最新の英語版をダウンロード (Rev.A) 2009年 8月 5日
アプリケーション・ノート Smart Selection of ADC/DAC enables better design of Software Defined Radio (SDR) 2009年 4月 28日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 英語版をダウンロード 2009年 4月 22日
アプリケーション・ノート CDCE72010 as clocking solution for High Speed Analog-to-Digital Converters 2008年 6月 8日
アプリケーション・ノート Phase Noise Performance and Jitter Cleaning Ability of CDCE72010 2008年 6月 2日
アプリケーション・ノート アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) 最新の英語版をダウンロード (Rev.B) 2008年 1月 18日
アプリケーション・ノート QFN Layout Guidelines 2006年 7月 28日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
$99.00
概要
The THS770006 evaluation module (EVM) is used for testing the typical performance of the THS770006 high-speed, fully differential, amplifier device. The THS770006EVM schematic is shown in the THS770006 datasheet (Figure 32). The THS770006EVM is configured to convert to and from a differential 50Ω (...)
特長
The THS770006EVM can be configured to test: Frequency Response, s-Parameters (s11, s22, s12), Frequency Response with Capacitive Load, Distortion, Noise Figure, Power-Down, Differential Z-out, Output Balance Error, Common-Mode Rejection, VOCM Frequency Response, and VOCM Slew Rate & Pulse Response (...)

ソフトウェア開発

サポート・ソフトウェア ダウンロード
高速データ・コンバータ・プロ・ソフトウェア
DATACONVERTERPRO-SW This high-speed data converter pro GUI is a PC (Windows® XP/7 compatible) program designed to aid in evaluation of most TI high-speed data converter and analog front-end (AFE) platforms. Designed to support the entire TSW14xxx series of data-capture and pattern-generation cards (...)
特長
  • Compatible with TSW1400, TSW1405, TSW1406 and TSW14J10, TSW14J50, TSW14J56, and TSW14J57 pattern-generation and data-capture platforms
  • Works with all TI high-speed DAC, ADC, and AFE products
  • Provides time-domain and frequency-domain analysis
  • Supports single-tone, multi-tone, and modulated (...)
サポート・ソフトウェア ダウンロード
SBAC120.ZIP (262219 KB)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SLAC212A.ZIP (6 KB) - IBIS Model
計算ツール ダウンロード
A/D コンバータ(ADC)高調波カリキュレータ
ADC-HARMONIC-CALC

    The ADC Harmonic Calculation tool is an excel based calculator for determining the location in frequency space of high order harmonics following Nyquist aliasing in an analog to digital converter.

    Given an ADC sample rate and the span of a signal of interest the calcultor will determine if the 2nd (...)

設計ツール ダウンロード
SBAC119B.ZIP (3547 KB)

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
VQFN (RGC) 64 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ