トップ

製品の詳細

パラメータ

Sample rate (Max) (MSPS) 125 Resolution (Bits) 14 Number of input channels 1 Interface Parallel CMOS Analog input BW (MHz) 750 Features High Performance Rating Catalog Input range (Vp-p) 2.3 Power consumption (Typ) (mW) 780 Architecture Pipeline SNR (dB) 73.2 ENOB (Bits) 11.3 SFDR (dB) 84 Operating temperature range (C) -40 to 85 Input buffer No open-in-new その他の 高速 ADCs (>10MSPS)

パッケージ|ピン|サイズ

HTQFP (PAP) 64 144 mm² 12 x 12 open-in-new その他の 高速 ADCs (>10MSPS)

特長

  • 14-Bit Resolution
  • 125 Msps Sample Rate
  • High SNR: 71.2 dBFS at 100-MHz fIN
  • High SFDR: 82 dBc at 100-MHz fIN
  • 2.3-VPP Differential Input Voltage
  • Internal Voltage Reference
  • 3.3-V Single-Supply Voltage
  • Analog Power Dissipation: 578 mW
  • Serial Programming Interface
  • TQFP-64 PowerPAD™ Package
  • Recommended Amplifiers: OPA695, OPA847, THS3201, THS3202, THS4503, THS4509, THS9001
  • APPLICATIONS
    • Wireless Communication
      • Communication Receivers
      • Base Station Infrastructure
    • Test and Measurement Instrumentation
    • Single and Multichannel Digital Receivers
    • Communication Instrumentation
      • Radar, Infrared
    • Video and Imaging
    • Medical Equipment

PowerPAD is a trademark of Texas Instruments.

open-in-new その他の 高速 ADCs (>10MSPS)

概要

The ADS5500 is a high-performance, 14-bit, 125 Msps analog-to-digital converter (ADC). To provide a complete converter solution, it includes a high-bandwidth linear sample-and-hold stage (S&H) and internal reference. Designed for applications demanding the highest speed and highest dynamic performance in little space, the ADS5500 has excellent power consumption of 578 mW at 3.3-V single-supply voltage. This allows an even higher system integration density. The provided internal reference simplifies system design requirements. Parallel CMOS-compatible output ensures seamless interfacing with common logic.

The ADS5500 is available in a 64-pin TQFP PowerPAD™ package and in both a commercial and industrial temperature grade device.

open-in-new その他の 高速 ADCs (>10MSPS)
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 19
種類 タイトル 英語版のダウンロード 日付
* データシート 14-Bit, 125MSPS Analog-to-Digital Converter データシート 2007年 2月 8日
アプリケーション・ノート Design Considerations for Avoiding Timing Errors during High-Speed ADC, LVDS Dat 2015年 5月 22日
技術記事 That’s right – 32 innovative analog-to-digital converters (ADCs) to be released this year 2014年 9月 18日
アプリケーション・ノート Why Use Oversampling when Undersampling Can Do the Job? 2013年 7月 19日
アプリケーション・ノート 高速データ変換 英語版をダウンロード 2009年 12月 11日
アプリケーション・ノート データ収集と A/D 変換の原理 最新の英語版をダウンロード (Rev.A) 2009年 8月 5日
アプリケーション・ノート Smart Selection of ADC/DAC enables better design of Software Defined Radio (SDR) 2009年 4月 28日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 英語版をダウンロード 2009年 4月 22日
アプリケーション・ノート CDCE72010 as clocking solution for High Speed Analog-to-Digital Converters 2008年 6月 8日
アプリケーション・ノート Phase Noise Performance and Jitter Cleaning Ability of CDCE72010 2008年 6月 2日
アプリケーション・ノート アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) 最新の英語版をダウンロード (Rev.B) 2008年 1月 18日
ユーザー・ガイド ADS5500/5541/5542/5520/5521/5522 14-&12-Bit Single Channel ADC w/LVDT1422 Output 2006年 7月 26日
アプリケーション・ノート Low-power, high-intercept interface to the ADS5424, 105-MSPS converter 2005年 10月 10日
ユーザー・ガイド ADS5500/5541/5542/5520/5521/5522 14- and 12-Bit Single Channel ADC EVM 2005年 9月 27日
アプリケーション・ノート 14-Bit, 125-MSPS ADS5500 Evaluation 2005年 1月 18日
アプリケーション・ノート Implementing a CDC7005 Low Jitter Clock Solution for HIgh Speed High IF ADC Dev 2004年 6月 25日
その他の技術資料 ADS5500 + CDC7005 Product Bulletin 2004年 6月 23日
アプリケーション・ノート ADS5500, OPA695: PC Board Layout for Low Distortion High-Speed ADC Drivers 2004年 4月 22日
その他の技術資料 Analogue-to-Digital Converters Support Multicarrier Systems 2004年 3月 2日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ソフトウェア開発

プログラミング・ツール ダウンロード

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SBAC028C.ZIP (343 KB) - IBIS Model
計算ツール ダウンロード
ジッタおよび SNR カリキュレータ、ADC 用
JITTER-SNR-CALC JITTER-SNR-CALC の使用により、入力周波数とクロック・ジッタに基づく ADC の理論上の信号対ノイズ比(SNR)性能の計算が可能になります。
部品表(BOM) ダウンロード
SLWR028.ZIP (166 KB)
ガーバー・ファイル ダウンロード
SLWC050.ZIP (532 KB)

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
HTQFP (PAP) 64 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示