ADS61JB46
- Output Interface:
- Single-Lane and Dual-Lane Interfaces
- Maximum Data Rate: 3.125 Gbps
- Meets JEDEC JESD204A Specification
- CML Outputs with Current Programmable from 2 mA to 32 mA
- Power Dissipation:
- 583 mW at 160 MSPS in Dual-Lane Mode
- Power Scales Down with Clock Rate
- Input Interface: Buffered Analog Inputs
- SNR at 185-MHz IF: –72.7 dBFS
- Analog Input Dynamic Range: 2 VPP
- Reference Support:
External and Internal (Trimmed) - Supply:
- Analog and Digital: 1.8 V
- Input Buffer: 3.3 V
- Programmable Digital Gain: 0 dB to 6 dB
- Output: Straight Offset Binary or
Twos Complement - Package: 6-mm × 6-mm QFN-40
The ADS61JB46 is a high-performance, low-power, single-channel, analog-to-digital converter with an integrated JESD204A output interface. Available in a 6-mm × 6-mm QFN package, with both single-lane and dual-lane output modes, the device offers an unprecedented level of compactness. The output interface is compatible to the JESD204A standard, with an additional mode (as per the IEEE standard 802.3-2002 part 3, clause 36.2.4.12) to interface seamlessly to the TI TLK family of SERDES transceivers. Equally impressive is the inclusion of an on-chip analog input buffer, providing isolation between the sample-and-hold switches and higher and more consistent input impedance.
The device is specified over the industrial temperature range (–40°C to +85°C).
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | 14-Bit, Input-Buffered, 160-MSPS, Analog-to-Digital Converter with JESD204A Outp データシート (Rev. B) | 2013年 10月 4日 | |||
EVM ユーザー ガイド (英語) | ADS61JBxx EVM User's Guide (Rev. A) | 2013年 9月 30日 | ||||
アプリケーション・ノート | 高速データ変換 | 英語版 | 2009年 12月 11日 | |||
アプリケーション・ノート | データ収集と A/D 変換の原理 | 最新英語版 (Rev.A) | PDF | HTML | 2009年 8月 5日 | ||
アプリケーション・ノート | データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす | 2009年 4月 22日 | ||||
アプリケーション・ノート | アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) | 最新英語版 (Rev.B) | 2008年 1月 18日 |
設計と開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
TI-JESD204-IP — 高速データ・コンバータへの FPGA 接続に役立つ、JESD204 Rapid Design IP (JESD204 採用の迅速設計知的財産)
JESD204 rapid design IP (迅速設計知的財産) は、TI (...)
ANALOG-ENGINEER-CALC — PC software analog engineer's calculator
The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)
サポート対象の製品とハードウェア
製品
高精度オペアンプ (Vos が 1mV 未満)
汎用オペアンプ
オーディオ・オペアンプ
トランスインピーダンス・アンプ
高速オペアンプ (50MHz 以上のゲイン帯域幅:GBW)
パワー・オペアンプ
ビデオ・アンプ
ライン・ドライバ
トランスコンダクタンス・アンプとレーザー・ドライバ
完全差動アンプ
高精度 ADC
バイオセンシング AFE
高速 ADC(≧10 MSPS)
レシーバ
タッチスクリーン・コントローラ
差動アンプ
計測アンプ
オーディオ・ライン・レシーバ
アナログ電流センス・アンプ
デジタル電力モニタ
シャント抵抗を内蔵したアナログ電流センス・アンプ
シャント抵抗を内蔵したデジタル電力モニタ
ダイ / ウェハー・サービス
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | ダウンロード |
---|---|---|
VQFN (RHA) | 40 | オプションの表示 |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 材質成分
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点