トップ

製品の詳細

パラメータ

Sample rate (Max) (MSPS) 10 Resolution (Bits) 12 Number of input channels 1 Analog input BW (MHz) 65 Features Low Power Rating Catalog Input range (Vp-p) 1.25, 3.25 Power consumption (Typ) (mW) 260 Architecture Pipeline SNR (dB) 67 ENOB (Bits) 10.7 SFDR (dB) 77 Operating temperature range (C) -40 to 85 Input buffer Yes open-in-new その他の 高速 ADCs (>10MSPS)

パッケージ|ピン|サイズ

SOIC (DW) 28 184 mm² 17.9 x 10.3 open-in-new その他の 高速 ADCs (>10MSPS)

特長

  • NO MISSING CODES
  • LOW POWER:250mW
  • INTERNAL REFERENCE
  • WIDEBAND TRACK-AND-HOLD:65MHz
  • SINGLE +5V SUPPLY
  • APPLICATIONS
    • IF AND BASEBAND DIGITIZATION
    • DATA ACQUISITION CARDS
    • TEST INSTRUMENTATION
    • CCD IMAGING
      • Copiers
      • Scanners
      • Cameras
    • VIDEO DIGITIZING
    • GAMMA CAMERAS

All trademarks are the property of their respective owners.

open-in-new その他の 高速 ADCs (>10MSPS)

概要

The ADS802 is a low-power, monolithic 12-bit, 10MHz Analog-to-Digital (A/D) converter utilizing a small geometry CMOS process. This complete converter includes a 12-bit quantizer, wideband track-and-hold, reference and three-state outputs. It operates from a single +5V power supply and can be configured to accept either differential or single-ended input signals.

The ADS802 employs digital error correction in order to provide excellent Nyquist differential linearity performance for demanding imaging applications. Its low distortion, high SNR, and high-oversampling capability give it the extra margin needed for telecommunications, test instrumentation, and video applications.

This high-performance A/D converter is specified for ac and DC performance at a 10MHz sampling rate. The ADS802 is available in an SO-28 package.

open-in-new その他の 高速 ADCs (>10MSPS)
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 9
種類 タイトル 英語版のダウンロード 日付
* データシート 12-Bit, 10MHz Sampling Analog-To-Digital Converter データシート 2005年 2月 14日
技術記事 How to achieve fast frequency hopping 2019年 3月 3日
技術記事 RF sampling: Learning more about latency 2017年 2月 9日
技術記事 Why phase noise matters in RF sampling converters 2016年 11月 28日
技術記事 How to minimize filter loss when you drive an ADC 2016年 10月 20日
アプリケーション・ノート 高速データ変換 英語版をダウンロード 2009年 12月 11日
アプリケーション・ノート データ収集と A/D 変換の原理 最新の英語版をダウンロード (Rev.A) 2009年 8月 5日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 英語版をダウンロード 2009年 4月 22日
アプリケーション・ノート アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) 最新の英語版をダウンロード (Rev.B) 2008年 1月 18日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

設計ツールとシミュレーション

計算ツール ダウンロード
ジッタおよび SNR カリキュレータ、ADC 用
JITTER-SNR-CALC JITTER-SNR-CALC の使用により、入力周波数とクロック・ジッタに基づく ADC の理論上の信号対ノイズ比(SNR)性能の計算が可能になります。

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SOIC (DW) 28 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ