トップ

製品の詳細

パラメータ

Resolution (Bits) 18 Number of input channels 1 Sample rate (Max) (kSPS) 2000 Interface Enhanced SPI, SPI Architecture SAR Input type Differential Multi-channel configuration Rating Catalog Reference mode Ext Input range (Max) (V) 5 Input range (Min) (V) -5 Features Daisy-Chainable, Oscillator Operating temperature range (C) -40 to 85 Power consumption (Typ) (mW) 15 Analog voltage AVDD (Min) (V) 1.65 SNR (dB) 100 Analog voltage AVDD (Max) (V) 1.95 INL (Max) (+/-LSB) 1.5 Digital supply (Min) (V) 1.65 Digital supply (Max) (V) 1.95 Approx. price (US$) 12.28 | 1ku open-in-new その他の 高精度 ADCs (<=10MSPS)

パッケージ|ピン|サイズ

VQFN (RGE) 24 16 mm² 4 x 4 open-in-new その他の 高精度 ADCs (<=10MSPS)
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 14
種類 タイトル 英語版のダウンロード 日付
* データシート ADS9110 18ビット、2MSPS、15mW、拡張パフォーマンス機能搭載のSAR ADC データシート (Rev. B 翻訳版) 英語版をダウンロード (Rev.B) 2017年 7月 21日
アプリケーション・ノート Fully Differential Amplifiers - High Bandwidth and Faster Settling 2018年 6月 20日
アプリケーション・ノート Attenuator amplifier design to maximize differential ADCs input voltage 2018年 6月 14日
アプリケーション・ノート Improving Input Settling for High-Speed, High-Resolution SAR ADCs 2017年 12月 12日
アプリケーション・ノート Optimizing Data Transfer on High-Resolution, High-Throughput SAR ADCs 2017年 12月 12日
アプリケーション・ノート Enhanced SPI Tech Note 2017年 12月 11日
アプリケーション・ノート Improving Resolution of SAR ADC 2017年 6月 14日
ホワイト・ペーパー Enabling Faster, Smarter and Robust Solutions for TI SAR ADCs With multiSPI 2016年 11月 8日
ホワイト・ペーパー Voltage-reference impact on total harmonic distortion 2016年 8月 1日
ユーザー・ガイド ADS9110EVM-PDK User's Guide 2015年 10月 7日
アプリケーション・ノート 高速データ変換 英語版をダウンロード 2009年 12月 11日
アプリケーション・ノート データ収集と A/D 変換の原理 最新の英語版をダウンロード (Rev.A) 2009年 8月 5日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 英語版をダウンロード 2009年 4月 22日
アプリケーション・ノート アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) 最新の英語版をダウンロード (Rev.B) 2008年 1月 18日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
概要

ADC-INPUT-CALC は A/D コンバータ(ADC)に対する入力バッファの設計をサポートするオンライン・ツールです。ADC 入力の駆動に使用可能な 24 種類のオペアンプ・ベース・バッファ回路を用意しています。使用可能なトポロジーは差動、シングルエンド、トランス結合型入力です。AC 結合型と DC 結合型の設計、単一電源とデュアル電源トポロジーをサポートしています。Beginner モードと Expert モードの 2 つのモードを提供しています。Beginner モードでは質問に対する答えが用意されています。さらに、ソリューションの回路図が表示されます。場合によってはソリューションのオプション・バージョンが複数表示されます。Expert モードでは使用可能な 24 ソリューションすべてがブロック図の形で表示されます。希望のトポロジーをクリックするだけで、ソリューションの回路図にジャンプできます。この回路図には設計の主要な特長の概要が記載されています。場合によっては別のビルトイン・ユーティリティへのリンクも表示され、コンポーネント選択をさらに調整することが可能です。

評価基板 ダウンロード
document-generic ユーザー・ガイド
$149.00
概要

The ADS9110 evaluation module (EVM) performance demonstration kit (PDK) is a platform for evaluating the performance of the ADS9110 successive-approximation register analog-to-digital converter (SAR ADC). The ADS9110EVM-PDK includes the ADS9110 EVM board, the PHI controller board, and accompanying (...)

特長
  • Includes hardware and software required for diagnostic testing, as well as accurate performance evaluation of the ADS9110 ADC
  • No external power supply required
  • Ships with PHI EVM controller that provides a convenient interface to the EVM over USB 2.0 (or higher) for power delivery, as well as (...)

ソフトウェア開発

サポート・ソフトウェア ダウンロード
SBAC140A.ZIP (344998 KB)
サポート・ソフトウェア ダウンロード
SBAC193A.ZIP (75 KB)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SBAM253.TSC (285 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SBAM254.ZIP (26 KB) - TINA-TI Spice Model
シミュレーション・モデル ダウンロード
SBAM255.TSC (297 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SLAM274.ZIP (12 KB) - IBIS Model
シミュレーション・ツール ダウンロード 計算ツール ダウンロード
アナログ技術者向けカリキュレータ
ANALOG-ENGINEER-CALC — アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
特長
  • A/D コンバータ(ADC)と D/A コンバータ(DAC)の回路設計を迅速化
    • ノイズの計算
    • 一般的な単位変換
  • アンプ回路設計の一般的な問題を解決
    • 標準的な抵抗を使用してゲインを選択
    • フィルタの構成
    • 一般的なアンプ構成の総ノイズ
  • PCB 寄生成分の計算(R、L、C など)
  • 一般的なセンサのセンサ出力値の算定(RTD、熱電対など)
  • 受動回路の一般的な問題を解決(受動部品を使用する電圧デバイダなど)

リファレンス・デザイン

リファレンス・デザイン ダウンロード
高性能 DAQ システム向け ADC リファレンス電圧バッファ最適化のリファレンス・デザイン
TIDA-01055 — TIDA-01055 は高性能 DAQ システムのリファレンス・デザインで、TI の高速オペアンプ OPA837 の使用により ADC リファレンス・バッファを最適化し、SNR 特性の改善と消費電力の低減を実現します。複合バッファ構成で使用され、従来のオペアンプに比べ消費電力を 22% 改善します。バッファ内蔵リファレンス電圧源は多くの場合、チャネル数の多いシステムでの最適性能の実現に必要な駆動能力が不足しています。  このリファレンス・デザインは複数の ADC を駆動可能なほか、18 ビット 2MSPS 逐次比較型(SAR)ADC を使用して、15.77 ビットのシステム ENOB(実効ビット数)を実現します。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.A)
リファレンス・デザイン ダウンロード
データ取得最適化、最小歪み、最小ノイズ、18 ビット、1Msps
TIPD115 この TI 検証済み設計は、1MSPS のスループットを発揮する 18 ビットの逐次比較型 ADC である ADS8881 を使用した高性能データ・アクイジション・システム(DAQ)を示しています。この設計は、10KHz のフルスケール正弦波入力信号用の最小のノイズ/歪ソリューションを実現するように最適化されています。これにより、50mW 未満の総消費電力で、有効ビット数(ENOB)の最大可能値を実現できるようになります。ADC の入力ドライバでは、超低歪、ノイズ、および高い小信号帯域幅に完全差動 THS4521 が使用されます。リファレンス・バッファ・ドライブは、THS4281 と OPA333 で構築された複合バッファを利用し、最小の消費電力で目的の性能を実現します。

その他の TI Precision Designs を表示

document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
最大の SNR とサンプリング・レートを達成する 18 ビット、2Msps 絶縁型データ・アクイジションのリファレンス・デザイン
TIDA-00732 この「最大 SNR / サンプリング・レートを実現する 18 ビット、2Msps 絶縁型データ・アクイジションのリファレンス・デザイン」は、絶縁型データ・アクイジション・システムの設計で一般的に発生する、性能の制限に関する技術的課題の解消を可能にします。
  • デジタル・アイソレータに起因する伝搬遅延を最小化し、サンプリング・レートを最大化
  • デジタル・アイソレータに起因する ADC サンプリング・クロック・ジッタを効率的に軽減し、高周波 AC シグナル・チェーンの性能(SNR)を最大化
document-generic 回路 document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
VQFN (RGE) 24 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示