トップ

製品の詳細

パラメータ

Function Single-ended Additive RMS jitter (Typ) (fs) 70 Output frequency (Max) (MHz) 250 Number of outputs 2 VCC out (V) 2.5, 3.3 VCC core (V) 2.5, 3.3 Output skew (ps) 50 Features 1:2 fanout, Output enable control Operating temperature range (C) -40 to 85 Rating Catalog Output type LVCMOS Input type LVCMOS open-in-new その他の クロック・バッファ

パッケージ|ピン|サイズ

TSSOP (PW) 8 19 mm² 3 x 6.4 open-in-new その他の クロック・バッファ

特長

  • High-Performance 1:2, 1:3, 1:4, 1:6, 1:8, 1:10, 1:12 LVCMOS Clock Buffer Family
  • Very Low Pin-to-Pin Skew < 50 ps
  • Very Low Additive Jitter < 100 fs
  • Supply Voltage: 3.3 V or 2.5 V
  • fmax = 250 MHz for 3.3 V
    fmax = 180 MHz for 2.5 V
  • Operating Temperature Range: –40°C to 85°C
  • Available in 8-, 14-, 16-, 20-, 24-Pin TSSOP Package (All Pin-Compatible)

All trademarks are the property of their respective owners.

open-in-new その他の クロック・バッファ

概要

The CDCLVC11xx is a modular, high-performance, low-skew, general-purpose clock buffer family from Texas Instruments.

The entire family is designed with a modular approach in mind. It is intended to round up TI’s series of LVCMOS clock generators.

Seven different fan-out variations, 1:2 to 1:12, are available. All of the devices are pin-compatible to each other for easy handling.

All family members share the same high performing characteristics such as low additive jitter, low skew, and wide operating temperature range.

The CDCLVC11xx supports an asynchronous output enable control (1G) which switches the outputs into a low state when 1G is low.

The CDCLVC11xx family operates in a 2.5-V and
3.3-V environment and are characterized for operation from –40°C to 85°C.

open-in-new その他の クロック・バッファ
ダウンロード
おすすめの類似製品
open-in-new 製品の比較
機能およびピン配置は同じだが、同等ではない比較製品
NEW LMK1C1102 アクティブ 2-channel output LVCMOS 1.8-V buffer LMK1C1102 is parametrically superior to the CDCLVC1102, more cost-effective than the CDCLVC1102, and has added features, such as synchronous output enable.

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 3
種類 タイトル 英語版のダウンロード 日付
* データシート CDCLVC11xx 3.3-V and 2.5-V LVCMOS High-Performance Clock Buffer Family データシート 2017年 2月 24日
その他の技術資料 クロック&タイミング・ソリューション (Rev. A 翻訳版) 最新の英語版をダウンロード (Rev.C) 2013年 12月 11日
アプリケーション・ノート How to supply 1.8V signals to 3.3V CDCLVC11xx 2010年 11月 30日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
$149.00
概要
The CDCLVC1104 is a high-performance, low-additive phase noise LVCMOS clock buffer. It has one LVCMOS input and four LVCMOS outputs. It also has an enable pin. This evaluation module (EVM) is designed to demonstrate the electrical performance of the CDCLVC1104. However, this EVM can also be used for (...)
特長
  • Easy-to-use evaluation board to fan out low-phase noise LVCMOS clock signals
  • Easy device setup
  • Enable pin configurable through jumper and SMA
  • Board powered at 2.5 V or 3.3 V
評価基板 ダウンロード
document-generic ユーザー・ガイド
概要

DLP® LightCrafter Display 4710 EVM-G2 は、フル HD の DLP4710 チップセット向けの使いやすいプラグ・アンド・プレイ形式の評価プラットフォームです。DLP4710 チップセットは、モバイル・プロジェクタ(バッテリ電源と AC 電源)、インタラクティブ・ディスプレイ、ヘッド・マウント・ディスプレイ(HMD)などのウェアラブル製品など、多様なディスプレイ・アプリケーションで使用されます。DLP4710 チップセットは、DLP4710(0.47 インチ 1080p)フル HD DMD、DLPC3439 ディスプレイ・コントローラ、DLPA3005 PMIC / LED ドライバで構成されています。生産対応済み光学エンジンを搭載したこの評価モジュールは、高い解像度(フル HD)、輝度、プログラマビリティを小型フォーム・ファクタで実現します。

DLPDLCR4710EVM-G2 ツールには、ボード、光学エンジン、DMD、フレックス、LED ケーブルが付属しており、最大 16A の LED 電流を供給します。

 

特長
  • DLP4710、DLP 0.47 インチ 1080p HD DMD
  • DLPC3439、DLP4710 DMD 向けデジタル・コントローラ
  • DLPA3005、DLP4710 DMD と DLPC3439 コントローラ向け PMIC / LED ドライバ
  • 生産対応済み YoungOptics 製 RGB LED 光学エンジン
  • DLP4710、DLPC3439 の構成とサポート・ファームウェア

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SLLM088B.ZIP (263 KB) - IBIS Model

リファレンス・デザイン

リファレンス・デザイン ダウンロード
サーボ・ドライブ向け高スイッチング過渡 3 相インバータ電流センスのリファレンス・デザイン
TIDA-01455 — The TIDA-01455 is a reinforced isolated, in-line, shunt-based, precision-phase current sensing reference design for three-phase inverters. One of the challenges with GaN or SiC inverters at high PWM switching is accurate phase current sensing across the shunt in presence of noise due to the high PWM (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.C)
リファレンス・デザイン ダウンロード
DLP Pico 技術使用 小型フル HD 1080p(最大 16A)プロジェクション・ディスプレイのリファレンス・デザイン
TIDA-01226 — This reference design, featuring the DLP Pico™ 0.47-inch TRP Full-HD 1080p display chipset and implemented in the DLP LightCrafter Display 4710 G2 evaluation module (EVM), enables use of full HD resolution for projection display applications such as accessory projectors, screenless displays (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
24 ビット・デルタ・シグマ ADC を使用して ±0.5% の高精度電流測定と絶縁型電圧測定を行うリファレンス・デザイン
TIDA-00835 TIDA-00835 リファレンス・デザインにより、ダイナミック・レンジが広い 4 チャネル同時サンプリング差動入力 24 ビット・デルタ・シグマ ADC を使用して、バイポーラ入力構成で電圧と電流を高精度測定することができます。ADC は ±2.5V のバイポーラ入力測定向けに構成済みです。  これらの入力は固定ゲイン・アンプを使用して ±2.5V の ADC 測定範囲向けにスケーリングされています。この AFE は共通の外部クロックを使用して 2 個の ADC をチェーン接続し、入力チャネル数を 8 個に拡張すると同時に、入力チャネルすべての同時サンプリングを行います。モジュールごとの測定チャネル数を増やすことにより、総システム・コストを削減します。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.B)
リファレンス・デザイン ダウンロード
デルタ・シグマ・チップ診断機能を使用して保護リレーの AC 電圧と電流を測定するリファレンス・デザイン
TIDA-00810 The TIDA-00810 reference design accurately measures analog inputs performance and includes chip diagnostics to help identify power  systems failures early by using a highly accuracy AC voltage and current measurement analog front end (AFE) and a four-channel, 24-bit simultaneously-sampling (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
EN55011 準拠、産業用温度、10/100Mbps イーサネット PHY ブリック、リファレンス・デザイン
TIDA-00207 このイーサネット PHY ブリック・リファレンス・デザインでは、EN5501 Class A EMI 要件に完全に準拠した TI の産業用イーサネット PHY トランシーバ・デバイスを使用し、システムを迅速に設計して市場に投入できます。32 ビット Cortex M4 プロセッサ・ベースのコントローラ・ボードとインターフェイスするために 50 ピン・インターフェイスが提供されています。小型フォーム・ファクタ(2 インチ x 3 インチ)に合わせて設計されており、既存の製品に簡単に組み込めます。 

このリファレンス・デザインは、DP83848K イーサネット PHY トランシーバ・デバイスの先進性能を実演し、10/100 Base-T をサポート、IEEE 802.3 標準に準拠します。リファレンス・デザイン全体は単一の電源(オンボード・レギュレータ付き 5V、または 3.3V)で動作します。イーサネット PHY トランシーバに必要な他のすべての電圧は、内部で生成されます。

document-generic 回路 document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
TSSOP (PW) 8 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示