トップ

製品の詳細

パラメータ

Resolution (Bits) 14 Sample/update rate (MSPS) 8400 Number of DAC channels (#) 2 Interpolation 10x, 12x, 16x, 18x, 1x, 20x, 24x, 2x, 4x, 6x, 8x Power consumption (Typ) (mW) 3800 Operating temperature range (C) -40 to 85 open-in-new その他の トランスミッタ

パッケージ|ピン|サイズ

FCBGA (AAV) 144 100 mm² 10 x 10 open-in-new その他の トランスミッタ

特長

  • マルチモード動作の 14 ビット分解能、9GSPS の DAC
    • 16 ビット、デュアル・チャネルのデータ・モード
      • 最大入力速度:2.5GSPS
      • 広帯域のデジタル・アップコンバータ
        • 補間: 1、2、4、6、8、10、12、16、18、20、24x
    • 12 ビット、デュアル・チャネルのデータ・モード
      • 最大入力速度:3.33GSPS
      • 広帯域のデジタル・アップコンバータ
        • 補間: 1、2、24x
    • 8 ビット、シングル・チャネルのデータ・モード
      • 最大入力速度:9GSPS
  • JESD204B インターフェイス
    • サブクラス 1 のマルチチップ同期
    • 最大レーン速度:12.5Gbps
  • 差動出力
    • DC カップリングをサポート
    • RF フルスケール出力電力 (2:1 バランの場合):
      2.14GHz で 3dBm
  • PLLおよびVCO内蔵、バイパス付き
    • DAC38RF82: fC(VCO) = 5.9または8.9GHz
    • DAC38RF89: fC(VCO) = 5または7.5GHz
  • 電源:-1.8V、1.0V、1.8V
  • パッケージ:10 × 10mm BGA、0.8mm ピッチ、
    144 ボール

All trademarks are the property of their respective owners.

open-in-new その他の トランスミッタ

概要

DAC38RF82およびDAC38RF89は高性能、広帯域幅のRFサンプリング・デジタル/アナログ・コンバータ(DAC)で、デュアル・チャネルで3.33GSPSまで、8ビットのシングル・チャネルで9GSPSまでの入力データに対応できます。これらのデバイスは低消費電力のJESD204Bインターフェイスを持ち、最大8レーンで12.5Gbpsまでのビット速度をサポートします。

デュアル・チャネル動作では、入力インターフェイスは12ビット分解能で3.33GSPS、16ビット分解能で2.5GSPSまでのデータ速度に、補間なしで対応できます。2xから24xまでの補間モードを使用する、複雑なベースバンド送信機として使用するとき、DAC38RF82またはDAC38RF89は16ビット入力分解能で2GHz、12ビット入力分解能で2.66GHzまでの広い帯域幅の信号を合成できます。

8ビット・モードでは最大9GSPSのDACサンプル速度での入力に対応し、0~4.5GHzの広い帯域幅の信号を合成できます。

オプションの低ジッタPLL/VCOにより、低い周波数の基準クロックを使用できるため、DACクロックの生成が簡単になります。DAC38RF82およびDAC38RF89は、「デバイス比較表」に要約されているように、それぞれ異なるVCO周波数範囲に対応しています。

open-in-new その他の トランスミッタ
ダウンロード

技術資料

= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 13
種類 タイトル 英語版のダウンロード 日付
* データシート DAC38RF8x JESD204Bインターフェイス、オンチップPLL、ワイドバンド補間機能搭載の、デュアル・チャネル、差動出力、14ビット、9GSPS、RFサンプリングDAC データシート (Rev. C 翻訳版) 最新の英語版をダウンロード (Rev.D) 2020年 7月 7日
アプリケーション・ノート Impact of Power Supply noise on Phase Noise performance of RF DAC 2018年 6月 13日
アプリケーション・ノート Eye Scan Testing with the DAC38RFxx 2017年 8月 10日
アプリケーション・ノート Simulating IBIS Models 2017年 8月 2日
アプリケーション・ノート DAC38RF8x Test Modes 2017年 7月 25日
技術記事 Digital signal processing in RF sampling DACs – part 2 2017年 4月 4日
ユーザー・ガイド DAC38RF8xEVM User's Guide 2017年 3月 24日
技術記事 Digital signal processing in RF sampling DACs - part 1 2017年 2月 13日
ユーザー・ガイド TIDA-01215 Design Guide 2016年 8月 22日
技術記事 RF sampling: digital mixers make mixing fun 2015年 9月 17日
技術記事 How our high-speed DAC summation block can help you 2014年 4月 2日
アプリケーション・ノート 高速データ変換 英語版をダウンロード 2009年 12月 11日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 英語版をダウンロード 2009年 4月 22日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価ボード ダウンロード
概要

The DAC38RF89 evaluation module (EVM) is the circuit board for evaluating DAC38RF89 digital-to-analog converters (DACs). The DAC38RFEVM can be used to evaluate the performance of the DAC up to 9-GSPS sampling rate and is designed to work with the TSW14J56EVM (Rev B and up). The available FMC (...)

特長
  • Allows evaluation of DAC38RF89 up to 9-GSPS sampling rate
  • Supports up to 12.5-Gbps SerDes signaling rate across FMC
  • Two on-chip PLLs with superior phase noise to simplify system clock generation; also supports external clock mode
  • AC-coupled output with integrated impedance transformer (DAC38RF89) for (...)

ソフトウェア開発

ファームウェア ダウンロード
JESD204 Rapid Design IP for FPGAs connected to TI high-speed data converters
TI-JESD204-IP JESD204 rapid design IP (迅速設計知的財産) は、良好に動作する JESD204 システムを FPGA エンジニアの皆様が開発する際に、迅速な経路をたどれるように設計したものです。この IP は、ダウンストリーム (下流) のデジタル処理と他のアプリケーション・ロジックを、性能とタイミングに関する JESD204 プロトコルの重要な制約の大半から分離できるアーキテクチャを採用しています。この IP は、ファームウェア開発に費やす期間を短縮し、FPGA の統合を平易化できるように、設計者の皆様を支援します。

JESD204 rapid design IP は、TI の高速データ・コンバータと組み合わせて使用する目的で、ロイヤルティ・フリーの提供を実施しています。 TI は、初期リンクの構成に関して、開発ユーザーの皆様を支援する予定です。特定の FPGA プラットフォームと TI のデータ・コンバータの JMODE の間での使用を想定したカスタマイズに対応します。TI は、この IP のテストを終えて展開する準備ができた段階で、セキュア・ダウンロード・リンクを経由してこの IP を提供します。

JESD204 rapid design IP は、以下の各 FPGA ファミリをサポートします。

  • Xilinx® Virtex™ UltraScale™ と UltraScale+™
  • Xilinx Kintex™ UltraScale と UltraScale+
  • Xilinx Zynq™ UltraScale+ と Zynq UltraScale+ (Auto (...)
特長
  • JEDEC の JESD204a/b/c の各プロトコルとの互換性あり
  • サブクラス 1 の確定的待ち時間とマルチデバイス同期機能をサポート
  • サポート対象のレーン・レート
    • 8b/10b モードで最大 16.375Gbps
    • 64b/66b モードで最大 20Gbps
  • プロトコル関連のすべてのエラーに関する検出機能と報告機能をサポート
  • 内蔵のトランスポート層は、レーンのデータをサンプリング・データに変換 (HD モードではサポートしない)
  • FPGA 内部でロジックとメモリのフットプリントを最適化済みであり、アプリケーション・ロジック向けのリソースを解放 (また、該当する場合は、FPGA の小型化や低コスト化に貢献)
  • ラインのレートに対して非同期であるクロック・レートでデータをエクスポートするなど、斬新な設計機能を搭載
ファームウェア ダウンロード
SLAC779A.ZIP (48623 KB)
評価基板 (EVM) 向けの GUI ダウンロード
SLAC722D.ZIP (216778 KB)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SLAM304.ZIP (70 KB) - IBIS Model
回路図 ダウンロード
SLAC734.ZIP (10565 KB)

リファレンス・デザイン

リファレンス・デザイン ダウンロード
RF サンプリング DAC のスプールとフェーズ・ノイズを最適化する電源のリファレンス・デザイン
TIDA-01215 — This reference design provides an efficient power supply scheme to power-up the RF-sampling DAC38RF8x digital-to-analog data converter (DAC) without sacrificing performance and also reduces board area and BOM. The reference design uses both DC/DC switchers and an LDO to power-up the DAC38RF8x while (...)
document-generic 回路

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
FCBGA (AAV) 144 オプションの表示

購入と品質

含まれる情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ