ホーム インターフェイス イーサネット IC イーサネット PHY

ギガビット対応、10/100/1000、PHYTER V イーサネット物理層トランシーバ

DP83865 は新規設計での使用を推奨しません
従来の設計をサポートできるようにこの製品は引き続き生産中ですが、TI はこの製品を新規の設計には推奨しません。以下の代替品のいずれかをご検討ください。
open-in-new 代替品と比較
比較対象デバイスと類似の機能
DP83867E アクティブ 拡張温度範囲、SGMII 対応、高い信頼性、低レイテンシ、ギガビット・イーサネット PHY トランシーバ The DP83867E requires less than half the power of the DP83865 and has higher temperature range.

製品詳細

Datarate (Mbps) 10/100/1000 Interface type GMII, MII, RGMII Number of ports Single Rating Catalog Supply voltage (V) 1.8 Operating temperature range (°C) 0 to 70 Number of LEDs 5 ESD HBM (kV) 6
Datarate (Mbps) 10/100/1000 Interface type GMII, MII, RGMII Number of ports Single Rating Catalog Supply voltage (V) 1.8 Operating temperature range (°C) 0 to 70 Number of LEDs 5 ESD HBM (kV) 6
QFP (NND) 128 399.04 mm² 23.2 x 17.2
  • Ultra low power consumption typically 1.1 watt
  • Fully compliant with IEEE 802.3 10BASE-T, 100BASE-TX and 1000BASE-T specifications
  • Integrated PMD sublayer featuring adaptive equalization and baseline wander compensation according to ANSI X3.T12
  • 3.3V or 2.5V MAC interfaces:
  • IEEE 802.3u MII
  • IEEE 802.3z GMII
  • RGMII version 1.3
  • User programmable GMII pin ordering
  • IEEE 802.3u Auto-Negotiation and Parallel Detection
  • Fully Auto-Negotiates between 1000 Mb/s, 100 Mb/s, and 10 Mb/s full duplex and half duplex devices
  • Speed Fallback mode to achieve quality link
  • Cable length estimator
  • LED support for activity, full / half duplex, link1000, link100 and link10, user programmable (manual on/off), or reduced LED mode
  • Supports 25 MHz operation with crystal or oscillator.
  • Requires only two power supplies, 1.8V (core and analog) and 2.5V (analog and I/O). 3.3V is supported as an alternative supply for I/O voltage
  • User programable interrupt
  • Supports Auto-MDIX at 10, 100 and 1000 Mb/s
  • Supports JTAG (IEEE1149.1)
  • 128-pin PQFP package (14mm x 20mm)

  • Ultra low power consumption typically 1.1 watt
  • Fully compliant with IEEE 802.3 10BASE-T, 100BASE-TX and 1000BASE-T specifications
  • Integrated PMD sublayer featuring adaptive equalization and baseline wander compensation according to ANSI X3.T12
  • 3.3V or 2.5V MAC interfaces:
  • IEEE 802.3u MII
  • IEEE 802.3z GMII
  • RGMII version 1.3
  • User programmable GMII pin ordering
  • IEEE 802.3u Auto-Negotiation and Parallel Detection
  • Fully Auto-Negotiates between 1000 Mb/s, 100 Mb/s, and 10 Mb/s full duplex and half duplex devices
  • Speed Fallback mode to achieve quality link
  • Cable length estimator
  • LED support for activity, full / half duplex, link1000, link100 and link10, user programmable (manual on/off), or reduced LED mode
  • Supports 25 MHz operation with crystal or oscillator.
  • Requires only two power supplies, 1.8V (core and analog) and 2.5V (analog and I/O). 3.3V is supported as an alternative supply for I/O voltage
  • User programable interrupt
  • Supports Auto-MDIX at 10, 100 and 1000 Mb/s
  • Supports JTAG (IEEE1149.1)
  • 128-pin PQFP package (14mm x 20mm)

The DP83865 is a fully featured Physical Layer transceiver with integrated PMD sublayers to support 10BASE-T, 100BASE-TX and 1000BASE-T Ethernet protocols.

The DP83865 is an ultra low power version of the DP83861 and DP83891. It uses advanced 0.18 um, 1.8 V CMOS technology, fabricated at National Semiconductors South Portland, Maine facility.

The DP83865 is designed for easy implementation of 10/100/1000 Mb/s Ethernet LANs. It interfaces directly to Twisted Pair media via an external transformer. This device interfaces directly to the MAC layer through the IEEE 802.3u Standard Media Independent Interface (MII), the IEEE 802.3z Gigabit Media Independent Interface (GMII), or Reduced GMII (RGMII).

The DP83865 is a fourth generation Gigabit PHY with field proven architecture and performance. Its robust performance ensures drop-in replacement of existing 10/100 Mbps equipment with ten to one hundred times the performance using the existing networking infrastructure.


The DP83865 is a fully featured Physical Layer transceiver with integrated PMD sublayers to support 10BASE-T, 100BASE-TX and 1000BASE-T Ethernet protocols.

The DP83865 is an ultra low power version of the DP83861 and DP83891. It uses advanced 0.18 um, 1.8 V CMOS technology, fabricated at National Semiconductors South Portland, Maine facility.

The DP83865 is designed for easy implementation of 10/100/1000 Mb/s Ethernet LANs. It interfaces directly to Twisted Pair media via an external transformer. This device interfaces directly to the MAC layer through the IEEE 802.3u Standard Media Independent Interface (MII), the IEEE 802.3z Gigabit Media Independent Interface (GMII), or Reduced GMII (RGMII).

The DP83865 is a fourth generation Gigabit PHY with field proven architecture and performance. Its robust performance ensures drop-in replacement of existing 10/100 Mbps equipment with ten to one hundred times the performance using the existing networking infrastructure.


ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
7 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート DP83865 Gig PHYTER V 10/100/1000 Ethernet Physical Layer データシート (Rev. B) 2007年 12月 11日
アプリケーション・ノート AN-1511 Cable Discharge Event (Rev. A) 2013年 4月 26日
アプリケーション・ノート DP83865 Gig PHYTER V 10/100/1000 Ethernet Physical Layer Design Guide (Rev. D) 2013年 4月 26日
アプリケーション・ノート DP83865/864 Gigabit Physical Layer Device Trouble Shooting Guide (Rev. A) 2013年 4月 26日
アプリケーション・ノート Dual Foot Print Layout Notes for DP83865 Gig PHYTER V & DP83847 DS PHYTER II (Rev. A) 2013年 4月 26日
アプリケーション概要 PhyworkX Ethernet PHY Development Kit 2012年 2月 27日
アプリケーション・ノート Application Note 1511 Cable Discharge Event (jp) 最新英語版 (Rev.A) 2006年 7月 6日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

ドライバまたはライブラリ

ETHERNET-SW — イーサネット PHY の Linux ドライバとツール

TI (テキサス・インスツルメンツ) のイーサネット物理層 (PHY) トランシーバ向け Linux ドライバは、シリアル管理インターフェイス (MDC/MDIO) 経由の通信をサポートしており、PHY レジスタの構成と読み取りを行います。
USB-2-MDIO ソフトウェアを使用すると、デバッグ時やプロトタイプ製作時にレジスタに直接アクセスできます。  このツールは、TI のすべてのイーサネット PHY をサポートしています。 ドライバ サポートの有効化 "make menuconfig" を使用してカーネルを構成します (代わりに、"make (...)
ユーザー ガイド: PDF
サポート・ソフトウェア

SNLC035 Logic Vision Software Boundary Scan Cell

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
イーサネット PHY
DP83620 産業用温度範囲、JTAG とファイバをサポート、10/100Mbps イーサネット PHY トランシーバ DP83630 小型フォーム・ファクタ、IEEE 1588 高精度タイム・プロトコル (PTP) イーサネット PHY トランシーバ DP83640 IEEE 1588 高精度タイム・プロトコル (PTP) イーサネット PHY トランシーバ DP83848I 産業用温度範囲、SNI と JTAG をサポート、10/100Mbps イーサネット PHY トランシーバ DP83848YB 拡張温度範囲、JTAG をサポート、10/100Mbps イーサネット PHY トランシーバ DP83865 ギガビット対応、10/100/1000、PHYTER V イーサネット物理層トランシーバ
サポート・ソフトウェア

USB-2-MDIO USB-2-MDIO Tool v1.0

The USB-2-MDIO software tool lets Texas Instruments' Ethernet PHYs access the MDIO status and device control registers.  The USB-2-MDIO tool includes a LaunchPad™ Development kit for TI's MSP430™ MCUs that is interfaced with a lightweight GUI.  The (...)

lock = 輸出許可が必要 (1 分)
サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
イーサネット PHY
DP83561-SP 宇宙グレード (QMLV-RHA)、SEFI 監視スイート付属、10/100/1000 イーサネット PHY DP83620 産業用温度範囲、JTAG とファイバをサポート、10/100Mbps イーサネット PHY トランシーバ DP83630 小型フォーム・ファクタ、IEEE 1588 高精度タイム・プロトコル (PTP) イーサネット PHY トランシーバ DP83640 IEEE 1588 高精度タイム・プロトコル (PTP) イーサネット PHY トランシーバ DP83815 10/100Mbps 統合型 PCI イーサネット MAC (メディア アクセス制御) と物理層 (MacPhyter) DP83816 10/100Mbps 統合型 PCI イーサネット MAC (メディア アクセス制御) と物理層 (MacPhyter-II) DP83816EX 拡張温度範囲対応、10/100Mbps 統合型 PCI イーサネット MAC (メディア アクセス制御) と物理層 (MacPhyter-II) DP83822H 拡張温度範囲、16kV ESD に対処、高い信頼性、低消費電力、10/100Mbps イーサネット PHY トランシーバ DP83822HF 拡張温度範囲、ファイバをサポート、16kV ESD に対処、高い信頼性、10/100Mbps イーサネット PHY トランシーバ DP83822I 低消費電力、高信頼性の 10/100Mbps イーサネット PHY トランシーバは、16kV の ESD に対処 DP83822IF ファイバ・サポート、16kV ESD に対処、低消費電力、高い信頼性、10/100Mbps イーサネット PHY トランシーバ DP83825I 50MHz のクロック出力、最小クラスのフォーム ファクタ (3mm x 3mm)、低消費電力、10/100Mbps イーサネット PHY トランシーバ DP83826E MII インターフェイスと拡張モード搭載、低レイテンシの 10/100Mbps PHY DP83826I MII インターフェイスと拡張モード搭載、産業用温度範囲、低レイテンシ、10/100Mbps PHY DP83843 ファイバと AUI をサポート、10/100Mbps イーサネット PHY トランシーバ DP83846A シングル、10/100 DsPHYTER イーサネット物理層トランシーバ DP83847 5V 対応 I/O、10/100Mbps イーサネット PHY トランシーバ DP83848-EP エンハンスド製品、PHYTER 極限温度、シングル・ポート 10/100Mbps イーサネット物理レイヤ DP83848-HT 高温対応、PHYTER シングル・ポート 10/100Mbps イーサネット物理レイヤ DP83848C 商用温度範囲、SNI インターフェイス搭載、JTAG サポート、10/100Mbps イーサネット PHY トランシーバ DP83848H 拡張温度範囲、40 ピン QFN パッケージ封止、10/100Mbps イーサネット PHY トランシーバ DP83848I 産業用温度範囲、SNI と JTAG をサポート、10/100Mbps イーサネット PHY トランシーバ DP83848J 商用温度範囲、40 ピン QFN パッケージ封止、10/100Mbps イーサネット PHY トランシーバ DP83848K 産業用温度範囲、40 ピン QFN パッケージ封止、10/100Mbps イーサネット PHY トランシーバ DP83848M 商用温度範囲、25MHz クロック出力、10/100Mbps イーサネット PHY トランシーバ DP83848Q-Q1 車載グレード 2、10/100Mbps、イーサネット PHY トランシーバ DP83848T 産業用温度範囲、25MHz クロック出力、10/100Mbps イーサネット PHY トランシーバ DP83848VYB JTAG サポート、高温対応、低消費電力、10/100Mbps イーサネット PHY トランシーバ DP83848YB 拡張温度範囲、JTAG をサポート、10/100Mbps イーサネット PHY トランシーバ DP83849C 商用温度範囲、デュアルポート 10/100Mbps イーサネット PHY トランシーバ DP83849I 産業用温度範囲、フレキシブルなポート切り替え機能搭載、デュアル ポート、10/100Mbps イーサネット PHY トランシーバ DP83849ID 産業用温度範囲、ファイバをサポート、デュアル・ポート、10/100Mbps イーサネット PHY トランシーバ DP83849IF 産業用温度範囲、ファイバをサポート、フレキシブルなポート切り替え機能、デュアル ポート、10/100Mbps イーサネット PHY トランシーバ DP83865 ギガビット対応、10/100/1000、PHYTER V イーサネット物理層トランシーバ DP83867CR 小型 QFN パッケージ封止、低消費電力、信頼性の高いギガビット・イーサネット PHY トランシーバ DP83867CS SGMII 搭載、低消費電力、信頼性の高いギガビット・イーサネット PHY トランシーバ DP83867E 拡張温度範囲、SGMII 対応、高い信頼性、低レイテンシ、ギガビット・イーサネット PHY トランシーバ DP83867IR 産業用温度範囲、信頼性の高いギガビット・イーサネット PHY トランシーバ DP83867IS 産業用温度範囲、SGMII 搭載、信頼性の高いギガビット・イーサネット PHY トランシーバ DP83869HM 拡張温度範囲、銅線とファイバのインターフェイス搭載、高耐性、ギガビット・イーサネット PHY トランシーバ DP83910A CMOS シリアル ネットワーク インターフェイス (SNI) DP83TC811R-Q1 低消費電力 100BASE-T1 車載 PHYTER™ イーサネット物理層トランシーバ DP83TC811S-Q1 車載グレード 1、xMII サポート、診断ツールキットが利用可能、低消費電力、100BASE-T1、イーサネット PHY トランシーバ DP83TC812R-Q1 車載対応、RGMII 搭載、TC-10 準拠、100Base-T1、イーサネット PHY DP83TC812S-Q1 車載対応、RGMII と SGMII 搭載、TC-10 準拠、100Base-T1、イーサネット PHY DP83TC813R-Q1 車載対応、低消費電力、小型フットプリント、100BASE-T1 イーサネット PHY DP83TC813S-Q1 車載対応、低消費電力、小型フットプリント、100BASE-T1 イーサネット PHY (SGMII) DP83TC814R-Q1 車載対応、TC10 非対応、低消費電力 100BASE-T1、イーサネット PHY DP83TC814S-Q1 車載対応、TC10 非対応 (SGMII 対応)、低消費電力、100BASE-T1、イーサネット PHY DP83TD510E IEEE 802.3cg 10BASE-T1L イーサネット PHY DP83TG720R-Q1 車載対応、RGMII 搭載、1000Base-T1、イーサネット PHY DP83TG720S-Q1 車載対応、RGMII と SGMII をサポート、1000Base-T1、イーサネット PHY TLK100 産業用イーサネット PHY TLK105L 産業用温度範囲、シングル ポート、10/100Mbps イーサネット物理層 TLK106 産業用温度範囲、シングル ポート、10/100Mbps イーサネット物理層トランシーバ TLK106L 産業用温度範囲、シングル ポート、10/100Mbps イーサネット物理層 TLK110 産業用 10/100 イーサネット PHY TLK111 産業用温度範囲、10/100Mbps イーサネット物理層トランシーバ
ハードウェア開発
評価ボード
DP83867ERGZ-S-EVM DP83867ERGZ SGMII 1000M/100M/10M イーサネット PHY の評価モジュール
開発キット
MSP-EXP430F5529LP MSP430F5529 LaunchPad™ development kit for USB
ソフトウェア
ドライバまたはライブラリ
ETHERNET-SW イーサネット PHY の Linux ドライバとツール
シミュレーション・モデル

DP83865 BSDL Model

SNLM153.ZIP (2 KB) - BSDL Model
シミュレーション・モデル

DP83865 IBIS Model

SNLM172.ZIP (25 KB) - IBIS Model
CAD/CAE シンボル

DP83865 Orcad Symbols

SNLC040.ZIP (2 KB)
回路図

DP83865 Design Package

SNLR032.ZIP (230 KB)
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 ダウンロード
QFP (NND) 128 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ