トップ

製品の詳細

パラメータ

Arm CPU 1 ARM Cortex-A15 Arm MHz (Max.) 1500 DSP 1 C66x DSP MHz (Max) 700 Graphics acceleration 1 2D, 1 3D DRAM DDR2-800, DDR3-1333, DDR3L-1333 Co-processor(s) 2 Dual ARM Cortex-M4 Hardware accelerators 1 Image Video Accelerator, 2 Viterbi Decoder, Audio Tracking EMIF 1 32-bit CSI-2 6 DL Other on-chip memory 512 KB Ethernet MAC 10/100/1000, 2-port 1Gb switch Parallel video input ports 4 Display 1 HDMI OUT, 3 LCD OUT Serial I/O CAN, I2C, SPI, UART, USB Storage interface 1x SDIO 4b, 1x SDIO 8b, 1x UHSI 4b, 1x eMMC 8b PCIe 2 PCIe Gen2 McASP 8 USB 1 USB3.0, 2 USB2.0 open-in-new その他の DRAx デジタル・コックピット SoC

特長

  • インフォテインメント・アプリケーション用に設計されたアーキテクチャ
  • ビデオ、画像、グラフィックの処理をサポート
    • フルHDビデオ(1920×1080p、60fps)
    • 複数のビデオ入力とビデオ出力
    • 2Dおよび3Dグラフィックス
  • Arm® Cortex®-A15マイクロプロセッサ・サブシステム
  • C66x浮動小数点VLIW DSP
    • C67xおよびC64x+と完全にオブジェクト・コード互換
    • サイクルごとに最高32回の16×16ビット固定小数点乗算
  • 最大512KBのオンチップL3 RAM
  • レベル3 (L3)とレベル4 (L4)の相互接続
  • DDR3/DDR3Lメモリ・インターフェイス(EMIF)モジュール
    • DDR3-1333 (667MHz)までをサポート
    • 単一チップ・セレクトで最大2GB
  • デュアルArm® Cortex®-M4画像処理ユニット(IPU)
  • IVA-HDサブシステム
  • ディスプレイ・サブシステム
    • DMAエンジンを搭載し、最大3つのパイプラインを持つディスプレイ・コントローラ
    • HDMI™ エンコーダ: HDMI 1.4aおよびDVI 1.0準拠
  • 2Dグラフィック・アクセラレータ(BB2D)サブシステム
    • Vivante® GC320コア
  • ビデオ・プロセッシング・エンジン(VPE)
  • シングルコア PowerVR™ SGX544 3D GPU
  • 1つのビデオ入力ポート(VIP)モジュール
    • 最大4つの多重化された入力ポートをサポート
  • 汎用メモリ・コントローラ(GPMC)
  • 拡張ダイレクト・メモリ・アクセス(EDMA)コントローラ
  • 2ポートのギガビット・イーサネット(GMAC)
    • 最大2つの外部ポート
  • 16個の32ビット汎用タイマ
  • 32ビットMPUウォッチドッグ・タイマ
  • 6つの高速I2C (Inter-Integrated Circuit)ポート
  • HDQ™/1-Wire®インターフェイス
  • 10個の構成可能なUART/IrDA/CIRモジュール
  • 4つのマルチチャネル・シリアル・ペリフェラル・インターフェイス(McSPI)
  • クワッドSPIインターフェイス(QSPI)
  • メディア・ローカル・バス・サブシステム(MLBSS)
  • リアルタイム・クロック・サブシステム(RTCSS)
  • SATAインターフェイス
  • 8つのマルチチャネル・オーディオ・シリアル・ポート(McASP)モジュール
  • SuperSpeed USB 3.0デュアル・ロール・デバイス
  • High-Speed USB 2.0デュアル・ロール・デバイス
  • High-Speed USB 2.0 On-The-Go
  • 4つのマルチメディア・カード/セキュア・デジタル/セキュア・デジタル入出力インターフェイス(MMC™/SD®/SDIO)
  • PCI Express® 3.0サブシステム、2つの5Gbpsレーン
    • 1つの2レーン、1Gen2準拠のポート
    • または2つの1レーン、Gen2準拠のポート
  • デュアル・コントローラ・エリア・ネットワーク(DCAN)モジュール
    • CAN 2.0Bプロトコル
  • MIPI® CSI-2カメラ・シリアル・インターフェイス
  • 最大215の汎用I/O (GPIO)ピン
  • 電源、リセット、クロック管理
  • CToolsテクノロジによるオンチップ・デバッグ
  • 28nm CMOSテクノロジ
  • 23mm×23mm、0.8mmピッチ、760ピンBGA (ABC)

All trademarks are the property of their respective owners.

open-in-new その他の DRAx デジタル・コックピット SoC

概要

DRA72x (「Jacinto 6 Eco」)インフォテインメント・アプリケーション・プロセッサは、Jacinto 6デバイスと同じアーキテクチャ上で、今日のインフォテインメント対応車載環境の高度な処理要求を満たすよう開発されています。

DRA72xデバイスはDRA74xデバイスからの拡張に使用でき、ファミリ全体でピン互換なため、OEM (Original-Equipment Manufacturers)およびODM (Original-Design Manufacturers)は革新的なコネクティビティ・テクノロジ、音声認識、オーディオ・ストリーミングなどを迅速に実装できます。Jacinto 6およびJacinto 6 Ecoデバイスは、完全に統合された混在プロセッサ・ソリューションの最高の柔軟性により、高い処理性能を実現します。

Neon™拡張機能を持つシングルコアのARM Cortex-A15 RISC CPUと、TI C66x VLIW浮動小数点DSPコアにより、プログラムが可能です。Armプロセッサにより、開発者は制御機能と、DSPおよびコプロセッサ上でプログラムされる他のアルゴリズムとを分離して、システム・ソフトウェアの複雑性を低減できます。

さらに、TIはArmおよびDSP用に完全な開発ツールのセットを提供しており、Cコンパイラのほか、デバッグ・インターフェイスによってソースコードの実行を見通すことができます。

DRA72x Jacinto 6 Ecoプロセッサ・ファミリは、AEC-Q 100標準に従って認定済みです。

open-in-new その他の DRAx デジタル・コックピット SoC
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 44
種類 タイトル 英語版のダウンロード 日付
* データシート DRA72x インフォテインメント・アプリケーション・プロセッサシリコン・リビジョン2.0 データシート (Rev. F 翻訳版) 最新の英語版をダウンロード (Rev.H) 2018年 6月 8日
* エラッタ DRA72x SoC for Automotive Infortainment Silicon Errata (Silicon Revision 1.0) 2017年 2月 28日
アプリケーション・ノート AM57x, DRA7x, and TDA2x EMIF Tools 2020年 1月 6日
アプリケーション・ノート Integrating New Cameras With Video Input Port on DRA7xx SoCs 2019年 6月 11日
ユーザー・ガイド DRA71x and DRA72x Technical Reference Manual 2019年 5月 21日
アプリケーション・ノート Achieving Early CAN Response on DRA7xx Devices 2018年 11月 28日
アプリケーション・ノート DRA74x_75x/DRA72x Performance 2018年 10月 31日
アプリケーション・ノート Audio Post Processing Engine on DRA7x Family of Devices 2018年 9月 14日
アプリケーション・ノート The Implementation of YUV422 Output for SRV 2018年 8月 2日
アプリケーション・ノート MMC DLL Tuning 2018年 7月 31日
アプリケーション・ノート Integrating AUTOSAR on TI SoC: Fundamentals 2018年 6月 18日
アプリケーション・ノート ECC/EDC on TDAxx 2018年 6月 13日
アプリケーション・ノート Tools and Techniques to Root Case Failures in Video Capture Subsystem 2018年 6月 12日
アプリケーション・ノート Sharing VPE Between VISIONSDK and PSDKLA 2018年 5月 4日
技術記事 Smart sensors are going to change how you drive (because eventually, you won’t) 2018年 4月 25日
アプリケーション・ノート Android Boot Optimization for IVI Systems 2018年 2月 13日
技術記事 AI in Automotive: Practical deep learning 2018年 2月 8日
技術記事 How to maintain automotive front camera thermal performance on a hot summer day 2018年 2月 2日
ホワイト・ペーパー Jacinto™ 6 プラットフォームの採用による、開発中デジタル・クラスタ設計の迅速なアップグレード 英語版をダウンロード 2018年 1月 25日
技術記事 Development platforms pave the way to production systems for ADAS 2018年 1月 19日
アプリケーション・ノート Flashing Utility - mflash 2018年 1月 9日
アプリケーション・ノート Using Peripheral Boot and DFU for Rapid Development on Jacinto 6 Devices 2017年 11月 30日
アプリケーション・ノート Jacinto6 Spread Spectrum Clocking Configuration 2017年 11月 27日
アプリケーション・ノート Optimizing DRA7xx and TDA2xx Processors for use with Video Display SERDES 2017年 11月 7日
アプリケーション・ノート A Guide to Debugging With CCS on the DRA75x, DRA74x, TDA2x and TDA3x Family of D 2017年 11月 3日
アプリケーション・ノート Robust RVC Appnote 2017年 9月 13日
アプリケーション・ノート Optimization of GPU-Based Surround View on TI’s TDA2x SoC 2017年 9月 12日
アプリケーション・ノート Using DSS Write-Back Pipeline for RGB-to-YUV Conversion on DRA7xx Devices 2017年 8月 14日
アプリケーション・ノート Software Guidelines to EMIF/DDR3 Configuration on DRA7xx Devices 2017年 7月 12日
アプリケーション・ノート Linux Boot Time Optimizations on DRA7xx Devices 2017年 3月 31日
アプリケーション・ノート Interfacing DRA75x and DRA74x Audio to Analog Codecs 2017年 2月 17日
アプリケーション・ノート Early Splash Screen on DRA7x Devices 2017年 1月 31日
ユーザー・ガイド DM369 Camera Starter Kit 2016年 12月 15日
アプリケーション・ノート Quality of Service (QoS) Knobs for DRA74x, DRA75x & TDA2x Family of Devices 2016年 12月 15日
ユーザー・ガイド DRA72x EVM CPU Board User's Guide 2016年 12月 7日
アプリケーション・ノート Gstreamer Migration Guidelines 2016年 4月 26日
ユーザー・ガイド Jacinto6 Android Video Encoder 2016年 4月 21日
ユーザー・ガイド Jacinto6 Android Video Software Design Specification User's Guide 2016年 4月 21日
アプリケーション・ノート Flashing Binaries to DRA7xx Factory Boards Using DFU 2016年 4月 14日
アプリケーション・ノート Tools and Techniques for Audio Debugging 2016年 4月 13日
アプリケーション・ノート Debugging Tools and Techniques With IPC3.x 2016年 3月 30日
アプリケーション・ノート Modifying Memory Usage for IPUMM Apps Loaded Using IPC 3.x for DRA7xx 2016年 1月 15日
アプリケーション・ノート Guide to fix Perf Issues Using QoS Knobs for DRA74x, DRA75x, TDA2x & TD3x Device 2014年 8月 13日
ホワイト・ペーパー Today’s high-end infotainment soon becoming mainstream 2014年 6月 2日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
$2,407.77
概要

Jacinto™ DRA72x Evaluation Module (EVM) is an evaluation platform designed to speed up development efforts and reduce time to market for applications such as infotainment, reconfigurable digital cluster or integrated digital cockpit. To allow scalability and re-use across Jacinto (...)

特長

Hardware

Software

Connectivity

  • DRA72x Processor
  • 2GB DDR3L
  • TPS65917 Power Management IC
  • 4 GB eMMC
  • 10.1" 1920X1200 Capacitive Touch Screen LCD option
  • JAMR3 tuner board

 

  • Linux
  • Android
  • StarterWare
  • Gigabit Ethernet (2)
  • PCIe
  • e/mSATA
  • Micro SD Card
  • Micro USB 2.0
  • USB 3.0
  • HDMI
  • Audio in/out
  • WiLink8 Q (Connector

ソフトウェア開発

ソフトウェア開発キット (SDK) ダウンロード
DRA7x Jacinto プロセッサ向けプロセッサ・ソフトウェア開発キット(SDK):Linux、Android、RTOS
PROCESSOR-SDK-DRA7X プロセッサ SDK Linux Automotive

プロセッサ SDK Linux Automotive は、インフォテインメント SoC で構成された TI の Jacinto™ DRAx (...)

特長
プロセッサ SDK Linux Automotive の特長
  • Open Linux のサポート
  • Linux のカーネルとブートローダ
  • ファイル・システム
  • Qt/Webkit アプリケーション・フレームワーク
  • 3D グラフィックスのサポート
  • 2D グラフィックスのサポート
  • 統合型の WLAN と Bluetooth® のサポート
  • GUI ベースのアプリケーション・ランチャー
  • 以下を含むサンプル・アプリケーション:
    • ARM ベンチマーク:Dhrystone、Linpack、Whetstone
    • Webkit Web ブラウザ
    • Soft Wifi アクセス・ポイント
    • 暗号化:AES、3DES、MD5、SHA
    • マルチメディア:GStreamer/FFMPEG
    • プログラマブル・リアルタイム・ユニット(PRU)
  • フラッシュ・ツールと Pin Mux Utility を含むホスト・ツール
  • Linux 開発向け Code Composer Studio™ IDE
  • 技術資料
プロセッサ SDK Android Automotive の特長
  • Android のサポート
  • Linux のカーネルとブートローダ
  • ファイル・システム
  • 3D グラフィックスのサポート
  • 2D グラフィックスのサポート
  • 統合型の WLAN と Bluetooth のサポート
  • Fastboot フラッシュ書き込みのサポート
  • HS デバイス上で Android 検証型ブートをサポート
  • (...)
デバッグ・プローブ ダウンロード
XDS110 JTAG デバッグ・プローブ
TMDSEMU110-U The Texas Instruments XDS110 is a new class of debug probe (emulator) for TI embedded processors. The XDS110 replaces the XDS100 family while supporting a wider variety of standards (IEEE1149.1, IEEE1149.7, SWD) in a single pod. Also, all XDS debug probes support Core and System Trace in all ARM and (...)
$99.00
特長

The XDS110 is the latest entry level debug probe (emulators) for TI embedded processors. Designed to be a complete solution that delivers JTAG and SWD connectivity at a low cost, the XDS110 is the debug probe of choice for entry-level debugging of TI microcontrollers, processors and SimpleLink (...)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SPRM681.ZIP (1 KB) - Thermal Model
シミュレーション・モデル ダウンロード
SPRM683.ZIP (12619 KB) - IBIS Model
シミュレーション・モデル ダウンロード
SPRM684.ZIP (13 KB) - BSDL Model
計算ツール ダウンロード
Clock Tree Tool for Sitara™ ARM® Processors
CLOCKTREETOOL The Clock Tree Tool (CTT) for Sitara™ ARM®, Automotive, and Digital Signal Processors is an interactive clock tree configuration software that provides information about the clocks and modules in these TI devices. It allows the user to:
  • Visualize the device clock tree
  • Interact with clock tree elements (...)
document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
FCBGA (ABC) 760 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

Introducing

TI’s new DRA71x processor, “Jacinto 6 Entry,” delivers the next generation of entry-level and display audio solutions for the perfect combination of integratio

投稿日: 09-Jan-2016
時間: 05:13

Learn more

関連ビデオ