DS100BR410

アクティブ

イコライザ機能とディエンファシス・ドライバ搭載、10.3Gbps、低消費電力、クワッドチャネル・リドライバ

製品の詳細

Type Redriver Number of channels (#) 4 Input compatibility AC-coupling, CML Speed (Max) (Gbps) 10.3 Protocols 10G-SR/LR, 40G-SR4/LR4, SAS1, SAS2, SATA1, SATA2, SATA3, Infiniband, Fibre Channel, CPRI, OBSAI, Interlaken, sRIO, General purpose, PCIe1, PCIe2, PCIe3 Operating temperature range (C) -40 to 85
Type Redriver Number of channels (#) 4 Input compatibility AC-coupling, CML Speed (Max) (Gbps) 10.3 Protocols 10G-SR/LR, 40G-SR4/LR4, SAS1, SAS2, SATA1, SATA2, SATA3, Infiniband, Fibre Channel, CPRI, OBSAI, Interlaken, sRIO, General purpose, PCIe1, PCIe2, PCIe3 Operating temperature range (C) -40 to 85
WQFN (RHS) 48 49 mm² 7 x 7
  • 最大10.3Gbps のクワッド・チャネル・リピータ
  • 使用していないチャネルをパワーダウン可能
  • 調整可能な受信イコライジング
  • 調整可能な送信デエンファシス
  • 調整可能な送信VOD ( 最大1200mVp-p)
  • IDLE 検出-スケルチ機能により、 SATA/SAS OOB 信号の出力を自動ミュート
  • 12 メートルのケーブルで、10.3Gbps で< 0.22 UI の残留DJ
  • ピンまたはSMBus インタフェースを介して設定をプログラム可能
  • 単一電源動作: 2.5V
  • –40° C~+ 85°C動作温度
  • HBM ESD 耐圧: ≥ 7kV
  • 高速信号伝送ピン配置パッケージ: 48 ピンLLP (7mm × 7mm、0.5mm ピッチ)
  • 最大10.3Gbps のクワッド・チャネル・リピータ
  • 使用していないチャネルをパワーダウン可能
  • 調整可能な受信イコライジング
  • 調整可能な送信デエンファシス
  • 調整可能な送信VOD ( 最大1200mVp-p)
  • IDLE 検出-スケルチ機能により、 SATA/SAS OOB 信号の出力を自動ミュート
  • 12 メートルのケーブルで、10.3Gbps で< 0.22 UI の残留DJ
  • ピンまたはSMBus インタフェースを介して設定をプログラム可能
  • 単一電源動作: 2.5V
  • –40° C~+ 85°C動作温度
  • HBM ESD 耐圧: ≥ 7kV
  • 高速信号伝送ピン配置パッケージ: 48 ピンLLP (7mm × 7mm、0.5mm ピッチ)

DS100BR410 は、最大10.3Gbps の高速シリアル通信用の超低消費電力、高性能クワッド・チャネル・リピータです。4 チャネ ルそれぞれで受信イコライザと送信デエンファシスを持ち、信号の損失を補正するため、システム内での実際の配置の柔軟性 がきわめて高くなります。

受信イコライザ(CTLE) は、バックプレーン配線やケーブルなどの伝送路で生じる符号間干渉(ISI) により閉じられた入力アイを 開きます。トランスミッタは、PCB の配線損失を補正するために、調整可能なVOD ( 出力振幅電圧レベル) とデエンファシ ス・ドライバを装備しています。

ピンまたはSMBus インタフェースを介して、設定をプログラム可能です。

DS100BR410 はテキサス・インスツルメンツのエネルギー効率の高いPowerWise ファミリ製品で、低消費電力での動作や使 用していないチャネルをオフにするオプションを備えています。

注意: 本書は完全なデータシートではありません。本製品の詳細やサンプルのご注文は、テキサス・インスツルメンツの最寄 りの販売代理店までお問い合わせいただくか、 http://www.ti.com をご覧ください。

DS100BR410 は、最大10.3Gbps の高速シリアル通信用の超低消費電力、高性能クワッド・チャネル・リピータです。4 チャネ ルそれぞれで受信イコライザと送信デエンファシスを持ち、信号の損失を補正するため、システム内での実際の配置の柔軟性 がきわめて高くなります。

受信イコライザ(CTLE) は、バックプレーン配線やケーブルなどの伝送路で生じる符号間干渉(ISI) により閉じられた入力アイを 開きます。トランスミッタは、PCB の配線損失を補正するために、調整可能なVOD ( 出力振幅電圧レベル) とデエンファシ ス・ドライバを装備しています。

ピンまたはSMBus インタフェースを介して、設定をプログラム可能です。

DS100BR410 はテキサス・インスツルメンツのエネルギー効率の高いPowerWise ファミリ製品で、低消費電力での動作や使 用していないチャネルをオフにするオプションを備えています。

注意: 本書は完全なデータシートではありません。本製品の詳細やサンプルのご注文は、テキサス・インスツルメンツの最寄 りの販売代理店までお問い合わせいただくか、 http://www.ti.com をご覧ください。

ダウンロード

技術資料

star = TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
4 資料すべて表示
種類 タイトル 英語版のダウンロード 日付
* データシート 10.3Gbps イコライザ/ デエンファシス・ドライバ内蔵、低消費電力クワッド・チャネル・リピータ データシート 最新の英語版をダウンロード (Rev.B) 2012年 2月 6日
アプリケーション・ノート Extend Reach with Ethernet Redrivers and Retimers for 10GbE and Other 10-12.5 Gb 2020年 5月 15日
アプリケーション・ノート Selecting TI SigCon Devices for SFF-8431 SFP+ Applications 2014年 5月 6日
ユーザー・ガイド DS100BR410EVK-4 User's Guide 2013年 10月 14日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

評価ボード

DS100BR410EVK-4 — DS100BR410 低消費電力、4チャネル・リピータ 評価モジュール、10.3125Gbps イコライザおよびディエンファシス・ドライバ付

在庫あり
制限: 2
シミュレーション・モデル

IBIS-AMI Model Request Form

SNLM143.PDF (25 KB) - IBIS Model
シミュレーション・ツール

PSPICE-FOR-TI — PSpice® for TI design and simulation tool

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを活用して、複雑なミックスド・シグナル設計のシミュレーションを実施することができます。完成度の高い最終機器を設計し、レイアウトの確定や製造開始より前に、ソリューションのプロトタイプを製作することができます。この結果、市場投入期間の短縮と開発コストの削減を実現できます。 

設計とシミュレーション向けのツールである PSpice for TI の環境内で、各種 TI デバイスの検索、製品ラインアップの参照、テスト・ベンチの起動、設計のシミュレーションを実施し、選定したデバイスをさらに分析することができます。また、複数の TI デバイスを組み合わせてシミュレーションを実行することもできます。

事前ロード済みの複数のモデルで構成されたライブラリ全体に加えて、PSpice for TI ツール内で各種 TI デバイスの最新の技術関連資料に簡単にアクセスすることもできます。開発中のアプリケーションに適したデバイスを選定できたことを確認した後、TI 製品の購入ページにアクセスして、その製品を購入することができます。 

PSpice for TI を使用すると、回路の検討から設計の開発や検証まで、作業の進展に合わせて設計サイクルの各段階で、シミュレーションのニーズに適した各種ツールにアクセスできます。コスト不要で入手でき、開発を容易に開始できます。設計とシミュレーションに適した PSpice スイートをダウンロードして、今すぐ設計を開始してください。

 開発の開始

  1. PSpice for TI シミュレータへのアクセスの申請
  2. ダウンロードとインストール
  3. シミュレーション方法説明ビデオのご視聴
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft の製品であり、TI (テキサス・インスツルメンツ) 専用です。無償バージョンはフル機能ですが、フル・バージョンの TINA のすべての機能をサポートしているわけではありません。

使用可能な TINA-TI モデルの詳細なリストは、次の場所をご覧ください。SpiceRack -- 包括的なリスト 

設計の支援として、HSpice モデルが必要な場合:TI の HSpice モデル・コレクションは、こちらで見つかります。

パッケージ ピン数 ダウンロード
WQFN (RHS) 48 オプションの表示

購入と品質

含まれる情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ