トップ

製品の詳細

パラメータ

Function Deserializer Color depth (bpp) 18 Pixel clock (Min) (MHz) 5 Pixel clock (Max) (MHz) 43 Input compatibility FPD-Link II LVDS Output compatibility LVCMOS Features Capable to Drive up to 10 meters STP Cable, Hot Plug Support Signal conditioning VOD Select, Pre-Emphasis, DC Balance EMI reduction Adjustable Progressive Turn On (PTO), Slew Rate Control Diagnostics BIST Throughput (Mbps) 1032 Rating Automotive Operating temperature range (C) -40 to 105 open-in-new その他の ディスプレイ用 SerDes

パッケージ|ピン|サイズ

TQFP (PAG) 64 144 mm² 12 x 12 open-in-new その他の ディスプレイ用 SerDes

特長

  • 5MHz から43MHz の埋め込みクロックとDC バランス・モー
    ドでの24:1 および1:24 のデータ伝送
  • LVDS 出力上の外付け抵抗を介し、最長10m のシールド・
    ツイストペア・ケーブルを駆動できるユーザー定義のプリエン
    ファシス・ドライブ機能
  • トランスミッタとレシーバの両方でユーザーが選択可能なパラ
    レル・データのクロック・エッジ
  • AC 結合のデータ伝送をサポート
  • トランスミッタとレシーバのそれぞれをパワーダウン制御
  • レシーバの埋め込みクロックCDR ( クロックおよびデータ・リカ
    バリ) はリファレンス・クロック不要
  • すべてコード化されたRDL ( ランダム・データ・ロック) が活
    線挿抜アプリケーションをサポート
  • LOCK 出力フラグによりレシーバ側のデータ品質を確保
  • レシーバ側のRCLKとRDATAの間でバランスTSETUP/THOLD
  • レシーバの調整可能PTO ( プログレッシブ・ターンオン) の
    LVCMOS 出力により、EMIとSSO の影響を最小限に抑制
  • At-Speed BIST 機能によりLVDS 伝送ラインを確認
  • すべてのLVCMOS 入力および制御ピンに内部プルダウン
  • トランスミッタとレシーバにPLL のオンチップ・フィルタ
  • トランスミッタは48 ピンTQFP パッケージ、レシーバは64 ピン
    TQFP パッケージで提供
  • 純粋なCMOS 0.35µmプロセス
  • 電源電圧範囲3.3V± 10%
  • 温度範囲– 40 °C~+ 105 °C
  • 8kV 以上のHBM ESD 構造
  • ISO 10605 ESD 認定取得およびAEC-Q100 準拠
  • DS90C241/DS90C124との下位互換

open-in-new その他の ディスプレイ用 SerDes

概要

DS90UR241/124 チップセットは、24ビットのパラレル・バスをクロック情報を埋め込んだ完全にトランスペアレントなデータ/制御LVDS シリアル・データ列に変換します。1 つのシリアル・データ列では24ビット・パラレル・データ・バスで問題となるクロックとのスキュー を考慮する必要はないので、プリント基板やケーブルでの伝送が容易になります。あわせてプリント基板層数やケーブル幅、コネク タ・サイズとピン数などを低減できるため、コストを抑えられます。

DS90UR241/124 は、LVDS シグナリングを高速I/O に採用しています。LVDS が持つ低消費電力かつ低ノイズの伝送方式によ り、シリアル伝送において高信頼のデータ転送を可能にします。動作周波数範囲においてシリアライザの出力のエッジ・レートを最 適化することにより、EMIをさらに抑えられます。

加えて、このデバイスでは、プリエンファシス機能によって損失性のケーブルを使った長距離伝送での信号ブーストが可能です。 内部DC バランス・エンコーディング/ デコーディングの採用により、AC 結合したインターコネクトをサポートしています。ナショナル セ ミコンダクター独自のランダム・ロック機能により、ランダム化されたシリアライザのパラレル・データはデシリアライザ側でリファレンス・ クロックなしで再生されます。REFCLK は不要です。

open-in-new その他の ディスプレイ用 SerDes
ダウンロード

技術資料

= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 9
種類 タイトル 英語版のダウンロード 日付
* データシート DS90UR241Q/124Q 5-43MHz DC バランス・モード24 ビットLVDSシリアライザおよびデシリアライザ データシート (Rev. M 翻訳版) 最新の英語版をダウンロード (Rev.O) 2011年 10月 5日
アプリケーション・ノート DS15BA101 & DS15EA101 Enable Long Reach Applications for Embedded Clock SER/DES 2013年 4月 29日
アプリケーション・ノート LVDS Repeaters and Crosspoints Extend the Reach of FPD-Link II Interfaces 2013年 4月 29日
アプリケーション・ノート AN-1807 FPD-Link II Display SerDes Overview 2013年 4月 26日
アプリケーション・ノート AN-2068 DS90UR241/124 Spread Spectrum Tolerance Support 2013年 4月 26日
アプリケーション・ノート Extending the Reach of a FPD-Link II Interface with Cable Drivers and Equalizers 2013年 4月 26日
ユーザー・ガイド High Efficiency Portable Media Player (PMP) Dock Station User Guide 2012年 1月 27日
ユーザー・ガイド DS90C241/DS90C124 FPD-Link II Embedded Clock LVDS SerDes EVK User's Guide 2012年 1月 26日
ユーザー・ガイド FPD- Link LVDS to FPD-Link II Embedded Clock LVDS Converter Eval Bd User Guide 2012年 1月 26日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
249
概要

The SERDESUR-43 is an evaluation kit designed to demonstrate performance and capabilities of the DS90UR124 and DS90UR241 FPD-Link II Serializer/Deserializer Chipset.

The DS90UR241 Serializer board accepts LVCMOS input signals and provides single serialized FPD-LInk II LVDS data pair as an output. The (...)

設計ツールとシミュレーション

シミュレーション・ツール ダウンロード
PSpice® for TI design and simulation tool
PSPICE-FOR-TI PSpice® for TI は、各種アナログの機能評価に役立つ、設計とシミュレーション向けのツールです。  さまざまな機能を持ち、設計とシミュレーションに適したこのツールは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償でご使用いただけます。アナログや電源に関する TI の製品ラインアップを対象に、業界でも有数の大規模な PSpice モデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。 

はじめに

  • PSpice for TI ツールへのアクセスの申請
  • ツールのダウンロードとインストール
  • シミュレーション方法説明ビデオのご視聴

PSpice for TI ツールを使用すると、内蔵のモデル・ライブラリを使用して、複雑な設計のシミュレーションを実施することができます。完成度の高い最終機器を設計し、レイアウトの確定や製造開始より前に、ソリューションのプロトタイプを製作することができます。この結果、市場投入期間の短縮と開発コストの削減を実現できます。 

設計とシミュレーション向けのツールである PSpice for TI の環境内で、各種 TI デバイスの検索、製品ラインアップの参照、テスト・ベンチの起動、設計のシミュレーションを実施し、選定したデバイスをさらに分析することができます。また、複数の TI デバイスを組み合わせてシミュレーションを実行することもできます。

事前ロード済みの PSpice モデルで構成されたライブラリ全体に加えて、ツール内で各種 TI 製品情報に簡単にアクセスすることもできます。開発中のアプリケーションに適したデバイスを選定できたことを確認した後、TI 製品の購入ページにアクセスして、その製品を購入することができます。

PSpice for TI を使用すると、回路の検討から設計の開発や検証まで、作業の進展に合わせて設計サイクルの各段階で、シミュレーションのニーズに適した各種ツールにアクセスできます。  コスト不要で入手でき、開発を容易に開始できます。設計とシミュレーションに適した PSpice スイートをダウンロードして、今すぐ設計を開始してください。
特長
  • 電源とシグナル・チェーンに関する TI の製品ラインアップを網羅する、各種 PSpice モデルで構成された事前インストール済みライブラリ
  • 動的更新により、最新のデバイス・モデルに確実にアクセス可能
  • 精度の低下を招かずに、シミュレーション速度を重視して最適化済み
  • 複数製品の同時分析をサポート
  • Cadence の PSpice テクノロジーを活用
  • OrCAD Capture フレームワークを土台とし、業界で最も幅広く使用されている回路図のキャプチャとシミュレーションの環境へのアクセスを実現
  • オフライン作業に対応し、柔軟性のあるスタンドアロン・ツール
シミュレーション・ツール ダウンロード
CAD/CAE シンボル ダウンロード
SNLC003.ZIP (125 KB)

リファレンス・デザイン

リファレンス・デザイン ダウンロード
WVGA デジタル・ビデオ SerDes、車載 TFT LCD ディスプレイ用、DVP インターフェイス付き
TIDA-00137 The TIDA-00137 reference design is a high speed serial video interface to connect a remote automotive WVGA TFT LCD display with DVP (LVCMOS) Interface to a video processing system. It uses TIs FPD-Link II SerDes technology to transmit uncompressed video data over shielded twisted pair cable (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
WVGA デジタル・ビデオ SerDes、車載 TFT LCD ディスプレイ用、OpenLDI インターフェイス・リファレンス・デザイン付き
TIDA-00136 The TIDA-00136 reference design is a high speed serial video interface to connect a remote automotive WVGA TFT LCD display with OpenLDI (LVDS) Interface to a video processing system. It uses TIs FPD-Link II SerDes technology to transmit uncompressed video data over shielded twisted pair or Coax (...)
document-generic 回路 document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
TQFP (PAG) 64 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ