トップ

製品の詳細

パラメータ

Function Deserializer Signal conditioning EQ Input EMI reduction SSCG, LVDS Outputs Rating Catalog Operating temperature range (C) -40 to 85 open-in-new その他の ディスプレイ用 SerDes

パッケージ|ピン|サイズ

WQFN (RHS) 48 49 mm² 7 x 7 open-in-new その他の ディスプレイ用 SerDes

特長

  • 5チャネル(データ4 + クロック1)のチャネル・リンクLVDSパラレル・インターフェイスにより、10~75MHzの24ビット・データの3ビット制御をサポート
  • ACカップリングされたSTP相互接続(最大10m)
  • シリアライザおよびデシリアライザにターミネーションを内蔵
  • At-SpeedリンクBISTモードおよびレポート・ピン
  • (オプション) I2C互換のシリアル制御バス
  • パワーダウン・モードにより消費電力を最小化
  • 1.8Vまたは3.3V互換のLVCMOS I/Oインターフェイス
  • HBM 8kV超
  • –40℃~85℃の温度範囲
  • シリアライザ(DS92LV0421)
    • EMIを低減するデータ・スクランブラ
    • ACカップリング用のDCバランス・エンコーダ
    • 選択可能な出力VODと調整可能なディエンファシス
  • デシリアライザ(DS92LV0422)
    • 高速なランダムデータ・ロック、リファレンス・クロック不要
    • 入力レシーバのイコライゼーションを調整可能
    • 出力パラレル・バスでのEMI最小化(SSCGおよびLVDS VODの選択)

アプリケーション

  • 組み込みのビデオおよびディスプレイ
  • 医療用画像処理および工場自動化
  • オフィス自動化(プリンタおよびスキャナ)
  • セキュリティおよびビデオ監視
  • 汎用データ通信

All trademarks are the property of their respective owners.

open-in-new その他の ディスプレイ用 SerDes

概要

DS92LV042xチップセットは、チャネル・リンクLVDSビデオ・インターフェイス(LVDSデータ×4 + LVDSクロック)を、単一CMLペア上の高速シリアル化インターフェイスへ変換します。DS92LV042xにより、一般的なチャネル・リンクまたはOpenLDI LVDS形式のデバイスを現在使用しているアプリケーションを、組み込みクロック・インターフェイスへシームレスにアップグレードできます。このシリアル・バス・スキーマにより、相互接続のコストを低減し、設計の問題を軽減できます。パラレルのOpenLDI LVDSにより、従来のシングルエンドのワイド・バス・インターフェイスと比較して、FPGA I/Oのピン数や基板の配線数が減少し、EMIの問題が軽減されます。

プログラム可能な転送ディエンファシス、受信のイコライゼーション、オンチップでのスクランブル処理、およびDC平衡化により、損失の多いケーブルやバックプレーンでも長距離の転送が可能になります。DS92LV0422は外部のリファレンス・クロックや特別な同期パターンを必要とせず、受信データへ自動的にロックするため、簡単な操作が可能です。

DS92LV042xチップセットは、I2Cインターフェイスまたはピン経由でプログラム可能です。at-Speed BIST機能が組み込まれており、リンクの整合性を検証し、システム診断に使用できます。DS92LV0421およびDS92LV0422は、DS92LV2421またはDS92LV2422とそれぞれ互換に使用できます。これによって、設計者はホスト・デバイスと受信側のデバイスを、LVDSまたはLVCMOSインターフェイスで柔軟に接続できます。

open-in-new その他の ディスプレイ用 SerDes
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 6
種類 タイトル 英語版のダウンロード 日付
* データシート DS92LV042x 10MHz~75MHz、チャネル・リンクIIシリアライザおよびデシリアライザ、 LVDSパラレル・インターフェイス搭載 データシート (Rev. D 翻訳版) 英語版をダウンロード (Rev.D) 2017年 1月 26日
アプリケーション・ノート How to Reduce EMI in LVDS SerDes Designs 2018年 11月 9日
技術記事 Applications of Low Voltage Differential Signaling (LVDS) in Multifunction and Industrial Printers 2017年 8月 24日
アプリケーション・ノート DS15BA101 & DS15EA101 Enable Long Reach Applications for Embedded Clock SER/DES 2013年 4月 29日
ユーザー・ガイド LV04EVK01 Channel Link to Channel Link II Converter Evaluation Kit 2012年 2月 1日
ユーザー・ガイド Channel Link II Design Guide 2011年 1月 21日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
$399.00
概要

The LV04EVK01 is an evaluation kit designed to demonstrate performance and capabilities of the DS92LV0421 and DS92LV0422 Channel Link II Serializer/Deserializer chipset.

The DS92LV0421 serializer board accepts LVDS input signals and provides a single serialized Channel Link II CML data pair as an (...)

特長

Contents:

  • One serializer board with the DS92LV0421
  • One deserializer board with the DS92LV0422
  • One 2-meter USB 2.0 Hi-SPEED cable assembly
  • Evaluation kit documentation

What the user needs to provide

  • A 24-bit data bus and clock source with LVDS outputs - for example a video generator
  • A data error checker or (...)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SNLM131.ZIP (172 KB) - IBIS Model
シミュレーション・ツール ダウンロード

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
WQFN (RHS) 48 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

Channel Link II & III SerDes for Imaging & Displays

TI's new Channel Link Ser/Des families combine high-speed video, clock, and bi-directional control signals over a single twisted wire pair.

投稿日: 06-Mar-2012
時間: 05:31

See TI's Channel Link Ser/Des

関連ビデオ