Integrated isolated power No Number of channels (#) 4 Forward/reverse channels 2/2 Isolation rating (Vrms) 5700 Data rate (Max) (Mbps) 100 Rating Catalog Surge voltage capability (Vpk) 12800 Current consumption per channel (DC) (Typ) (mA) 1 Current consumption per channel (1 Mbps) (Typ) (mA) 1.65 Operating temperature range (C) -55 to 125 Default output High, Low Supply voltage (Max) (V) 5.5 Supply voltage (Min) (V) 2.25 Propagation delay (Typ) (ns) 10.7 open-in-new その他の デジタル・アイソレータ


SOIC (DW) 16 77 mm² 10.3 x 7.5 SOIC (DWW) 16 178 mm² 10.3 x 17.25 open-in-new その他の デジタル・アイソレータ


  • Signaling Rate: Up to 100 Mbps
  • Wide Supply Range: 2.25 V to 5.5 V
  • 2.25-V to 5.5-V Level Translation
  • Wide Temperature Range: –55°C to +125°C
  • Low-Power Consumption, Typical 1.7 mA per Channel at 1 Mbps
  • Low Propagation Delay: 11 ns Typical
    (5-V Supplies)
  • Industry leading CMTI (Min): ±100 kV/µs
  • Robust Electromagnetic Compatibility (EMC)
  • System-Level ESD, EFT, and Surge Immunity
  • Low Emissions
  • Isolation Barrier Life: >40 Years
  • Wide Body SOIC-16 Package and Extra-Wide Body SOIC-16 Package Options
  • Safety and Regulatory Approvals:
    • 8000-VPK Reinforced Isolation per DIN V VDE V 0884-10 (VDE V 0884-10):2006-12
    • 5.7-kVRMS Isolation for 1 Minute per UL 1577
    • CSA Component Acceptance Notice 5A, IEC 60950-1 and IEC 60601-1 End Equipment Standards
    • CQC Certification per GB4943.1-2011
    • TUV Certification per EN 61010-1 and EN 60950-1
    • All DW Package Certifications Complete; DWW Package Certifications Complete per UL, VDE, TUV and Planned for CSA and CQC
open-in-new その他の デジタル・アイソレータ


The ISO7842x device is a high-performance, quad-channel digital isolator with a 8000-VPK isolation voltage. This device has reinforced isolation certifications according to VDE, CSA, CQC, and TUV. The isolator provides high electromagnetic immunity and low emissions at low-power consumption, while isolating CMOS or LVCMOS digital I/Os. Each isolation channel has a logic input and output buffer separated by a silicon-dioxide (SiO2) insulation barrier.

This device comes with enable pins that can be used to put the respective outputs in high impedance for multi-master driving applications and to reduce power consumption. The ISO7842 device has two forward and two reverse-direction channels. If the input power or signal is lost, the default output is high for the ISO7842 device and low for the ISO7842F device. See the Device Functional Modes section for further details.

Used in conjunction with isolated power supplies, this device helps prevent noise currents on a data bus or other circuits from entering the local ground and interfering with or damaging sensitive circuitry. Through innovative chip design and layout techniques, electromagnetic compatibility of the ISO7842 device has been significantly enhanced to ease system-level ESD, EFT, surge, and emissions compliance.

The ISO7842 device is available in 16-pin SOIC wide-body (DW) and extra-wide body (DWW) packages.

open-in-new その他の デジタル・アイソレータ


star = TI が選択したこの製品の主要ドキュメント
すべて表示 26
種類 タイトル 英語版のダウンロード 日付
* データシート ISO7842x High-Performance, 8000-VPK Reinforced Quad-Channel Digital Isolator データシート (Rev. G) 2017年 3月 2日
証明書 TUV Certificate for Isolation Devices (Rev. J) 2021年 8月 23日
証明書 CQC Certification (Rev. G) 2021年 8月 19日
アプリケーション・ノート Digital Isolator Design Guide (Rev. C) 2021年 7月 12日
証明書 CSA Certification (Rev. Q) 2021年 6月 14日
証明書 VDE certificate for reinforced isolation for DIN VDE V 0884-11:2017-01 (Rev. O) 2021年 6月 14日
ホワイト・ペーパー Distance Through Insulation: Digital Isolators Satisfy Certification Requirement 2021年 6月 11日
ユーザー・ガイド Universal Digital Isolator Evaluation Module 2021年 3月 4日
証明書 UL Certification (Rev. O) 2021年 2月 3日
ホワイト・ペーパー Improve Your System Performance by Replacing Optocouplers with Digital Isolators (Rev. A) 2020年 12月 7日
技術記事 How to select the right digital isolator for your design 2020年 10月 21日
技術記事 Why signal isolation matters in 48-V HEV/EV systems 2019年 11月 20日
ホワイト・ペーパー Isolation in AC Motor Drives: Understanding the IEC 61800-5-1 Safety Standard (Rev. A) 2019年 9月 19日
技術記事 Staying on budget: How digital isolators are transforming field transmitters 2019年 5月 24日
技術記事 What are isolated digital inputs? 2019年 3月 8日
アプリケーション・ノート Pushing the envelope with high-performance digital-isolation technology (Rev. A) 2018年 8月 22日
アプリケーション・ノート Considerations for Selecting Digital Isolators 2018年 7月 24日
ホワイト・ペーパー Isolation in solar power converters: Understanding the IEC62109-1 safety standar (Rev. A) 2018年 5月 18日
アプリケーション・ノート How to reduce radiated emissions of digital isolators for systems with RF module 2018年 3月 26日
アプリケーション・ノート Isolation Glossary (Rev. A) 2017年 9月 19日
ホワイト・ペーパー ACモーター・ドライブの絶縁: IEC 61800-5-1 安全規格の理解 最新の英語版をダウンロード (Rev.A) 2017年 6月 19日
アプリケーション・ノート 4Q 2015 Analog Applications Journal 2015年 10月 30日
アプリケーション・ノート Pushing the envelope with high-performance digital-isolation technology 2015年 10月 30日
ユーザー・ガイド ISO784XDW Quad-Channel Digital Isolator EVM User Guide 2014年 10月 17日
ホワイト・ペーパー Understanding electromagnetic compliance tests in digital isolators 2014年 10月 17日
ホワイト・ペーパー High-voltage reinforced isolation: Definitions and test methodologies 2014年 10月 16日




評価ボード ダウンロード
document-generic ユーザー・ガイド

DIGI-ISO-EVM は、以下の 5 種類のパッケージのいずれかに封止されている、TI のシングルチャネル、デュアルチャネル、トリプルチャネル、クワッドチャネル、または 6 チャネル・デジタル・アイソレータ・デバイスの評価に使用できる評価基板です。8 ピン NB SOIC (D)、8 ピン WB SOIC (DWV)、16 ピン WB SOIC (DW)、16 ピン ultra WB (超幅広) SOIC (DWW)、16 ピン QSOP (DBQ) の各パッケージ。この EVM (評価基板) は十分な数の Berg ピン・オプションを搭載しており、最小点数の外部部品でデバイスを評価することができます。

  • TI の各種デジタル・アイソレータを評価可能
  • シングルチャネル、デュアルチャネル、トリプルチャネル、クワッドチャネル、および 6 チャネルのデバイスをサポート
  • D、DWV、DW、DWW、DBQ の各パッケージをサポート
  • テストを容易に実行できるように、さまざまな Berg ピンを搭載
評価ボード ダウンロード
document-generic ユーザー・ガイド

The ISO7842 provides galvanic isolation up to 5700 VRMS for 1 minute per UL and 8000 VPK per VDE. This device has four isolated channels comprised of a logic input and output buffer separated by a silicon dioxide (SiO2) insulation barrier. Used in conjunction with isolated power supplies, this (...)

  • 8000 VPK isolation per VDE0884-10 Ed 2.0
  • 5.7 kVRMS isolation for 1 minute per UL 1577
  • Signaling rate: 100 Mbps
  • Isolation barrier life: > 25 years


シミュレーション・モデル ダウンロード
SLLM263A.ZIP (52 KB) - IBIS Model
シミュレーション・モデル ダウンロード
SLLM278A.ZIP (52 KB) - IBIS Model


リファレンス・デザイン ダウンロード
ADC ベース、デジタル絶縁型、広い入力範囲、16 チャネル、AC/DC バイナリ入力のリファレンス・デザイン
TIDA-00420 このリファレンス・デザインは、コスト最適化済みかつスケーラビリティの高い ADC をベースとした AC/DC バイナリ入力モジュール (BIM) アーキテクチャと強化絶縁機能の組み合わせを示します。1 個の 10 ビットまたは 12 ビット SAR ADC の 16 チャネルを使用して、複数のバイナリ入力をセンスできます。複数のオペアンプは、チャネルあたりのコストを低く維持することに加え、各入力に対する最適なシグナル・コンディショニングを実現します。デジタル・アイソレータ (基本絶縁型または強化絶縁型) を使用して、ホスト・マイコンまたはプロセッサ相互を絶縁しています。診断の目的で、温度、湿度、磁界を測定する手段も利用できます。強化絶縁型 DC/DC 電源の出力は構成可能であり、バイナリ・モジュールが必要とする電源電圧を供給します。
document-generic 回路
リファレンス・デザイン ダウンロード
SNR とサンプル・レートを最大化する 20 ビット、1MSPS アイソレータの最適化されたデータ・アクイジションのリファレンス・デザイン
TIDA-01037 — TIDA-01037 は 20 ビット、1MSPS の絶縁型アナログ入力データ・アクイジションのリファレンス・デザインです。2 個の異なるアイソレータ・デバイスを使用し、シグナル・チェーンの SNR (...)
document-generic 回路
リファレンス・デザイン ダウンロード
ソーラー・コンバイナ・ボックス向け 1200V 絶縁型 I2C ハイサイド電流センスのリファレンス・デザイン
TIDA-01590 — This reference design is an isolated high-side current sensing design for a smart combiner box in a grounded or ungrounded system. The current sensing topology enables multichannel, sub ±1% error, isolated current sensing for high-voltage systems up to 1200-VDC, limited by the DC/DC transformer.
document-generic 回路
リファレンス・デザイン ダウンロード
最大 SNR とサンプル・レートのためにジッタを最適化する 20 ビット絶縁型データ・アクイジションのリファレンス・デザイン
TIDA-01035 — The TIDA-01035 is a 20-bit, 1 MSPS isolated analog input data acquisition reference design demonstrating how to resolve and optimize performance challenges typical of digitally isolated data acquisition systems.
  • Significantly improves high frequency AC signal chain performance (SNR  and THD) by (...)
document-generic 回路
リファレンス・デザイン ダウンロード
最大の SNR とサンプリング・レートを達成する 18 ビット、2Msps 絶縁型データ・アクイジションのリファレンス・デザイン
TIDA-00732 この「最大 SNR / サンプリング・レートを実現する 18 ビット、2Msps 絶縁型データ・アクイジションのリファレンス・デザイン」は、絶縁型データ・アクイジション・システムの設計で一般的に発生する、性能の制限に関する技術的課題の解消を可能にします。
  • デジタル・アイソレータに起因する伝搬遅延を最小化し、サンプリング・レートを最大化
  • デジタル・アイソレータに起因する ADC サンプリング・クロック・ジッタを効率的に軽減し、高周波 AC シグナル・チェーンの性能(SNR)を最大化
document-generic 回路
リファレンス・デザイン ダウンロード
フレキシブルな高電流 IGBT ゲート・ドライバ、強化されたデジタル・アイソレータ付、リファレンス・デザイン
TIDA-00448 The TIDA-00448 reference design is an isolated IGBT gate driver with bipolar gate voltages intended for driving  high power IGBT’s requiring high peak gate current up to 40 A. TI’s NexFET power blocks which scales in this range, with same package, enables single design to be used (...)
document-generic 回路
リファレンス・デザイン ダウンロード
極性是正機能付き絶縁 CAN のリファレンス・デザイン
TIDA-00267 A ready to use design that efficiently solves the problem of improper installation by adding antiparallel communication channels and appropriate control signal to enable polarity correction for the Controller Area Network (CAN) bus.
document-generic 回路
リファレンス・デザイン ダウンロード
絶縁強化 M-LVDS トランシーバ、リファレンス・デザイン
TIDA-00330 This reference design demonstrates the performance of a reinforced, isolated, full-duplex M-LVDS transceiver node using the ISO7842 and SN65MLVD203. A single reinforced digital isolator replaces two basic digital isolators, reducing cost and PCB area.
document-generic 回路

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SOIC (DW) 16 オプションの表示
SOIC (DWW) 16 オプションの表示


  • RoHS
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。


TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。


TI のトレーニングとビデオをすべて表示