トップ

製品の詳細

パラメータ

DDR memory type DDR, DDR2 Control mode Iout VTT (Max) (A) 1.5 Iq (Typ) (mA) 0.32 Output VREF, VTT Vin (Min) (V) 1.8 Vin (Max) (V) 5.5 Features Shutdown Pin for S3 Rating Catalog Operating temperature range (C) 0 to 125 open-in-new その他の DDR メモリ向け電源 IC

パッケージ|ピン|サイズ

HSOIC (DDA) 8 19 mm² 4.9 x 3.9 SOIC (D) 8 19 mm² 4.9 x 3.9 WQFN (NHP) 16 16 mm² 4 x 4 open-in-new その他の DDR メモリ向け電源 IC

特長

  • 最小VDDQ:
    • 1.8V (LP2996-N)
    • 1.35V (LP2996A)
  • ソースおよびシンク電流
  • 低い出力電圧オフセット
  • 出力電圧の設定に外付け抵抗が不要
  • リニア・トポロジ
  • Suspend-to-RAM (STR)機能
  • 適切なESRのセラミック・コンデンサで安定
  • 少ない外付け部品数
  • サーマル・シャットダウン

アプリケーション

  • LP2996-N: DDR1およびDDR2の終端電圧
  • LP2996A: DDR1、DDR2、DDR3、DDR3Lの終端電圧
  • FPGA
  • 産業用および医療用PC
  • SSTL-2およびSSTL-3の終端
  • HSTLの終端

All trademarks are the property of their respective owners.

open-in-new その他の DDR メモリ向け電源 IC

概要

LP2996-NおよびLP2996Aリニア・レギュレータは、DDR-SDRAMに関するJEDEC SSTL-2仕様を満たすよう設計されています。これらのデバイスはDDR2もサポートしています。LP2996AはDDR3およびDDR3L VTTバスの終端をサポートし、VDDQの最小値は1.35Vです。これらのデバイスには高速のオペアンプが搭載されているため、負荷過渡応答が非常に優れています。出力ステージでは貫通電流が防止され、DDR-SDRAM終端での必要に応じて、アプリケーションで1.5Aの連続的な電流と、最大3Aの過渡ピーク電流を供給できます。LP2996-NおよびLP2996AにはVSENSEピンも搭載され、優れた負荷レギュレーションを行うとともに、チップセットとDIMMの基準電圧としてVREF出力を供給します。

LP2996-NおよびLP2996Aには追加機能として、アクティブLOWのシャットダウン(SD)ピンがあり、Suspend-to-RAM (STR)機能を提供します。SDがLOWに設定されると、VTT出力がtri-stateになり、高インピーダンス出力を供給しますが、VREFはアクティブに維持されます。このモードでは、低い静止電流によって消費電力を削減できます。

LP2998およびLP2998-Q1デバイスは、車載用途およびDDRアプリケーションで、氷点下の温度で動作が必要とされる場合にお勧めします。

アプリケーション設計者はWEBENCH設計ツールを使用して、LP2998およびLP2998-Q1を使用するアプリケーションの生成、最適化、シミュレーションを実行できます。

open-in-new その他の DDR メモリ向け電源 IC
ダウンロード

技術資料

= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 5
種類 タイトル 英語版のダウンロード 日付
* データシート LP2996-N、LP2996A DDR終端レギュレータ データシート (Rev. K 翻訳版) 英語版をダウンロード (Rev.K) 2017年 2月 7日
アプリケーション・ノート Limiting DDR Termination Regulators’ Inrush Current 2016年 8月 23日
技術記事 Automotive electronics design made easy 2013年 7月 18日
技術記事 John discusses benefits of LEDs in automobiles 2013年 7月 16日
ユーザー・ガイド AN-1268 LP2996 Evaluation Board 2013年 5月 7日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
10
概要

LP2996 DDR Termination Regulator

特長
  • Source and sink current
  • Low output voltage offset
  • No external resistors required
  • Linear topology
  • Suspend to Ram (STR) functionality
  • Low external component count
  • Thermal shutdown
  • Available in PSOP-8 package

Applications:

  • DDR-I and DDR-II Termination Voltage
  • SSTL-2 and SSTL-3 Termination
  • HSTL Termination

 

評価基板 ダウンロード
document-generic ユーザー・ガイド
10
概要

LP2996 DDR Termination Regulator

特長
  • Source and sink current
  • Low output voltage offset
  • No external resistors required
  • Linear topology
  • Suspend to Ram (STR) functionality
  • Low external component count
  • Thermal shutdown
  • Available in PSOP-8 package

Applications:

  • DDR-I and DDR-II Termination Voltage
  • SSTL-2 and SSTL-3 Termination
  • HSTL Termination

 

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SNOM563.ZIP (82 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SNOM566.ZIP (7 KB) - PSpice Model

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SO PowerPAD (DDA) 8 オプションの表示
SOIC (D) 8 オプションの表示
WQFN (NHP) 16 オプションの表示

購入と品質

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ