イネーブル搭載、150mA、低ノイズ、低静止電流 (IQ)、低ドロップアウト電圧レギュレータ

トップ

製品の詳細

パラメータ

Output options Fixed Output Iout (Max) (A) 0.15 Vin (Max) (V) 5.5 Vin (Min) (V) 2.5 Vout (Max) (V) 4.5 Vout (Min) (V) 1.5 Fixed output options (V) 1.5, 1.575, 1.8, 1.9, 2, 2.1, 2.2, 2.3, 2.5, 2.6, 2.65, 2.7, 2.75, 2.8, 2.85, 3.0, 3.3, 4.5 Noise (uVrms) 6.5 Iq (Typ) (mA) 0.025 Thermal resistance θJA (°C/W) 80 Load capacitance (Min) (µF) 0.47 Rating Catalog Regulated outputs (#) 1 Features Enable Accuracy (%) 3 PSRR @ 100 KHz (dB) 40 Dropout voltage (Vdo) (Typ) (mV) 80 Operating temperature range (C) -40 to 125 open-in-new その他の リニア・レギュレータ(LDO)

パッケージ|ピン|サイズ

DSBGA (YPF) 4 0 mm² 1.117 x 1.092 DSBGA (YZR) 4 2 mm² 1.117 x 1.092 WSON (NGF) 6 6 mm² 2.2 x 2.5 open-in-new その他の リニア・レギュレータ(LDO)

特長

  • Input Voltage Range, 2.5 V to 5.5 V
  • Output Voltage Range, 1.5 V to 4.5 V
  • Stable with 0.47-μF Ceramic Input and Output Capacitors
  • No Noise Bypass Capacitor Required
  • Logic Controlled Enable
  • Thermal-Overload and Short-Circuit Protection
  • −40°C to 125°C Junction Temperature Range for Operation
  • Output Current, 150 mA
  • Low Output Voltage Noise, 6.5 μVRMS
  • PSRR, 75 dB at 1 kHz
  • Output Voltage Tolerance, ±2%
  • Virturally Zero IQ (Disabled), < 1 µA
  • Very Low IQ (Enabled), 25 μA
  • Start-up Time, 150 μs
  • Low Dropout, 80 mV Typ.
open-in-new その他の リニア・レギュレータ(LDO)

概要

The LP5900 is an LDO capable of supplying 150-mA output current. Designed to meet the requirements of RF and analog circuits, the LP5900 device provides low noise, high PSRR, low quiescent current, and low line transient response figures. Using new innovative design techniques the LP5900 offers class-leading device noise performance without a noise bypass capacitor.

The device is designed to work with 0.47-μF input and output ceramic capacitors (no bypass capacitor required).

The device is available in a DSBGA (YZR) package and a WSON package; the device is also available in an extremely thin DSBGA (YPF) package. For all voltage and package options available today, see the Package Option Addendum (POA) at the end of this data sheet. For any other fixed output voltages from 1.5 V to 4.5 V in 25-mV steps and all other package options, contact your local TI Sales office.

For all available packages, see the orderable addendum at the end of the data sheet.
open-in-new その他の リニア・レギュレータ(LDO)
ダウンロード
おすすめの類似製品
open-in-new 製品の比較
機能およびピン配置は同じだが、同等ではない比較製品
LP5910 アクティブ 逆電流保護機能とイネーブル搭載、300mA、低ノイ ズ、低静止電流 (IQ)、低ドロップアウト電圧レギュレータ 逆電流保護およびイネーブル機能付き、300mA、低ノイズ、低静止電流、低ドロップアウト電圧レギュレータ
LP5951 アクティブ イネーブル搭載、150mA、低静止電流 (IQ)、低ドロップアウト電圧レギュレータ マイクロパワー、150mA 低ドロップアウト CMOS 電圧レギュレータ
TLV713 アクティブ イネーブル搭載、150mA、キャパシタ・フリー、低ドロップアウト電圧レギュレータ ポータブル・デバイス用フォールドバック電流制限付き、コンデンサフリー 150mA、低ドロップアウト・レギュレータ
新製品 TPS7A20 アクティブ 300-mA, ultra-low-noise, low-IQ, low-dropout (LDO) linear regulator with high PSRR 高 PSRR の 300mA、低ノイズ、超低静止電流、低ドロップアウト(LDO)電圧レギュレータ

技術資料

= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 16
種類 タイトル 英語版のダウンロード 日付
* データシート LP5900 150-mA Ultra-Low-Noise LDO for RF and Analog Circuits - Requires No Bypass Capacitor データシート 2016年 6月 1日
セレクション・ガイド 電源 IC セレクション・ガイド 2018 (Rev. R 翻訳版) 英語版をダウンロード (Rev.R) 2018年 9月 13日
技術記事 LDO basics: capacitor vs. capacitance 2018年 8月 1日
技術記事 LDO Basics: Preventing reverse current 2018年 7月 25日
技術記事 LDO basics: introduction to quiescent current 2018年 6月 20日
セレクション・ガイド Low Dropout Regulators Quick Reference Guide 2018年 3月 21日
セレクション・ガイド 低ドロップアウト(LDO)レギュレータ クイック・リファレンス・ガイド (Rev. N 翻訳版) 最新の英語版をダウンロード (Rev.P) 2017年 8月 15日
技術記事 LDO basics: noise – part 1 2017年 6月 14日
ユーザー・ガイド AN-1494 LP5900SD 6 Pin WSON Evaluation Board Information 2013年 4月 30日
ユーザー・ガイド AN-1396 LP5900 DSBGA Evaluation Board Information 2013年 4月 29日
アプリケーション・ノート AN-2145 Power Considerations for SDI Products 2013年 4月 26日
アプリケーション・ノート AN-2146 Power Design for SDI and other Noise Sensitive Devices 2013年 4月 26日
アプリケーション・ノート AN-1950 Silently Powering Low Noise Applications 2013年 4月 22日
ユーザー・ガイド High-IF Sub-sampling Receiver Subsystem User Guide 2012年 1月 27日
ユーザー・ガイド SP16130CH4RB Low IF Receiver Reference Design User Guide 2012年 1月 27日
ホワイト・ペーパー Using Power to Improve Signal-Path Performance 2006年 8月 1日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価ボード ダウンロード
document-generic ユーザー・ガイド
399
概要

The LMK05028EVM is an evaluation module for the LMK05028 Network Clock Generator and Synchronizer. The EVM can be used for device evaluation, compliance testing, and system prototyping.
The LMK05028 integrates two Digital PLLs (DPLLs) with programmable bandwidth for input wander and jitter (...)

特長
  • Dual DPLLs with programmable bandwidths and Analog PLLs for frequency translation
  • 4 clock inputs supporting hitless switching and holdover
  • 8 differential or 16 LVCMOS output clocks or combination of both 
  • On-chip EEPROM for custom start-up clock clocks
  • Flexible oscillator options: onboard XOs, TCXO, or (...)
評価ボード ダウンロード
document-generic ユーザー・ガイド
399
概要
The LMK05318EVM is an evaluation module for the LMK05318 Network Synchronizer Clock device.
The EVM can be used as a flexible, synchronous clock source for rapid evaluation, compliance testing, and system prototyping.  SMA ports provide access to the LMK05318 clock inputs and outputs for (...)
特長
  • One Digital PLL (DPLL) with programmable bandwidths and Two Fractional Analog PLLs (APLLs) for Flexible Clock Generation
  • Two reference inputs to the DPLL supporting hitless switching & holdover
  • Eight output clocks with 50-fs RMS phase jitter (12 kHz to 20 MHz)
  • On-chip EEPROM for custom start-up clock (...)
評価ボード ダウンロード
document-generic ユーザー・ガイド
99
概要

The LMK61E0MEVM evaluation modules provides a complete platform to evaluate the jitter performance and configurability of the Texas Instruments LMK61E0M Ultra-Low Jitter Programmable Oscillator with integrated EEPROM and extended frequency margining capabilities.

The LMK61E0MEVM can be used as (...)

特長
  • Ultra low jitter dual output LVCMOS clock generation
  • Powered over USB or externally (SMA connector)
  • Onboard USB to I2C interface
  • Coarse and Fine Frequency margining
  • GUI platform for full access to registers and EEPROM
評価ボード ダウンロード
document-generic ユーザー・ガイド
99
概要

The LMK61E2EVM evaluation modules provides a complete platform to evaluate the 90-fs RMS jitter performance and configurability of the Texas Instruments LMK61E2 Ultra-Low Jitter Programmable Differential Oscillator with integrated EEPROM and frequency margining capabilities.

The LMK61E2EVM can be (...)

特長
  • Ultra low jitter differential clock generation
  • Powered over USB or externally (SMA connector)
  • Onboard USB to I2C interface
  • Coarse and Fine Frequency margining
  • GUI platform for full access to LMK03328 registers and EEPROM
評価ボード ダウンロード
document-generic ユーザー・ガイド
20
概要

The LP5900 is a linear regulator capable of supplying 150mA output current. Designed to meet the requirements of RF/Analog circuits, the LP5900 device provides low noise, high PSRR, low quiescent current, and low line transient response figures. Using new innovative design techniques the LP5900 (...)

特長
  • Stable with 0.47µF Ceramic Input and Output Capacitors
  • No Noise Bypass Capacitor Required
  • Logic Controlled Enable
  • Thermal-overload and short-circuit protection
  • -40°C* to +125°C* junction temperature range for operation

Key Specifications

  • Input Voltage Range: 2.5V to 5.5V
  • Output Voltage Range: 1.5V to 3.3V
  • (...)
評価ボード ダウンロード
document-generic ユーザー・ガイド
49
概要

The LP5900 is a linear regulator capable of supplying 150 mA output current. Designed to meet the requirements of RF/Analog circuits, the LP5900 device provides low noise, high PSRR, low quiescent current, and low line transient response figures. Using new innovative design techniques the LP5900 (...)

特長
  • Stable with 0.47 microF Ceramic Input and Output Capaciors
  • No Noise Bypass Capacitor Required
  • Logic Controlled Enable
  • Thermal-overload and short-circuit protection
  • -40 C to +125 C junction temperature range for operation

Key Specification:

  • Input voltage Range: 2.5V to 5.5V
  • Output voltage range: 1.5V to (...)
評価ボード ダウンロード
document-generic ユーザー・ガイド
49
概要

The LP5900 is a linear regulator capable of supplying 150 mA output current. Designed to meet the requirements of RF/Analog circuits, the LP5900 device provides low noise, high PSRR, low quiescent current, and low line transient response figures. Using new innovative design techniques the LP5900 (...)

特長
  • Stable with 0.47 microF Ceramic Input and Output Capaciors
  • No Noise Bypass Capacitor Required
  • Logic Controlled Enable
  • Thermal-overload and short-circuit protection
  • -40 C to +125 C junction temperature range for operation

Key Specification

  • Input voltage Range: 2.5V to 5.5V
  • Output voltage range: 1.5V to 3.3V (...)
評価ボード ダウンロード
document-generic ユーザー・ガイド
49
概要

The LP5900 is a linear regulator capable of supplying 150 mA output current. Designed to meet the requirements of RF/Analog circuits, the LP5900 device provides low noise, high PSRR, low quiescent current, and low line transient response figures. Using new innovative design techniques the LP5900 (...)

特長
  • Stable with 0.47 microF Ceramic Input and Output Capaciors
  • No Noise Bypass Capacitor Required
  • Logic Controlled Enable
  • Thermal-overload and short-circuit protection
  • -40 C to +125 C junction temperature range for operation

Key Specification

  • Input voltage Range: 2.5V to 5.5V
  • Output voltage range: 1.5V to 3.3V (...)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SNVM635.ZIP (41 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SNVM636.ZIP (41 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SNVM637.ZIP (42 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SNVMAA4.ZIP (1 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SNVMAA5.ZIP (1 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SNVMAA6.ZIP (1 KB) - PSpice Model
CAD/CAE シンボル ダウンロード
SNAC011.ZIP (3372 KB)
CAD/CAE シンボル ダウンロード
SNAC012.ZIP (3259 KB)

リファレンス・デザイン

リファレンス・デザイン ダウンロード
160MHz 帯域ワイヤレス信号テスタのリファレンス・デザイン
TIDA-00988 — This reference design implements an IF subsystem for a standard wireless signal tester with an active balun-amplifier (LMH5401), LC bandpass filter, 16-bit ADC (ADC31JB68) and clock cleaner and generator PLL (LMK04828). Measurements using modulated signals demonstrate reception of the signal with (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
シングルセル・バッテリで動作する低消費電力 RF PLL シンセサイザのリファレンス・デザイン
TIDA-00886 — TIDA-00886 は高性能ワイドバンド PLLatinum™ 低消費電力 RF シンセサイザ LMX2571 と DC/DC 昇降圧コンバータ  TPS63050 を使用しており、シングルセル・バッテリを電源としています。  DC/DC 昇降圧コンバータ TPS63050 が (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
リニア・レギュレータ電源ソリューション、リファレンス・デザイン、MSP430G2xx3 電力損失低減用
TIDA-00691 This linear regulator power solution provides power supply to MSP430 microcontroller. By implementing two linear regulator in parallell but work seperately, this power solution can reduce system power dissipation. Low quiescent current LP5900-3.3 and LP5900-1.8 are fit for this application.
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
低ノイズ、および、小型フォーム・ファクタ・パワー・マネージメント、リファレンス・デザイン、CC256X Bluetooth コントローラ用
TIDA-00598 The TIDA-00598 features a low noise and size optimized power management solution which regulates 5V to 3.3V and 1.8V required to operate the CC256X Bluetooth controller.  These regulated voltage rails can also be used to power other components in the system as microcontroller, level shifters (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
Cascaded LMH5401 and LMH6401 reference design
TIDA-00654 A wideband single-ended to differential conversion reference design in both DC- and AC- coupled applications is presented. The design evaluates the performance of the LMH5401 and LMH6401 cascade and offers insight into the design.
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
電源ソリューション、Terasic DE0-Nano(Cyclone IV)用 - リファレンス・デザイン
PMP10580 PMP10580 リファレンス・デザインでは、Altera 製 Cyclone® IV FPGA に電力を供給するために必要とされるすべての電源レールを実装できます。  DE0-Nano は、Terasic 社によって開発されたもので、この基板は Terasic 社の Web サイトから購入できます。
document-generic 回路 document-generic ユーザー・ガイド
設計ファイル
リファレンス・デザイン ダウンロード
Altera® Arria® V GX FPGA パワー・ソリューション
PMP9449 PMP9449 リファレンス・デザインでは、Altera 製の Arria® V GX ファミリの FPGA に電力を供給するために必要とされるすべての電源レールを実装できます。  TPS38600 を活用して、入力電力を監視し、パワーオン・シーケンシングを実現します。  このデザインでは、低コストでフットプリントの小さいディスクリート IC を複数使用し、5V 単一入力の電力供給で動作します。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
高速 ADC を使った JESD204B リンク・レイテンシ設計
TIDA-00153 JESD204B links are the latest trend in data-converter digital interfaces. These links take advantage of high-speed serial-digital technology to offer many compelling benefits including improved channel densities. This reference design addresses one of the challenges of adopting the new interface (...)
document-generic 回路 document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
DSBGA (YPF) 4 オプションの表示
DSBGA (YZR) 4 オプションの表示
WSON (NGF) 6 オプションの表示

購入と品質

含まれる情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ