トップ

製品の詳細

パラメータ

Number of channels (#) 4 Total supply voltage (Max) (+5V=5, +/-5V=10) 15 Total supply voltage (Min) (+5V=5, +/-5V=10) 5 Rail-to-rail In to V-, Out GBW (Typ) (MHz) 0.35 Slew rate (Typ) (V/us) 0.11 Vos (offset voltage @ 25 C) (Max) (mV) 3 Iq per channel (Typ) (mA) 0.04 Vn at 1 kHz (Typ) (nV/rtHz) 42 Rating Catalog Operating temperature range (C) -40 to 85 Offset drift (Typ) (uV/C) 1.3 Features Input bias current (Max) (pA) 20 CMRR (Typ) (dB) 83 Output current (Typ) (mA) 21 Architecture CMOS open-in-new その他の 汎用オペアンプ

パッケージ|ピン|サイズ

SOIC (D) 14 52 mm² 8.65 x 6 open-in-new その他の 汎用オペアンプ

特長

Rail-to-rail output swing

 

Micropower operation:

(1 mW)

Specified for 100 k and 5 k loads

 

High voltage gain:

120 dB

Low input offset voltage:

3 mV

Low offset voltage drift:

1.3 µV/°C

Ultra low input bias current:

2 fA

Input common-mode includes V-

 

Operation range from +5V to +15V

 

Low distortion:

0.01% at 1 kHz

Slew rate:

0.11 V/µs

Full military temp. range available

 

open-in-new その他の 汎用オペアンプ

概要

The LPC660 CMOS Quad operational amplifier is ideal for operation from a single supply. It features a wide range of operating voltages from +5V to +15V and features rail-to-rail output swing in addition to an input common-mode range that includes ground. Performance limitations that have plagued CMOS amplifiers in the past are not a problem with this design. Input VOS, drift, and broadband noise as well as voltage gain (into 100 k and 5 k) are all equal to or better than widely accepted bipolar equivalents, while the power supply requirement is typically less than 1 mW.

This chip is built with National's advanced Double-Poly Silicon-Gate CMOS process.

See the LPC662 datasheet for a Dual CMOS operational amplifier and LPC661 datasheet for a single CMOS operational amplifier with these same features.


open-in-new その他の 汎用オペアンプ
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 6
種類 タイトル 英語版のダウンロード 日付
* データシート LPC660 Low Power CMOS Quad Operational Amplifier (jp) データシート (Rev. C 翻訳版) 最新の英語版をダウンロード (Rev.D) 2004年 12月 6日
技術記事 What is an op amp? 2020年 1月 21日
技術記事 Designing tiny microphone circuits with the industry’s smallest op amp 2018年 4月 12日
技術記事 How to lay out a PCB for high-performance, low-side current-sensing designs 2018年 2月 6日
技術記事 Low-side current sensing for high-performance cost-sensitive applications 2018年 1月 22日
アプリケーション・ノート AN-856 A SPICE Comp Macromodel for CMOS Op Amplifiers 2013年 5月 6日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
概要

The Universal OPAMPEVM is a series of general purpose blank circuit boards that simplify prototyping circuits for a variety of IC package types. The evaluation module board design allows many different circuits to be constructed easily and quickly. Five models are offered with each targeted for (...)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SNOM031.ZIP (3 KB) - PSpice Model
シミュレーション・ツール ダウンロード 計算ツール ダウンロード
アナログ技術者向けカリキュレータ
ANALOG-ENGINEER-CALC — アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
特長
  • A/D コンバータ(ADC)と D/A コンバータ(DAC)の回路設計を迅速化
    • ノイズの計算
    • 一般的な単位変換
  • アンプ回路設計の一般的な問題を解決
    • 標準的な抵抗を使用してゲインを選択
    • フィルタの構成
    • 一般的なアンプ構成の総ノイズ
  • PCB 寄生成分の計算(R、L、C など)
  • 一般的なセンサのセンサ出力値の算定(RTD、熱電対など)
  • 受動回路の一般的な問題を解決(受動部品を使用する電圧デバイダなど)

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SOIC (D) 14 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ