トップ

製品の詳細

パラメータ

Number of channels (#) 4 Total supply voltage (Max) (+5V=5, +/-5V=10) 5.5 Total supply voltage (Min) (+5V=5, +/-5V=10) 2.7 Rail-to-rail In, Out GBW (Typ) (MHz) 1 Slew rate (Typ) (V/us) 1 Vos (offset voltage @ 25 C) (Max) (mV) 6 Iq per channel (Typ) (mA) 0.15 Vn at 1 kHz (Typ) (nV/rtHz) 30 Rating Catalog Operating temperature range (C) -40 to 85 Offset drift (Typ) (uV/C) 3 Features Input bias current (Max) (pA) 10 CMRR (Typ) (dB) 88 Output current (Typ) (mA) 15 Architecture CMOS open-in-new その他の 汎用オペアンプ

パッケージ|ピン|サイズ

SOIC (D) 14 52 mm² 8.65 x 6 TSSOP (PW) 14 32 mm² 5 x 6.4 open-in-new その他の 汎用オペアンプ

特長

  • LOW QUIESCENT CURRENT: 150uA typ
  • RAIL-TO-RAIL INPUT
  • RAIL-TO-RAIL OUTPUT (within 1mV)
  • SINGLE SUPPLY CAPABILITY
  • LOW COST
  • MicroSIZE PACKAGE OPTIONS:
    • SOT23-5
    • MSOP-8
    • TSSOP-14
  • BANDWIDTH: 1MHz
  • SLEW RATE: 1V/us
  • THD + NOISE: 0.006%
  • APPLICATIONS
    • COMMUNICATIONS
    • PCMCIA CARDS
    • DATA ACQUISITION
    • PROCESS CONTROL
    • AUDIO PROCESSING
    • ACTIVE FILTERS
    • TEST EQUIPMENT
    • CONSUMER ELECTRONICS
open-in-new その他の 汎用オペアンプ

概要

The OPA342 series rail-to-rail CMOS operational amplifiers are designed for low-cost, low-power, miniature applications. They are optimized to operate on a single supply as low as 2.5V with an input common-mode voltage range that extends 300mV beyond the supplies.

Rail-to-rail input/output and high-speed operation make them ideal for driving sampling Analog-to-Digital Converters (ADC). They are also well suited for general-purpose and audio applications and providing I/V conversion at the output of Digital-to-Analog Converters (DAC). Single, dual, and quad versions have identical specs for design flexibility.

The OPA342 series offers excellent dynamic response with a quiescent current of only 250uA max. Dual and quad designs feature completely independent circuitry for lowest crosstalk and freedom from interaction.

open-in-new その他の 汎用オペアンプ
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 7
種類 タイトル 英語版のダウンロード 日付
* データシート OPA342,2342,4342: Low-Cost,Low-Power,Rail-to-Rail Op Amps MicroAmplifier Series データシート 2000年 12月 8日
技術記事 What is an op amp? 2020年 1月 21日
技術記事 Designing tiny microphone circuits with the industry’s smallest op amp 2018年 4月 12日
ソリューション・ガイド The Signal - オペアンプ設計ブログ集 英語版をダウンロード 2018年 3月 23日
技術記事 How to lay out a PCB for high-performance, low-side current-sensing designs 2018年 2月 6日
技術記事 Low-side current sensing for high-performance cost-sensitive applications 2018年 1月 22日
アプリケーション・ノート 高速データ変換 英語版をダウンロード 2009年 12月 11日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
概要

The Universal OPAMPEVM is a series of general purpose blank circuit boards that simplify prototyping circuits for a variety of IC package types. The evaluation module board design allows many different circuits to be constructed easily and quickly. Five models are offered with each targeted for (...)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SBOM582.ZIP (34 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SBOM583.TSC (81 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SBOM584.ZIP (3 KB) - TINA-TI Spice Model
シミュレーション・ツール ダウンロード 計算ツール ダウンロード
アナログ技術者向けカリキュレータ
ANALOG-ENGINEER-CALC — アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
特長
  • A/D コンバータ(ADC)と D/A コンバータ(DAC)の回路設計を迅速化
    • ノイズの計算
    • 一般的な単位変換
  • アンプ回路設計の一般的な問題を解決
    • 標準的な抵抗を使用してゲインを選択
    • フィルタの構成
    • 一般的なアンプ構成の総ノイズ
  • PCB 寄生成分の計算(R、L、C など)
  • 一般的なセンサのセンサ出力値の算定(RTD、熱電対など)
  • 受動回路の一般的な問題を解決(受動部品を使用する電圧デバイダなど)

リファレンス・デザイン

リファレンス・デザイン ダウンロード
Grid IoT リファレンス・デザイン:Wi-Fi® を使用してサーキット・ブレーカーとセンサを他の機器に接続
TIDA-010007 — This reference design showcases integrating Wi-Fi® capability to enhance connectivity in grid equipment for asset monitoring using the CC3220 device, SimpleLink Wi-Fi and IoT, single chip wireless MCU with integrated network processor and applications processor. The design enables  the (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.A)

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SOIC (D) 14 オプションの表示
TSSOP (PW) 14 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示