トップ

製品の詳細

パラメータ

詳細を表示できません。製品の データシートを参照してください。

パッケージ|ピン|サイズ

SOIC (D) 8 19 mm² 3.91 x 4.9 SOT-23 (DBV) 6 5 mm² 2.9 x 1.6 open-in-new その他の 高速オペアンプ (GBW>=50MHz)

特長

  • HIGH GAIN BANDWIDTH: 3.9GHz
  • LOW INPUT VOLTAGE NOISE: 0.85nV/√Hz
  • VERY LOW DISTORTION: –105dBc (5MHz)
  • HIGH SLEW RATE: 950V/µs
  • HIGH DC ACCURACY: VIO < ±100µV
  • LOW SUPPLY CURRENT: 18.1mA
  • LOW SHUTDOWN POWER: 2mW
  • STABLE FOR GAINS 12
  • APPLICATIONS
    • HIGH DYNAMIC RANGE ADC PREAMPS
    • LOW NOISE, WIDEBAND, TRANSIMPEDANCE AMPLIFIERS
    • WIDEBAND, HIGH GAIN AMPLIFIERS
    • LOW NOISE DIFFERENTIAL RECEIVERS
    • ULTRASOUND CHANNEL AMPLIFIERS
    • IMPROVED UPGRADE FOR THE OPA687, CLC425, AND LMH6642

All trademarks are the property of their respective owners.

open-in-new その他の 高速オペアンプ (GBW>=50MHz)

概要

The OPA847 combines very high gain bandwidth and large signal performance with an ultra-low input noise voltage (0.85nV/√Hz) while using only 18mA supply current. Where power saving is critical, the OPA847 also includes an optional power shutdown pin that, when pulled low, disables the amplifier and decreases the supply current to < 1% of the powered-up value. This optional feature may be left disconnected to ensure normal amplifier operation when no power-down is required.

The combination of very low input voltage and current noise, along with a 3.9GHz gain bandwidth product, make the OPA847 an ideal amplifier for wideband transimpedance applications. As a voltage gain stage, the OPA847 is optimized for a flat frequency response at a gain of +20V/V and is stable down to gains as low as +12V/V. New external compensation techniques allow the OPA847 to be used at any inverting gain with excellent frequency response control. Using this technique in a differential Analog-to-Digital Converter (ADC) interface application, shown below, can deliver one of the highest dynamic range interfaces available.

open-in-new その他の 高速オペアンプ (GBW>=50MHz)
ダウンロード

技術資料

= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 22
種類 タイトル 英語版のダウンロード 日付
* データシート Wideband, Ultra Low-Noise, Voltage-Feedback Operational Amplifier with Shutdown データシート 2008年 12月 30日
技術記事 How to reduce distortion in high-voltage, high-frequency signal generation for AWGs 2018年 10月 30日
技術記事 What are the advantages of using JFET-input amplifiers in high-speed applications? 2018年 6月 18日
e-Book(PDF) The Signal - オペアンプ設計ブログ集 英語版をダウンロード 2018年 3月 23日
技術記事 Unique active mux capability combines buffer and switch into one solution 2017年 10月 10日
技術記事 How to minimize filter loss when you drive an ADC 2016年 10月 20日
アプリケーション・ノート RLC Filter Design for ADC Interface Applications 2015年 5月 13日
ユーザー・ガイド DEM-OPA-SO-1A User's Guide 2012年 4月 12日
ユーザー・ガイド DEM-OPA-SO-1B User's Guide 2012年 4月 12日
ユーザー・ガイド DEM-OPA-SOT-1A User's Guide 2012年 4月 12日
アプリケーション・ノート 非補償オペアンプの使用によるパフォーマンスの向上 英語版をダウンロード 2011年 5月 25日
ユーザー・ガイド DEM-OPA-SO-1B User's Guide 2011年 4月 22日
アプリケーション・ノート 高速データ変換 英語版をダウンロード 2009年 12月 11日
アプリケーション・ノート Transimpedance Considerations for High-Speed Operational Amplifiers 2009年 11月 22日
ユーザー・ガイド TSW7001 User's Guide 2008年 8月 25日
アプリケーション・ノート 高速オペアンプのノイズ解析 (Rev. A 翻訳版) 英語版をダウンロード (Rev.A) 2007年 12月 5日
アプリケーション・ノート 高速アナログ設計でのボード寄生成分の測定 英語版をダウンロード 2006年 11月 14日
ユーザー・ガイド DEM-OPA-SOT-1B User's Guide 2006年 4月 12日
ユーザー・ガイド DEM-OPA-SOT-1A User's Guide 2006年 3月 22日
ユーザー・ガイド DEM-OPA-SO-1A User's Guide 2006年 3月 16日
アプリケーション・ノート Low-power, high-intercept interface to the ADS5424, 105-MSPS converter 2005年 10月 10日
アプリケーション・ノート ADS5500, OPA695: PC Board Layout for Low Distortion High-Speed ADC Drivers 2004年 4月 22日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価ボード ダウンロード
5
概要

The DEM-OPA-SO-1B demonstration fixture in the non-inverting configuration helps designers evaluate the operation and performance of TI's single high speed, wideband operational amplifiers. This unpopulated PC board is compatible with products offered in the 8-lead SOIC (D) package.

For more (...)

評価ボード ダウンロード
5
概要

The DEM-OPA-SOT-1B demonstration fixture in the non-inverting configuration helps designers evaluate the operation and performance of TI's single high speed, wideband operational amplifiers. This unpopulated PC board is compatible with products offered in the SOT23 (DBV) package.

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SBOC037.ZIP (1 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SBOC037A.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SBOC098C.TSC (54 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SBOJ018.ZIP (54 KB) - Spice Model
シミュレーション・モデル ダウンロード
SBOM180A.ZIP (6 KB) - TINA-TI Spice Model
シミュレーション・ツール ダウンロード
PSpice® for TI design and simulation tool
PSPICE-FOR-TI — PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを活用して、複雑なミックスド・シグナル設計のシミュレーションを実施することができます。完成度の高い最終機器を設計し、レイアウトの確定や製造開始より前に、ソリューションのプロトタイプを製作することができます。この結果、市場投入期間の短縮と開発コストの削減を実現できます。 

設計とシミュレーション向けのツールである PSpice for TI の環境内で、各種 TI デバイスの検索、製品ラインアップの参照、テスト・ベンチの起動、設計のシミュレーションを実施し、選定したデバイスをさらに分析することができます。また、複数の TI デバイスを組み合わせてシミュレーションを実行することもできます。

事前ロード済みの複数のモデルで構成されたライブラリ全体に加えて、PSpice for TI ツール内で各種 TI デバイスの最新の技術関連資料に簡単にアクセスすることもできます。開発中のアプリケーションに適したデバイスを選定できたことを確認した後、TI 製品の購入ページにアクセスして、その製品を購入することができます。 

PSpice for TI を使用すると、回路の検討から設計の開発や検証まで、作業の進展に合わせて設計サイクルの各段階で、シミュレーションのニーズに適した各種ツールにアクセスできます。コスト不要で入手でき、開発を容易に開始できます。設計とシミュレーションに適した PSpice スイートをダウンロードして、今すぐ設計を開始してください。

 開発の開始

  1. PSpice for TI シミュレータへのアクセスの申請
  2. ダウンロードとインストール
  3. シミュレーション方法説明ビデオのご視聴
特長
  • Cadence の PSpice テクノロジーを活用
  • デジタル・モデル・スイートが付属する事前インストール済みのライブラリを活用して、ワーストケース・タイミング分析を実現可能
  • 動的更新により、最新のデバイス・モデルに確実にアクセス可能
  • 精度の低下を招かずに、シミュレーション速度を重視して最適化済み
  • 複数製品の同時分析をサポート
  • OrCAD Capture フレームワークを土台とし、業界で最も幅広く使用されている回路図のキャプチャとシミュレーションの環境へのアクセスを実現
  • オフライン作業が可能
  • 以下の点を含め、多様な動作条件とデバイス公差にまたがって設計を検証
    • 自動的な測定と後処理
    • モンテカルロ分析法
    • ワーストケース分析
    • 熱解析
シミュレーション・ツール ダウンロード
計算ツール ダウンロード
アナログ技術者向けカリキュレータ
ANALOG-ENGINEER-CALC — アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
特長
  • A/D コンバータ(ADC)と D/A コンバータ(DAC)の回路設計を迅速化
    • ノイズの計算
    • 一般的な単位変換
  • アンプ回路設計の一般的な問題を解決
    • 標準的な抵抗を使用してゲインを選択
    • フィルタの構成
    • 一般的なアンプ構成の総ノイズ
  • PCB 寄生成分の計算(R、L、C など)
  • 一般的なセンサのセンサ出力値の算定(RTD、熱電対など)
  • 受動回路の一般的な問題を解決(受動部品を使用する電圧デバイダなど)
計算ツール ダウンロード
ボルテージ・デバイダは、電圧分割の為の抵抗のセットで決まります。
VOLT-DIVIDER-CALC VOLT-DIVIDER-CALC quickly determines a set of resistors for a voltage divider. This KnowledgeBase Javascript utility can be used to find a set of resistors for a voltage divider to achieve the desired output voltage. This calculator can also be used to design non-inverting attentuation circuits.

(...)

リファレンス・デザイン

リファレンス・デザイン ダウンロード
ノイズ測定ポスト・アンプ、オシロスコープ/スペクトル・アナライザ用
TIPD147 スコープやスペクトラム・アナライザによっては、非常に小さな雑音レベルを測定するのに必要な範囲に対応していない場合があります。この雑音測定用ポスト・アンプを使用すると、測定対象デバイス(DUT)の出力雑音を高め、標準のテスト装置を使用して測定できるようになります。この回路の重要な要件は、低ノイズフロアと、ほとんどのデバイスの特性評価を行うのに十分な帯域幅を備えていることです。
document-generic 回路
設計ファイル

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SOIC (D) 8 オプションの表示
SOT-23 (DBV) 6 オプションの表示

購入と品質

含まれる情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ