製品の詳細

Number of DAC channels (#) 2 Analog inputs 0 Analog outputs 2 DAC SNR (Typ) (dB) 114 Sampling rate (Max) (kHz) 384 Control interface I2C, SPI, H/W Resolution (Bits) 32 Architecture Delta Sigma with Line Driver
Number of DAC channels (#) 2 Analog inputs 0 Analog outputs 2 DAC SNR (Typ) (dB) 114 Sampling rate (Max) (kHz) 384 Control interface I2C, SPI, H/W Resolution (Bits) 32 Architecture Delta Sigma with Line Driver
VQFN (RHB) 32 25 mm² 5 x 5
  • Differential DirectPath™ Ground Biased Outputs
  • Smart Amplifier Technology
  • Market-Leading Low Out-of-Band Noise
  • Selectable Digital-Filter Latency and Performance
  • No DC Blocking Capacitors Required
  • Integrated Negative Charge Pump
  • Intelligent Muting System; Soft Up or Down Ramp
    and Analog Mute for 120dB Mute SNR
  • Integrated High-Performance Audio PLL With BCK
    Reference to Generate SCK Internally
  • Accepts 16-, 24-, and 32-Bit Audio Data
  • PCM Data Formats: I2S, Left-Justified
  • SPI or I2C Control
  • Hardware Configuration
  • Automatic Power-Save Mode When LRCK And BCK
    Are Deactivated
  • 1.8V or 3.3V Failsafe LVCMOS Digital Inputs
  • Single Supply Operation:
    • 3.3V Analog, 1.8V or 3.3V Digital
  • Integrated Power-On Reset
  • Small 32-pin VQFN Package
  • Differential DirectPath™ Ground Biased Outputs
  • Smart Amplifier Technology
  • Market-Leading Low Out-of-Band Noise
  • Selectable Digital-Filter Latency and Performance
  • No DC Blocking Capacitors Required
  • Integrated Negative Charge Pump
  • Intelligent Muting System; Soft Up or Down Ramp
    and Analog Mute for 120dB Mute SNR
  • Integrated High-Performance Audio PLL With BCK
    Reference to Generate SCK Internally
  • Accepts 16-, 24-, and 32-Bit Audio Data
  • PCM Data Formats: I2S, Left-Justified
  • SPI or I2C Control
  • Hardware Configuration
  • Automatic Power-Save Mode When LRCK And BCK
    Are Deactivated
  • 1.8V or 3.3V Failsafe LVCMOS Digital Inputs
  • Single Supply Operation:
    • 3.3V Analog, 1.8V or 3.3V Digital
  • Integrated Power-On Reset
  • Small 32-pin VQFN Package

The PCM5252 is a monolithic CMOS integrated circuit that includes a stereo digital-to-analog converter and additional support circuitry in a small QFN package. The PCM5252 uses the latest generation of TI’s advanced segment-DAC architecture to achieve excellent dynamic performance and improved tolerance to clock jitter.

The PCM5252 integrates a fully programmable miniDSP core, allowing developers to integrate filters, dynamic range controls, custom interpolators and other differentiating features to their products.

The PCM5252 integrates ROM components of TI’s PurePath™ Smart Amp technology, which allows speakers to be driven with more peak power than their average-power rating, without damage to the speaker by voice coil over excursion or thermal overload.

The PCM5252 provides 4.2VRMS ground-centered differential outputs, allowing designers to eliminate DC blocking capacitors on the output, as well as external muting circuits traditionally associated with single supply line drivers.

The integrated PLL on the device removes the requirement for a system clock (commonly known as master clock), allowing a 3-wire I2S connection and reducing system EMI.

Block diagrams for the can be found at Functional Block Diagram.

The PCM5252 is a monolithic CMOS integrated circuit that includes a stereo digital-to-analog converter and additional support circuitry in a small QFN package. The PCM5252 uses the latest generation of TI’s advanced segment-DAC architecture to achieve excellent dynamic performance and improved tolerance to clock jitter.

The PCM5252 integrates a fully programmable miniDSP core, allowing developers to integrate filters, dynamic range controls, custom interpolators and other differentiating features to their products.

The PCM5252 integrates ROM components of TI’s PurePath™ Smart Amp technology, which allows speakers to be driven with more peak power than their average-power rating, without damage to the speaker by voice coil over excursion or thermal overload.

The PCM5252 provides 4.2VRMS ground-centered differential outputs, allowing designers to eliminate DC blocking capacitors on the output, as well as external muting circuits traditionally associated with single supply line drivers.

The integrated PLL on the device removes the requirement for a system clock (commonly known as master clock), allowing a 3-wire I2S connection and reducing system EMI.

Block diagrams for the can be found at Functional Block Diagram.

ダウンロード

技術資料

star = TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
1 資料すべて表示
種類 タイトル 英語版のダウンロード 日付
* データシート PCM5252 Purepath™ Smart Amp 4.2-VRMS DirectPath, 114-dB Audio Stereo Differential-Output DAC with 32-bit, 384-kHz PCM Interface データシート 2014年 11月 20日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

シミュレーション・ツール

PSPICE-FOR-TI — PSpice® for TI design and simulation tool

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
リファレンス・デザイン

TIDA-01414 — TPA3244 Dolby Atmos サウンドバーのリファレンス・デザイン

TPA3244 Dolby Atmos® サウンドバーのリファレンス・デザインは、Ultra-HD オーディオと広いダイナミック・レンジの組み合わせにより、小型フォーム・ファクタのシステムを使っても、部屋全体に広がるオーディオ環境を実現します。このリファレンス・デザインは TI の高性能アンプ TPA3244 と、高性能 DAC PCM5252 を活用し、他の処理機能と統合型 SoC を組み合わせて、Dolby Atmos® のデコードとレンダリングを実現します。このサウンドバー・リファレンス・ボードは、TI の統合型オーディオ DSP を使用して、DAC + (...)
パッケージ ピン数 ダウンロード
VQFN (RHB) 32 オプションの表示

購入と品質

含まれる情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ