トップ

製品の詳細

パラメータ

Function Clock generator Number of outputs 4 Output frequency (Max) (MHz) 0.096 Core supply voltage (V) 3.3 VCC out (V) 3.3 Input type LVCMOS Output type LVCMOS Operating temperature range (C) -25 to 85 Features 3.3-V VCC/VDD Rating Catalog open-in-new その他の クロック・ジェネレータ

パッケージ|ピン|サイズ

SSOP (DBQ) 20 52 mm² 8.65 x 6 open-in-new その他の クロック・ジェネレータ

特長

  • 27-MHz Master Clock Input
  • Generated Audio System Clock (PLL1707):
    • SCKO0: 768 fS (fS = 44.1 kHz)
    • SCKO1: 768 fS, 512 fS (fS = 48 kHz)
    • SCKO2: 256 fS (fS = 32, 44.1, 48, 64, 88.2, 96 kHz)
    • SCKO3: 384 fS (fS = 32, 44.1, 48, 64, 88.2, 96 kHz)
  • Generated Audio System Clock (PLL1708):
    • SCKO0: 768 fS (fS = 44.1 kHz)
    • SCKO1: 768 fS, 512 fS, 384 fS , 256 fS (fS = 48 kHz)
    • SCKO2: 256 fS (fS = 16, 22.05, 24, 32, 44.1, 48, 64, 88.2, 96 kHz)
    • SCKO3: 384 fS (fS = 16, 22.05, 24, 32, 44.1, 48, 64, 88.2, 96 kHz)
  • Zero PPM Error Output Clocks
  • Low Clock Jitter: 50 ps (Typical)
  • Multiple Sampling Frequencies (PLL1707):
    • fS = 32, 44.1, 48, 64, 88.2, 96 kHz
  • Multiple Sampling Frequencies (PLL1708):
    • fS = 16, 22.05, 24, 32, 44.1, 48, 64, 88.2, 96 kHz
  • 3.3-V Single Power Supply
  • PLL1707: Parallel Control
    PLL1708: Serial Control
  • Package: 20-Pin SSOP (150 mil), Lead-Free Product
  • APPLICATIONS
    • HDD + DVD Recorders
    • DVD Recorders
    • HDD Recorders
    • DVD Players
    • DVD Add-On Cards for Multimedia PCs
    • Digital HDTV Systems
    • Set-Top Boxes

The PLL1707 and PLL1708 use the same die and they are electrically identical except for mode control.

open-in-new その他の クロック・ジェネレータ

概要

The PLL1707 are low cost, phase-locked loop (PLL) multiclock generators. The PLL1707 and PLL1708 can generate four system clocks from a 27-MHz reference input frequency. The clock outputs of the PLL1707 can be controlled by sampling frequency-control pins and those of the PLL1708 can be controlled through serial-mode control pins. The device gives customers both cost and space savings by eliminating external components and enables customers to achieve the very low-jitter performance needed for high performance audio DACs and/or ADCs. The PLL1707 and PLL1708 are ideal for MPEG-2 applications which use a 27-MHz master clock such as DVD recorders, HDD recorders, DVD add-on cards for multimedia PCs, digital HDTV systems, and set-top boxes.

open-in-new その他の クロック・ジェネレータ
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 4
種類 タイトル 英語版のダウンロード 日付
* データシート 3.3 V Dual PLL Multi-Clock Generator データシート 2002年 12月 2日
技術記事 How to select an optimal clocking solution for your FPGA-based design 2015年 12月 9日
技術記事 Clocking sampled systems to minimize jitter 2014年 7月 31日
技術記事 Timing is Everything: How to optimize clock distribution in PCIe applications 2014年 3月 28日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SSOP (DBQ) 20 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ