トップ

製品の詳細

パラメータ

Technology Family AHCT VCC (Min) (V) 4.5 VCC (Max) (V) 5.5 Channels (#) 1 Inputs per channel 2 IOL (Max) (mA) 8 IOH (Max) (mA) -8 Input type TTL-Compatible CMOS Output type Push-Pull Features Over-Voltage Tolerant Inputs, Very High Speed (tpd 5-10ns) Data rate (Max) (Mbps) 70 Rating Catalog Operating temperature range (C) -40 to 85 open-in-new その他の NOR ゲート

パッケージ|ピン|サイズ

SOT-23 (DBV) 5 5 mm² 2.9 x 1.6 SOT-23 (DBV) 5 5 mm² 2.926 x 1.626 SOT-SC70 (DCK) 5 4 mm² 2 x 2.1 open-in-new その他の NOR ゲート

特長

  • Operating Range of 4.5 V to 5.5 V
  • Max tpd of 6.5 ns at 5 V
  • Low Power Consumption, 10-µA Max ICC
  • ±8-mA Output Drive at 5 V
  • Inputs Are TTL-Voltage Compatible
  • Latch-Up Performance Exceeds 250 mA Per JESD 17
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

open-in-new その他の NOR ゲート

概要

This device contains a single 2-input NOR gate that performs the Boolean function Y = A\ • B\ or Y = (A + B)\ in positive logic.

open-in-new その他の NOR ゲート
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 21
種類 タイトル 英語版のダウンロード 日付
* データシート SN74AHCT1G02 データシート 2003年 2月 6日
セレクション・ガイド Little Logic Guide 2014 2018年 7月 6日
アプリケーション・ノート How to Select Little Logic 2016年 7月 26日
アプリケーション・ノート Implications of Slow or Floating CMOS Inputs 2016年 6月 23日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets 2015年 12月 2日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新の英語版をダウンロード (Rev.AB) 2014年 11月 6日
ソリューション・ガイド LOGIC Pocket Data Book 2007年 1月 16日
その他の技術資料 Design Summary for WCSP Little Logic 2004年 11月 4日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution 2004年 6月 22日
その他の技術資料 Logic Cross-Reference 2003年 10月 7日
アプリケーション・ノート Advanced High-Speed CMOS (AHC) Logic Family 2002年 12月 2日
アプリケーション・ノート Texas Instruments Little Logic Application Report 2002年 11月 1日
アプリケーション・ノート TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
ユーザー・ガイド AHC/AHCT Designer's Guide February 2000 2000年 2月 24日
その他の技術資料 Military Advanced High-Speed CMOS Logic (AHC/AHCT) 1998年 4月 1日
その他の技術資料 Military Advanced High-Speed CMOS Logic (AHC/AHCT) 1998年 4月 1日
アプリケーション・ノート Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
アプリケーション・ノート Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs 1997年 8月 1日
アプリケーション・ノート CMOS Power Consumption and CPD Calculation 1997年 6月 1日
アプリケーション・ノート Live Insertion 1996年 10月 1日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
$10.00
概要
Flexible EVM designed to support any device that has a DCK, DCT, DCU, DRL, or DBV package in a 5 to 8 pin count.
特長
  • Board design allows for versatility in evaluation
  • Supports a wide-range of logic devices

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SCLM012.ZIP (7 KB) - IBIS Model
シミュレーション・モデル ダウンロード
SCLM247.ZIP (7 KB) - PSpice Model

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SC70 (DCK) 5 オプションの表示
SOT-23 (DBV) 5 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示