トップ

製品の詳細

パラメータ

Technology Family AUC VCC (Min) (V) 0.8 VCC (Max) (V) 2.7 Channels (#) 1 IOL (Max) (mA) 9 IOH (Max) (mA) -9 Input type Standard CMOS Output type 3-State Features Balanced outputs, Ultra high speed (tpd <5ns), Partial power down (Ioff), Over-voltage tolerant inputs Data rate (Mbps) 500 Rating Catalog open-in-new その他の 非反転バッファ/ドライバ

パッケージ|ピン|サイズ

DSBGA (YZP) 5 2 mm² .928 x 1.428 SOT-23 (DBV) 5 5 mm² 2.9 x 1.6 SOT-SC70 (DCK) 5 4 mm² 2 x 2.1 open-in-new その他の 非反転バッファ/ドライバ

特長

  • JESD 78, Class II準拠で100mA超のラッチアップ性能
  • JESD22を超えるESD保護
    • 2000V、人体モデル(A114-A)
    • 200V、マシン・モデル(A115-A)
    • 1000V、荷電デバイス・モデル(C101)
  • TIの NanoFree™パッケージで供給
  • 1.8Vでの動作に最適化されており、3.6VのI/O許容電圧により、ミクスト・モード・シグナル動作をサポート
  • Ioffにより部分的パワーダウン・モードおよびバック・ドライブ保護をサポート
  • 1V未満で動作可能
  • 最大tpd 2.5ns (1.8V時)
  • 低消費電力、最大ICC 10µA
  • 1.8Vにおいて±8mAの出力駆動能力

All trademarks are the property of their respective owners.

open-in-new その他の 非反転バッファ/ドライバ

概要

SN74AUC1G126バス・バッファ・ゲートは、0.8V~2.7VのVCCに対応していますが、特に1.65V~1.95VのVCCでの動作に適した設計となっています。

SN74AUC1G126は、3ステート出力に対応したシングル・ライン・ドライバです。出力イネーブル(OE)入力がLOWのとき、この出力はディスエーブルになります。

電源投入時または切断時の高インピーダンス状態を確保するには、OEをプルダウン抵抗経由でGNDに接続する必要があります。この抵抗の最小値は、ドライバの電流ソース能力によって決まります。

NanoFree™パッケージは、デバイス・パッケージの概念を大きく変える技術であり、ダイをパッケージとして使用します。

このデバイスは、Ioffを使用する部分的パワーダウン・アプリケーション用に完全に動作が規定されています。Ioff回路が出力をディスエーブルにすることにより、電源切断時にデバイスに電流が逆流することによる損傷を回避します。

open-in-new その他の 非反転バッファ/ドライバ
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 19
種類 タイトル 英語版のダウンロード 日付
* データシート SN74AUC1G126シングル・バス・バッファ・ゲート、3ステート出力 データシート (Rev. L 翻訳版) 英語版をダウンロード (Rev.L) 2018年 3月 8日
セレクション・ガイド Little Logic Guide 2014 2018年 7月 6日
セレクション・ガイド Logic Guide 2017年 6月 12日
アプリケーション・ノート How to Select Little Logic 2016年 7月 26日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets 2015年 12月 2日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新の英語版をダウンロード (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book 2007年 1月 16日
その他の技術資料 Design Summary for WCSP Little Logic 2004年 11月 4日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution 2004年 6月 22日
ユーザー・ガイド Signal Switch Data Book 2003年 11月 14日
その他の技術資料 Logic Cross-Reference 2003年 10月 7日
アプリケーション・ノート Designing With TI Ultra-Low-Voltage CMOS (AUC) Octals and Widebus Devices 2003年 3月 21日
ユーザー・ガイド AUC Data Book, January 2003 2003年 1月 1日
アプリケーション・ノート Texas Instruments Little Logic Application Report 2002年 11月 1日
アプリケーション・ノート TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
その他の技術資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
その他の技術資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
その他の技術資料 AUC Product Brochure 2002年 3月 18日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
$10.00
概要
Flexible EVM designed to support any device that has a DCK, DCT, DCU, DRL, or DBV package in a 5 to 8 pin count.
特長
  • Board design allows for versatility in evaluation
  • Supports a wide-range of logic devices

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SCEJ137.ZIP (42 KB) - HSpice Model
シミュレーション・モデル ダウンロード
SCEM210A.ZIP (67 KB) - IBIS Model
シミュレーション・モデル ダウンロード
SCEM724.ZIP (7 KB) - PSpice Model

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
DSBGA (YZP) 5 オプションの表示
SC70 (DCK) 5 オプションの表示
SOT-23 (DBV) 5 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ