トップ

製品の詳細

パラメータ

Technology Family AVC VCC (Min) (V) 1.4 VCC (Max) (V) 3.6 Channels (#) 16 IOL (Max) (mA) 12 IOH (Max) (mA) -12 Input type Standard CMOS Output type 3-State Features Balanced outputs, Ultra high speed (tpd <5ns), Partial power down (Ioff), Over-voltage tolerant inputs Data rate (Mbps) 400 Rating Catalog open-in-new その他の 非反転バッファ/ドライバ

パッケージ|ピン|サイズ

TSSOP (DGG) 48 101 mm² 12.5 x 8.1 TVSOP (DGV) 48 62 mm² 9.7 x 6.4 open-in-new その他の 非反転バッファ/ドライバ

特長

  • Member of the Texas Instruments Widebus™ Family
  • DOC™ (Dynamic Output Control) Circuit Dynamically Changes Output Impedance, Resulting in Noise Reduction Without Speed Degradation
  • Less Than 2-ns Maximum Propagation Delay at 2.5-V and 3.3-V VCC
  • Dynamic Drive Capability Is Equivalent to Standard Outputs With IOH and IOL of ±24 mA at 2.5-V VCC
  • Overvoltage-Tolerant Inputs/Outputs Allow Mixed-Voltage-Mode Data Communications
  • Ioff Supports Partial-Power-Down Mode Operation
  • Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)

DOC and Widebus are trademarks of Texas Instruments.

open-in-new その他の 非反転バッファ/ドライバ

概要

A Dynamic Output Control (DOC) circuit is implemented, which, during the transition, initially lowers the output impedance to effectively drive the load and, subsequently, raises the impedance to reduce noise. Figure 1 shows typical VOL vs IOL and VOH vs IOH curves to illustrate the output impedance and drive capability of the circuit. At the beginning of the signal transition, the DOC circuit provides a maximum dynamic drive that is equivalent to a high-drive standard-output device. For more information, refer to the TI application reports, AVC Logic Family Technology and Applications, literature number SCEA006, and Dynamic Output Control (DOCTM) Circuitry Technology and Applications, literature number SCEA009.

This 16-bit buffer/driver is operational at 1.2-V to 3.6-V VCC, but is designed specifically for 1.65-V to 3.6-V VCC operation.

The SN74AVC16244 is designed specifically to improve the performance and density of 3-state memory address drivers, clock drivers, and bus-oriented receivers and transmitters.

The device can be used as four 4-bit buffers, two 8-bit buffers, or one 16-bit buffer. It provides true outputs and symmetrical active-low output-enable (OE\) inputs.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

To ensure the high-impedance state during power up or power down, OE\ should be tied to VCC through a pullup resistor; the minimum value of the resistor is determined by the current-sinking capability of the driver.

open-in-new その他の 非反転バッファ/ドライバ
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 17
種類 タイトル 英語版のダウンロード 日付
* データシート SN74AVC16244 データシート 2004年 7月 21日
セレクション・ガイド Logic Guide 2017年 6月 12日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets 2015年 12月 2日
アプリケーション・ノート Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards 2015年 4月 30日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新の英語版をダウンロード (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book 2007年 1月 16日
アプリケーション・ノート Simultaneous-Switching Performance of TI Logic Devices 2005年 2月 23日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution 2004年 6月 22日
その他の技術資料 Logic Cross-Reference 2003年 10月 7日
その他の技術資料 LCD Module Interface Application Clip 2003年 5月 9日
ユーザー・ガイド AVC Advanced Very-Low-Voltage CMOS Logic Data Book, March 2000 2002年 8月 20日
その他の技術資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
アプリケーション・ノート 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA 2002年 5月 22日
アプリケーション・ノート Dynamic Output Control (DOC) Circuitry Technology And Applications 1999年 7月 7日
アプリケーション・ノート AVC Logic Family Technology and Applications 1998年 8月 26日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
概要

The ADC08060 evaluation module (EVM) is designed to evaluate the high-speed
CMOS-interface ADC08060. The ADC08060EVM provides simple and minimal external components to minimize system cost and power consumption.

特長
  • ADC08060 low-cost high-speed analog-to-digital converter (ADC)
  • TPS7A47 user-programmable, radio-frequency (RF), low-dropout (LDO) voltage regulator
  • CDCV304 high-performance low-skew clock buffer
  • LM8272 high-output current, unlimited capacitive load operational amplifier
  • SN74AVC16244 dynamic output (...)
評価基板 ダウンロード
document-generic ユーザー・ガイド
概要

The ADC08100 evaluation module (EVM) is designed to evaluate the high-speed
CMOS-interface ADC08100. The ADC08100EVM provides simple and minimal external components to minimize system cost and power consumption.

特長
  • ADC08100 low-cost high-speed analog-to-digital converter (ADC)
  • TPS7A47 user-programmable, radio-frequency (RF), low-dropout (LDO) voltage regulator
  • CDCV304 high-performance low-skew clock buffer
  • LM8272 high-output current, unlimited capacitive load operational amplifier
  • SN74AVC16244 dynamic output (...)
評価基板 ダウンロード
document-generic ユーザー・ガイド
概要

The ADC08200 evaluation module (EVM) is designed to evaluate the high-speed
CMOS-interface ADC08200. The ADC08200EVM provides simple and minimal external components to minimize system cost and power consumption.

特長
  • ADC08200 low-cost high-speed analog-to-digital converter (ADC)
  • TPS7A47 user-programmable, radio-frequency (RF), low-dropout (LDO) voltage regulator
  • CDCV304 high-performance low-skew clock buffer
  • LM8272 high-output current, unlimited capacitive load operational amplifier
  • SN74AVC16244 dynamic output (...)
評価基板 ダウンロード
概要

The ADS5231EVM is designed to provide ease of use in evaluating the performance of the dual 12-bit, 40 MSPS ADS5231 analog to digital converter which features CMOS outputs. The ADS5231EVM can be paired with the ADC digital capture card, the TSW1100, for quick evaluation of the device's performance.

特長
  • Easy testing of the ADS5231
  • Single-ended, transformer coupled inputs
  • THS4503 amplifier input path
  • Internal reference generation or external reference generation using the OPA2227
  • Fully buffered outputs utilizing the SN74AVC16244
  • Compatible with the TSW1100
評価基板 ダウンロード
document-generic ユーザー・ガイド
概要

The ADS5232EVM is designed to provide ease of use in evaluating the performance of the dual 12-bit, 65 MSPS analog to digital converter which features a CMOS outputs. The ADS5232EVM can be paired with the ADC digital capture card, the TSW1100, for quick evaluation of the device's performance.

特長
  • Easy testing of the ADS5232
  • Single-ended, transformer coupled inputs
  • THS4503 amplifier input path
  • Internal reference generation or external reference generation using the OPA2227
  • Fully buffered outputs utilizing the SN74AVC16244
  • Compatible with the TSW1100

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SCEJ265.ZIP (96 KB) - HSpice Model
シミュレーション・モデル ダウンロード
SCEM509.ZIP (62 KB) - IBIS Model
シミュレーション・モデル ダウンロード
SCEM594.ZIP (7 KB) - PSpice Model

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
BGA MICROSTAR JUNIOR (ZQL) 56 オプションの表示
TSSOP (DGG) 48 オプションの表示
TVSOP (DGV) 48 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ