SN74AVC1T45

アクティブ

シングル・ビット・デュアル電源バス・トランシーバ、 構成可能 レベル・トランスレーション/3ステート出力付

トップ

製品の詳細

パラメータ

Technology Family AVC Application GPIO Bits (#) 1 High input voltage (Min) (Vih) 0.78 High input voltage (Max) (Vih) 3.6 Output voltage (Min) (V) 1.2 Output voltage (Max) (V) 3.6 IOH (Max) (mA) -12 IOL (Max) (mA) 12 Rating Catalog open-in-new その他の 方向制御型電圧レベルシフタ

パッケージ|ピン|サイズ

DSBGA (YZP) 6 2 mm² .928 x 1.428 SOT-23 (DBV) 6 5 mm² 2.9 x 1.6 SOT-5X3 (DRL) 6 2 mm² 1.65 x 1.2 SOT-SC70 (DCK) 6 4 mm² 2 x 2.1 open-in-new その他の 方向制御型電圧レベルシフタ

特長

  • Available in the Texas Instruments NanoFree Package
  • Fully Configurable Dual-Rail Design Allows Each Port to
    Operate Over the Full 1.2-V to 3.6-V Power-Supply Range
  • VCC Isolation Feature - If Either VCC
    Input Is At GND, Both Ports Are In The High-Impedance State
  • DIR Input Circuit Referenced to VCCA
  • ±12-mA Output Drive at 3.3 V
  • I/Os Are 4.6-V Tolerant
  • Ioff Supports Partial-Power-Down Mode Operation
  • Typical Max Data Rates
    • 500 Mbps (1.8-V to 3.3-V Translation)
    • 320 Mbps (<1.8-V to 3.3-V Translation)
    • 320 Mbps (Translate to 2.5 V or 1.8 V)
    • 280 Mbps (Translate to 1.5 V)
    • 240 Mbps (Translate to 1.2 V)
  • Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • ±2000-V Human Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • ±1000-V Charged-Device Model (C101)
open-in-new その他の 方向制御型電圧レベルシフタ

概要

This single-bit noninverting bus transceiver uses two separate configurable power-supply rails. The SN74AVC1T45 is optimized to operate with VCCA/VCCB set at 1.4 V to 3.6 V. It is operational with VCCA/VCCB as low as 1.2 V. The A port is designed to track VCCA. VCCA accepts any supply voltage from 1.2 V to 3.6 V. The B port is designed to track VCCB. VCCB accepts any supply voltage from 1.2 V to 3.6 V. This allows for universal low-voltage, bidirectional translation between any of the 1.2-V, 1.5-V, 1.8-V, 2.5-V, and 3.3-V voltage nodes.

The SN74AVC1T45 is designed for asynchronous communication between two data buses. The logic levels of the direction-control (DIR) input activate either the B-port outputs or the A-port outputs. The device transmits data from the A bus to the B bus when the B-port outputs are activated and from the B bus to the A bus when the A-port outputs are activated. The input circuitry on both A and B ports always is active and must have a logic HIGH or LOW level applied to prevent excess ICC and ICCZ.

The SN74AVC1T45 is designed so that the DIR input is powered by VCCA.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

The VCC isolation feature ensures that if either VCC input is at GND, then both ports are in the high-impedance state.

NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

open-in-new その他の 方向制御型電圧レベルシフタ
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 20
種類 タイトル 英語版のダウンロード 日付
* データシート SN74AVC1T45 Single-Bit Dual-Supply Bus Transceiver with Configurable Voltage Translation and 3-State Outputs データシート 2014年 12月 23日
ソリューション・ガイド Voltage translation buying guide 2019年 6月 13日
ユーザー・ガイド Generic AVC and LVC Direction Controlled Translation EVM 2019年 2月 18日
ユーザー・ガイド Generic AVC and LVC Direction Controlled Translation EVM 2017年 5月 9日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets 2015年 12月 2日
アプリケーション・ノート Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards 2015年 4月 30日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新の英語版をダウンロード (Rev.AB) 2014年 11月 6日
ユーザー・ガイド TI Power Reference Design for Xilinx® Artix®-7 (AC701) 2014年 5月 12日
ユーザー・ガイド PMP7977 User's Guide 2013年 9月 11日
ソリューション・ガイド LOGIC Pocket Data Book 2007年 1月 16日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution 2004年 6月 22日
その他の技術資料 Logic Cross-Reference 2003年 10月 7日
その他の技術資料 LCD Module Interface Application Clip 2003年 5月 9日
ユーザー・ガイド AVC Advanced Very-Low-Voltage CMOS Logic Data Book, March 2000 2002年 8月 20日
その他の技術資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
アプリケーション・ノート 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA 2002年 5月 22日
アプリケーション・ノート Dynamic Output Control (DOC) Circuitry Technology And Applications 1999年 7月 7日
アプリケーション・ノート AVC Logic Family Technology and Applications 1998年 8月 26日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
$10.00
概要
Flexible EVM designed to support any device that has a DCK, DCT, DCU, DRL, or DBV package in a 5 to 8 pin count.
特長
  • Board design allows for versatility in evaluation
  • Supports a wide-range of logic devices
評価基板 ダウンロード
document-generic ユーザー・ガイド
$20.00
概要

The generic EVM is designed to support one, two, four and eight channel LVC and AVC direction-controlled translation devices. It also supports the bus hold and automotive -Q1 devices in the same number of channels. The AVC are low voltage translation devices with lower drive strength of 12mA. LVC is (...)

特長
  • SMB connector available for high speed operation
  • Ground port available on each header pin to maintain signal integrity
  • DIR and OE have 10K ohm pull up /pull down resistor options
  • Designed to support up to 20 different devices
評価基板 ダウンロード
document-generic ユーザー・ガイド
$149.00
概要
interface to access the I2C bus to communicate with the CDCI6214 as well as its control pins and the power supply. The edge-launch SMA-connectors enable measurements using 50 Ω equipment while the on-board termination allows to use high impedance probes. The flexible re-work options allow to (...)
特長
  • Ultra-low power operation
  • Single high-performance phase-locked-loop
  • Supports mixed power supply operation from 1.8 V to 3.3 V
  • Integrated EEPROM with two pages
  • General purpose inputs and outputs for individual output enable and  status signals
  • Output divider synchronization and digital delays
評価基板 ダウンロード
document-generic ユーザー・ガイド
$1,299.00
概要

DLP® LightCrafter™ 4500 開発モジュールは産業、医療、科学アプリケーション向けに、高い輝度と解像度を備えたフレキシブルな高精度ライト・ステアリング・ソリューションを実現します。DLP LightCrafter 4500 は 0.45 インチ WXGA チップセットを採用しており、高い解像度、輝度、プログラマビリティを小フォーム・ファクタで提供します。

DLP LightCrafter 4500 (...)

特長
  • 150 ルーメンの光出力 RGB LED ライト・エンジン
  • 0 ~ 5A LED ドライバ搭載のオンボード LED ドライバ
  • 同時 RGB LED 動作
  • DLP4500 の最大解像度(912 x 1140)に対応する高速パターン表示
    • 最大 4,225Hz のバイナリ・パターンレート
    • 最大 120Hz の 8 ビット・グレースケール・パターンレート
  • 最大 WXGA 解像度(1280 x 800)に対応する画像 / ビデオ表示
  • プログラマブルな極性と立ち上がり / 立ち下がり遅延制御を備えた設定可能な 2 つの I/O トリガ
  • パターン保存向け 32MB フラッシュ・メモリ
  • USB、Mini-HDMI、UART、FPD Link インターフェイス
  • USB ベースの API とホスト GUI
  • 小サイズ:122 x 115 x 48mm

利用可能なバージョン

テキサス・インスツルメンツの提供する無料ソフトウェア / ファームウェア・ダウンロードにより、DLP LightCrafter 4500 EVM の高いフレキシビリティと先進制御機能を活用できます。また、ソフトウェアと設計に関連する資料により、DLP LightCrafter 4500 に搭載されている 0.45 WXGA チップセットに基づくカスタム製品の迅速な開発が可能になります。
DLP LightCrafter 4500 EVM GUI:このソフトウェア・バンドルには、DLP LightCrafter 4500 との通信を容易にする PC ベース GUI(グラフィカル・ユーザー・インターフェイス)向けの実行可能ファイルとソース・ファイルが付属しています。ソース・ファイルはQT Library と QT (...)
評価基板 ダウンロード
document-generic ユーザー・ガイド
$1,999.00
概要

DLP® LightCrafter™ 6500 は DLP テクノロジーを広範なライト・ステアリング・アプリケーションに組み込むための高性能でフレキシブルな評価モジュールです。競争力のある価格で高い解像度、光スループット、輝度を必要とするソリューションの開発を容易にします。

DLP LightCrafter 6500 のコアとなっているのは以下の DLP チップセットです。

  • DLP6500FYE:デジタル・マイクロミラー・デバイス(DMD)
  • DLPC900:DMD デジタル・コントローラ

DLP6500FYE は真の HD (...)

特長
  • ディスプレイの画像またはビデオの最大解像度は 1080p(1920x1080 の配列)
  • DLPC900 を使用する高速パターン
    • 最大 9,523Hz のバイナリ・パターン・レート
    • 最大 247Hz の 8 ビット・グレースケール・パターン・レート
  • カメラ、センサなどのペリフェラルとの同期のための 2 つのコンフィギュラブル I/O トリガ
  • USB 1.1、HDMI、I2C インターフェイス
  • USB ベースの API とホスト GUI
  • リモート DMD ボードとのフレックス・ケーブル接続により、光学/機械式インターフェイスが容易
  • DLPC900 は DLP6500FYE 向けの制御信号を生成
  • 最大 20Gbps のデータ伝送をサポート
  • 高速 2xLVDS データ / 制御インターフェイスを提供
  • DLPC900 は DLP6500 へのミラー・リセット / タイミング情報を駆動
  • メイン EVM コントローラ・ボードのサイズ:145mm(5.7 インチ) x 125mm(4.9 インチ)

DLP LightCrafter 6500 EVM リファレンス・デザイン: このリファレンス・デザインには DLP LightCrafter 6500 の回路図、ガーバー・レイアウト・ファイル、BOM が付属しています。

評価基板 ダウンロード
document-generic ユーザー・ガイド
$5,749.00
概要

DLP® LightCrafter™ 9000 は DLP テクノロジーを広範なライト・ステアリング・アプリケーションに組み込むための高性能でフレキシビリティの高い開発キットです。解像度、光スループット、輝度を最大化するソリューションの開発を容易にします。

DLP LightCrafter 9000 のコアとなっているのは、以下の DLP チップセットです。

  • DLP9000:デジタル・マイクロミラー・デバイス(DMD)
  • DLPC900:DMD デジタル・コントローラ(2 個のコントローラが必要)

DLP9000 は真の HD 解像度である 2560 x 1600、すなわち 400 万超のプログラマブル・マイクロミラーを提供します。  

DLPC900 は最大 (...)

特長

主な機能

DLP9000

DLP9000X

開発

LightCrafter 9000 EVM

TI Design リファレンス・デザイン

最大帯域幅

>40Gbps

>60Gbps

最大バイナリ・パターン・レート

9.5kHz

15kHz

DLP デジタル・コントローラ

DLPC900

DLPC910

DLP PROM

DLPR900

DLPR910

波長範囲

400 ~ 700nm

マイクロミラー・アレイ・サイズ

2560 x 1600

ディスプレイ解像度

WQXGA

マイクロミラー・アレイ(対角)

0.9 インチ

マイクロミラー・ピクセル・ピッチ

7.6µm

  • ディスプレイの画像またはビデオの最大解像度は WQXGA(2560x1600 の配列)
  • ネイティブ DLPC900 を使用する高速パターン
    • 最大 9,523Hz のバイナリ・パターン・レート
    • 最大 247Hz の 8 ビット・グレースケール・パターン・レート
  • カメラやセンサなどと同期するための 2 つのコンフィギュラブル I/O トリガ
  • USB 1.1、HDMI、I2C インターフェイス
  • USB ベースの API とホスト GUI
  • リモート DMD ボードとのフレックス・ケーブル接続により、光学/機械式インターフェイスが容易
  • DLPC900 は DLP9000 への制御信号を生成
  • 最大 40Gbps のデータ伝送をサポート
  • 高速 2xLVDS データ / 制御インターフェイス
  • DLPC900 は DLP9000 へのミラー・リセット / タイミング情報を駆動
  • メイン EVM (...)
評価基板 ダウンロード
$1,146.54
概要
J6Entry, RSP and TDA2E-17 CPU Board EVM is an evaluation platform designed to speed up development efforts and reduce time to market for Infotainment  reconfigurable Digital Cluster or Integrated Digital Cockpit and ADAS applications. The CPU board integrates key peripherals such as parallel (...)
特長
  • 2GB DDR3L
  • LP8733/LP8732 Power Solution
  • On-board eMMC, NAND, NOR
  • USB3, USB2, PCIe, Ethernet, COM8Q, CAN, MLB, MicroSD and HDMI connectors
評価基板 ダウンロード
$2,324.44
概要

The J6Entry/RSP EVM is an evaluation platform designed to speed up development efforts and reduce time to market for applications such as Infotainment, reconfigurable Digital Cluster or Integrated Digital Cockpit.

The main CPU board integrates these key peripherals such as Ethernet or HDMI, while the (...)

特長
  • 10.1" Display with capacitive Touch
  • JAMR3 Radio Tuner Application Board
  • 2GB DDR3L
  • LP8733/LP8732 Power Solution
  • On-board eMMC, NAND, NOR
  • USB3, USB2, PCIe, Ethernet, COM8Q, CAN, MLB, MicroSD and HDMI connectors
開発キット ダウンロード
document-generic ユーザー・ガイド
$699.00
概要

The K2G Evaluation Module (EVM) enables developers to immediately start evaluating the 66AK2Gx - 600MHz processor, and to accelerate the development of audio, industrial motor control, smart grid protection and other high reliability, real-time compute intensive applications.  Similar to (...)

特長
  • 66AK2G02 C66x DSP+ARM A15 Processor at 600MHz
  • 2-GByte DDR3L with ECC
  • TPS659118 PMIC
  • Audio and Serial expansion headers
  • Processor SDK Linux and TI-RTOS support
  • Supports Gigabit Ethernet
開発キット ダウンロード $699.00
概要

EVMK2GX(「K2G」とも呼ぶ)1GHz 評価モジュール(EVM)は 66AK2Gx プロセッサ・ファミリの迅速な評価のほか、オーディオ、産業用モーター制御、スマート・グリッド保護、高信頼性リアルタイム・コンピューティング集約型アプリケーションの迅速な開発を可能にします。  既存の KeyStone ベース SoC デバイスと同様に、66AK2Gx の DSP と ARM コアがシステム内のメモリとペリフェラルをすべて制御します。こうしたアーキテクチャは DSP または ARM を中心としたシステム設計を可能にし、ソフトウェアのフレキシビリティを最大限に高めます。

この EVM は Linux と TI-RTOS オペレーティング・システム向けプロセッサ SDK によりサポートされており、USB、PCIe、ギガビット・イーサネットなどの主要ペリフェラルに対応しています。  また、ボード・マネージメント・コントローラ、SD カード・スロット、オンボード XDS200 エミュレータも搭載していることから、ソフトウェアの評価とデバッグを容易にします。  K2G EVM はオーディオ・アプリケーション向けのオプションのコンパニオン・オーディオ・ドーター・カード(AUDK2G)に相互接続します。

特長
  • 1GHz で動作する 66AK2G12 C66x DSP+ARM A15 プロセッサ
  • ECC 付き 2GB DDR3L
  • TPS65911A PMIC
  • オーディオ / シリアル拡張ヘッダー
  • プロセッサ SDK は Linux と TI-RTOS をサポート
開発キット ダウンロード $1,049.00
概要

The K2G 1GHz High Secure Evaluation Module (EVM) enables developers to start  evaluating and testing the programming of the  high secure developmental version of the  66AK2Gx processor, and to accelerate the next stage of secure boot product development of audio and industrial real (...)

特長
  • 66AK2G12 C66x DSP+ARM A15 Processor at 1GHz
  • 2-GByte DDR3L with ECC
  • TPS65911A PMIC
  • Audio and serial expansion headers
  • Processor SDK Linux and TI-RTOS support
インターフェイス・アダプタ ダウンロード
document-generic ユーザー・ガイド
$67.99
概要
カメラ・アダプタ・ブースタパック(BP)は、TI(テキサス・インスツルメンツ)の SN74AVCx デバイス(電圧レベル・シフタ)を搭載しており、3.3V で動作する LaunchPad™(LP)と、1.85V で動作する OV788 (...)
特長
  • 1.85V と 3.3V の間の双方向変換
  • 各種 TI LaunchPad との互換性
  • Wi-Fi ビデオ・ストリーミング

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SCEM436B.ZIP (118 KB) - IBIS Model
PCB レイアウト ダウンロード
TIDU151.PDF (6781 KB)

リファレンス・デザイン

リファレンス・デザイン ダウンロード
シングル・チップ・ドライブ、産業用通信およびモーター制御用
TIDEP0025 この TI Design は、位置エンコーダとロータリー・エンコーダ向けの HEIDENHAIN EnDat 2.2 規格に基づいて、ハードウェア・インターフェイス・ソリューションを実装します。設計者はこのプラットフォームを活用して、幅広い産業用オートメーション機器でリアルタイム EtherCAT 通信規格を実装することもできます。産業用オートメーション、ファクトリ・オートメーション、産業用通信などのアプリケーションで、小型フットプリントと低消費電力のシングルチップ・ソリューションを実現できます。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.B)
リファレンス・デザイン ダウンロード
DLP 0.45 WXGA チップセット・リファレンス・デザイン
DLP4500-C350REF このリファレンス・デザインは、DLP® 0.45” WXGA チップセットを備え、DLP® LightCrafter™ 4500 (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
Wi-Fi でビデオ/オーディオ・ストリーミングを実施する SimpleLink™ CC32xx-OV788 のリファレンス・デザイン
TIDC-CC3200-VIDEO — The design enables OV788 ultra-low power video compression chip users to bring live streaming capabilities of audio and video data over Wi-Fi® very easily. It showcases a single chip implementation of RTP video streaming + Wi-Fi connection on the SimpleLink™ CC3200 Wi-Fi wireless (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
DLP®テクノロジーを使用する3Dマシン・ビジョン・アプリケーション用の高精度ポイント・クラウド・ジェネレーション
TIDA-00254 LightCrafter™ シリーズ・コントローラ向けに TI の DLP® Advanced Light Control(高度な照明制御)ソフトウェア開発キット(SDK)を採用した 3D マシン・ビジョン・リファレンス・デザインで、TI (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
AM57x 上のモンテカルロ・シミュレーション、OpenCL 使用、DSP アクセラレーション用、リファレンス・デザイン
TIDEP0046 TI’s high performance ARM® Cortex®-A15 based AM57x processors also integrate C66x DSPs. These DSPs were designed to handle high signal and data processing tasks that are often required by industrial, automotive and financial applications. The AM57x OpenCL implementation makes it easy (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
電源および熱設計検討事項、TI 製 AM57x プロセッサ使用、リファレンス・デザイン
TIDEP0047 This TI Design (TIDEP0047) is a reference platform based on the AM57x processor and companion TPS659037 power management integrated circuit (PMIC).  This TI Design specifically highlights important power and thermal design considerations and techniques for systems designed with AM57x and (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
ARM MPU、内蔵型 BiSS C マスター・インターフェイス付き
TIDEP0022 PRU-ICSS(産業用通信サブシステム用の BiSS C Master プロトコル)を実装。このリファレンス・デザインは、包括的な資料と、プログラマブル・リアルタイム・ユニット(PRU)用のソース・コードを提供します。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
HIPERFACE DSL Master インターフェイスを統合した ARM MPU、リファレンス・デザイン
TIDEP0035 Implementation of HIPERFACE DSL Master protocol on Industrial Communication Sub-System (PRU-ICSS). The two wire interface allows for integration of position feedback wires into motor cable.  Complete solution consists of AM437x PRU-ICSS firmware and TIDA-00177 transceiver reference design.
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
EnDat 2.2 システム、リファレンス・デザイン
TIDEP0050 The TIDEP0050 TI Design implements the EnDat 2.2 Master protocol stack and hardware interface solution based on the HEIDENHAIN EnDat 2.2 standard for position or rotary encoders. The design is composed of the EnDat 2.2 Master protocol stack, half-duplex communications using RS485 transceivers and (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
デュアル・カメラのリファレンス・デザイン、AM437x 付き
TIDEP0014 Sitara AM437xプロセッサ製品上でのカメラ・サポート機能の開発をすぐに開始できます。AM437xのパラレル・ポートのカメラ・インターフェイスは、1台または2台のカメラ・インターフェイスとして設定可能です。2台用のカメラ設定では、2本のカメラ入力の同時使用を実現します。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
Artix 7 用アナログ・ソリューション
PMP7977 Artix 7 パワー・マネージメント・リファレンス・デザイン・ボードは、パワー・モジュール、リニア・レギュレータ、および PMBus 準拠のシステム・コントローラを使用して、DDR メモリ終端を含む、FPGA で必要になる、すべての必須のコア電圧および補助電圧を供給します。デジタル電源のグラフィカル・ユーザー・インターフェイスを使用して、ボードの電源レールの電圧および電流レベルを監視できます。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
電源ソリューション、Terasic DE2-115(Cyclone IV)用
PMP10581 PMP10581 リファレンス・デザインでは、Altera 製 Cyclone® IV E FPGA に電力を供給するために必要とされるすべての電源レールを実装できます。DE2-115 は、Terasic 社によって開発されたもので、この基板は Terasic 社の Web サイトから購入できます。
document-generic 回路 document-generic ユーザー・ガイド
設計ファイル
リファレンス・デザイン ダウンロード
パラレル・カメラ・インターフェイス、Sitara プロセッサ用
TIDEP0018 This camera interface design connects to a 10-bit parallel interface to the AM335x general purpose memory controller (GPMC) 16-bit multiplexed address/data bus. This design consumes roughly 150mW less power than typical USB solutions, and is ideal for applications like portable data terminals (...)
document-generic 回路 document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
DSBGA (YZP) 6 オプションの表示
SC70 (DCK) 6 オプションの表示
SOT-23 (DBV) 6 オプションの表示
SOT-5X3 (DRL) 6 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示