SN74LV541A

アクティブ

3 ステート出力、8 チャネル、2V ~ 5.5V バッファ

製品詳細

Technology family LV-A Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Number of channels 8 IOL (max) (mA) 16 Supply current (max) (µA) 20 IOH (max) (mA) -16 Input type Standard CMOS Output type 3-State Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
Technology family LV-A Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Number of channels 8 IOL (max) (mA) 16 Supply current (max) (µA) 20 IOH (max) (mA) -16 Input type Standard CMOS Output type 3-State Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
SOIC (DW) 20 131.84 mm² 12.8 x 10.3 SOP (NS) 20 98.28 mm² 12.6 x 7.8 SSOP (DB) 20 56.16 mm² 7.2 x 7.8 TSSOP (PW) 20 41.6 mm² 6.5 x 6.4 VQFN (RGY) 20 15.75 mm² 4.5 x 3.5 VQFN (RKS) 20 11.25 mm² 4.5 x 2.5 VSSOP (DGS) 20 24.99 mm² 5.1 x 4.9
  • 2V~5.5V の V CC で動作
  • 最大 t pd:6ns (5V 時)
  • V OLP (代表値) (出力グランド・バウンス) < 0.8V (V CC = 3.3V、T A = 25℃)
  • V OHV (代表値) (出力 V OH アンダーシュート) > 2.3V (V CC = 3.3V、T A = 25℃)
  • すべてのポートで混在モード電圧動作をサポート
  • I off により部分的パワーダウン・モードでの動作をサポート
  • JESD 17 準拠で 250mA 超のラッチアップ性能
  • 2V~5.5V の V CC で動作
  • 最大 t pd:6ns (5V 時)
  • V OLP (代表値) (出力グランド・バウンス) < 0.8V (V CC = 3.3V、T A = 25℃)
  • V OHV (代表値) (出力 V OH アンダーシュート) > 2.3V (V CC = 3.3V、T A = 25℃)
  • すべてのポートで混在モード電圧動作をサポート
  • I off により部分的パワーダウン・モードでの動作をサポート
  • JESD 17 準拠で 250mA 超のラッチアップ性能

SN74LV541A デバイスは、2V~5.5V の V CC で動作するように設計されたオクタル・バッファ / ドライバです。

SN74LV541A デバイスは、2V~5.5V の V CC で動作するように設計されたオクタル・バッファ / ドライバです。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
6 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74LV541A 3 ステート出力、オクタル・バッファ / ドライバ データシート (Rev. N 翻訳版) PDF | HTML 英語版 (Rev.N) PDF | HTML 2023年 9月 11日
試験報告書 TI Power Reference Design for Xilinx(R) Virtex(R)-7 (VC709) (Rev. A) 2014年 12月 16日
ユーザー・ガイド TI Power Reference Design for Xilinx® Zynq 7000 (ZC702) (Rev. A) 2014年 12月 16日
試験報告書 PMP7977 Test Results (Rev. A) 2014年 6月 11日
試験報告書 TI Power Reference Design for Xilinx® Artix®-7 (AC701) 2014年 5月 12日
ユーザー・ガイド PMP7977 User's Guide 2013年 9月 11日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

14-24-LOGIC-EVM — 14 ピンから 24 ピンの D、DB、DGV、DW、DYY、NS、PW の各パッケージに封止した各種ロジック製品向けの汎用評価基板

14-24-logic-EVM 評価基板は、14 ピンから 24 ピンの D、DW、DB、NS、PW、DYY、DGV の各パッケージに封止した各種ロジック デバイスをサポートする設計を採用しています。

ユーザー ガイド: PDF | HTML
評価ボード

14-24-NL-LOGIC-EVM — 14 ピンから 24 ピンのリードなしパッケージ向け、ロジック製品の汎用評価基板

14-24-NL-LOGIC-EVM は、14 ピンから24 ピンの BQA、BQB、RGY、RSV、RJW、RHL の各パッケージに封止した各種ロジック デバイスや変換デバイスをサポートする設計を採用したフレキシブルな評価基板 (EVM) です。

ユーザー ガイド: PDF | HTML
シミュレーション・モデル

HSPICE MODEL OF SN74LV541A

SCEJ189.ZIP (100 KB) - HSpice Model
シミュレーション・モデル

SN74LV541A Behavioral SPICE Model

SCEM649.ZIP (7 KB) - PSpice Model
シミュレーション・モデル

SN74LV541A IBIS Model

SCEM144.ZIP (18 KB) - IBIS Model
部品表 (BOM)

PMP7977 BOM (Rev. A)

TIDR156A.PDF (595 KB)
PCB レイアウト

PMP7977 PCB

TIDU151.PDF (6781 KB)
回路図

PMP7977 Schematic (Rev. A)

TIDR155A.PDF (598 KB)
リファレンス・デザイン

PMP7977 — Artix 7 用アナログ・ソリューション

Artix 7 パワー・マネージメント・リファレンス・デザイン・ボードは、パワー・モジュール、リニア・レギュレータ、および PMBus 準拠のシステム・コントローラを使用して、DDR メモリ終端を含む、FPGA で必要になる、すべての必須のコア電圧および補助電圧を供給します。デジタル電源のグラフィカル・ユーザー・インターフェイスを使用して、ボードの電源レールの電圧および電流レベルを監視できます。
試験報告書: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
SOIC (DW) 20 オプションの表示
SOP (NS) 20 オプションの表示
SSOP (DB) 20 オプションの表示
TSSOP (PW) 20 オプションの表示
VQFN (RGY) 20 オプションの表示
VQFN (RKS) 20 オプションの表示
VSSOP (DGS) 20 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ