トップ

製品の詳細

パラメータ

Technology Family LVC VCC (Min) (V) 1.65 VCC (Max) (V) 5.5 Channels (#) 1 IOL (Max) (mA) 32 IOH (Max) (mA) -32 ICC (Max) (uA) 10 Input type Standard CMOS Output type Push-Pull Features Balanced outputs, Very high speed (tpd 5-10ns), Partial power down (Ioff), Over-voltage tolerant inputs Data rate (Mbps) 300 Rating Catalog open-in-new その他の 反転バッファ/ドライバ

パッケージ|ピン|サイズ

DSBGA (YZP) 5 2 mm² .928 x 1.428 DSBGA (YZV) 4 0 mm² .928 x .928 SOT-23 (DBV) 5 5 mm² 2.926 x 1.626 SOT-23 (DBV) 5 5 mm² 2.9 x 1.6 SOT-5X3 (DRL) 5 3 mm² 1.6 x 1.6 SOT-SC70 (DCK) 5 4 mm² 2 x 2.1 USON (DRY) 6 1 mm² 1.5 x 1 X2SON (DPW) 5 1 mm² .8 x .8 X2SON (DSF) 6 1 mm² 1 x 1 open-in-new その他の 反転バッファ/ドライバ

特長

  • Available in the Ultra-Small 0.64-mm2
    Package (DPW) with 0.5-mm Pitch
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages up to 5.5 V Allowing Down Translation to VCC
  • Max tpd of 3.3 ns at 3.3-V
  • Low Power Consumption, 10-μA Max ICC
  • ±24-mA Output Drive at 3.3-V
  • Ioff Supports Live-Insertion, Partial-Power-Down Mode, and Back-Drive Protection
  • Latch-Up Performance Exceeds 100 mA
    Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)
open-in-new その他の 反転バッファ/ドライバ

概要

This single inverter gate is designed for
1.65-V to 5.5-V VCC operation.

The SN74LVC1G04 device performs the Boolean function Y = A.

The CMOS device has high output drive while maintaining low static power dissipation over a broad VCC operating range.

The SN74LVC1G04 device is available in a variety of packages, including the ultra-small DPW package with a body size of 0.8 mm × 0.8 mm.

open-in-new その他の 反転バッファ/ドライバ
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 30
種類 タイトル 英語版のダウンロード 日付
* データシート SN74LVC1G04 Single Inverter Gate データシート 2014年 4月 23日
セレクション・ガイド Little Logic Guide 2014 2018年 7月 6日
アプリケーション・ノート Designing and Manufacturing with TI's X2SON Packages 2017年 8月 23日
アプリケーション・ノート How to Select Little Logic 2016年 7月 26日
アプリケーション・ノート Implications of Slow or Floating CMOS Inputs 2016年 6月 23日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets 2015年 12月 2日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新の英語版をダウンロード (Rev.AB) 2014年 11月 6日
ソリューション・ガイド LOGIC Pocket Data Book 2007年 1月 16日
その他の技術資料 Design Summary for WCSP Little Logic 2004年 11月 4日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution 2004年 6月 22日
ユーザー・ガイド Signal Switch Data Book 2003年 11月 14日
アプリケーション・ノート Use of the CMOS Unbuffered Inverter in Oscillator Circuits 2003年 11月 6日
その他の技術資料 Logic Cross-Reference 2003年 10月 7日
ユーザー・ガイド LVC and LV Low-Voltage CMOS Logic Data Book 2002年 12月 18日
アプリケーション・ノート Texas Instruments Little Logic Application Report 2002年 11月 1日
アプリケーション・ノート TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
その他の技術資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
アプリケーション・ノート 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA 2002年 5月 22日
アプリケーション・ノート Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
その他の技術資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
その他の技術資料 Military Low Voltage Solutions 2001年 4月 4日
アプリケーション・ノート Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
アプリケーション・ノート Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs 1997年 8月 1日
アプリケーション・ノート CMOS Power Consumption and CPD Calculation 1997年 6月 1日
アプリケーション・ノート LVC Characterization Information 1996年 12月 1日
アプリケーション・ノート Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
アプリケーション・ノート Live Insertion 1996年 10月 1日
ユーザー・ガイド Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
アプリケーション・ノート Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
$10.00
概要
Flexible EVM designed to support any device that has a DCK, DCT, DCU, DRL, or DBV package in a 5 to 8 pin count.
特長
  • Board design allows for versatility in evaluation
  • Supports a wide-range of logic devices
評価基板 ダウンロード
document-generic ユーザー・ガイド
$1,299.00
概要

DLP® LightCrafter™ 4500 開発モジュールは産業、医療、科学アプリケーション向けに、高い輝度と解像度を備えたフレキシブルな高精度ライト・ステアリング・ソリューションを実現します。DLP LightCrafter 4500 は 0.45 インチ WXGA チップセットを採用しており、高い解像度、輝度、プログラマビリティを小フォーム・ファクタで提供します。

DLP LightCrafter 4500 (...)

特長
  • 150 ルーメンの光出力 RGB LED ライト・エンジン
  • 0 ~ 5A LED ドライバ搭載のオンボード LED ドライバ
  • 同時 RGB LED 動作
  • DLP4500 の最大解像度(912 x 1140)に対応する高速パターン表示
    • 最大 4,225Hz のバイナリ・パターンレート
    • 最大 120Hz の 8 ビット・グレースケール・パターンレート
  • 最大 WXGA 解像度(1280 x 800)に対応する画像 / ビデオ表示
  • プログラマブルな極性と立ち上がり / 立ち下がり遅延制御を備えた設定可能な 2 つの I/O トリガ
  • パターン保存向け 32MB フラッシュ・メモリ
  • USB、Mini-HDMI、UART、FPD Link インターフェイス
  • USB ベースの API とホスト GUI
  • 小サイズ:122 x 115 x 48mm

利用可能なバージョン

テキサス・インスツルメンツの提供する無料ソフトウェア / ファームウェア・ダウンロードにより、DLP LightCrafter 4500 EVM の高いフレキシビリティと先進制御機能を活用できます。また、ソフトウェアと設計に関連する資料により、DLP LightCrafter 4500 に搭載されている 0.45 WXGA チップセットに基づくカスタム製品の迅速な開発が可能になります。
DLP LightCrafter 4500 EVM GUI:このソフトウェア・バンドルには、DLP LightCrafter 4500 との通信を容易にする PC ベース GUI(グラフィカル・ユーザー・インターフェイス)向けの実行可能ファイルとソース・ファイルが付属しています。ソース・ファイルはQT Library と QT (...)
評価基板 ダウンロード
$1,146.54
概要
J6Entry, RSP and TDA2E-17 CPU Board EVM is an evaluation platform designed to speed up development efforts and reduce time to market for Infotainment  reconfigurable Digital Cluster or Integrated Digital Cockpit and ADAS applications. The CPU board integrates key peripherals such as parallel (...)
特長
  • 2GB DDR3L
  • LP8733/LP8732 Power Solution
  • On-board eMMC, NAND, NOR
  • USB3, USB2, PCIe, Ethernet, COM8Q, CAN, MLB, MicroSD and HDMI connectors
評価基板 ダウンロード
$2,324.44
概要

The J6Entry/RSP EVM is an evaluation platform designed to speed up development efforts and reduce time to market for applications such as Infotainment, reconfigurable Digital Cluster or Integrated Digital Cockpit.

The main CPU board integrates these key peripherals such as Ethernet or HDMI, while the (...)

特長
  • 10.1" Display with capacitive Touch
  • JAMR3 Radio Tuner Application Board
  • 2GB DDR3L
  • LP8733/LP8732 Power Solution
  • On-board eMMC, NAND, NOR
  • USB3, USB2, PCIe, Ethernet, COM8Q, CAN, MLB, MicroSD and HDMI connectors
評価基板 ダウンロード
$485.00
概要
The Display Application Board is an application board to be used as a display plus multi-touch touch screen daughter board used on the J6Entry, RSP and TDA2E-17 CPU EVM boards.
特長
  • 10.1" AUO Display (1280X800) with capacitive Multi-Touch
  • 24 bit Parallel interface to the CPU board EVM
評価基板 ダウンロード
document-generic ユーザー・ガイド
$199.00
概要

The OPA547EVM is a platform for evaluating the OPA547 in a variety of circuit configurations. Circuit configuations include inverting/non-inverting gain, single/dual power supply, internal/external load and external reference. Access is provided to the Enable/Shutdown pin and LED's provide visual (...)

特長
  • Easily configured for most key Operational Amplifier circuits
  • Large heatsink allows operation with a wide variety of loads
  • LED indicators for Power On, Enable/Shutdown, and Thermal Shutdown
  • Surface mount pads are provided for small loads, and Banana jacks allow larger loads
評価基板 ダウンロード
document-generic ユーザー・ガイド
$999.00
概要

This board supports: TAS2555YZEVMTAS2557EVM and TAS2559EVM.

The Smart Amplifier Speaker Characterization Board, when used in conjunction with a supported TI Smart Amplifier and PurePath Console software, provides users the ability to measure speaker excursion, temperature and other parameters for (...)

特長
  • Easily and quickly characterize speakers
  • Quick connection to TI Smart Amplifier EVMs
  • Microphone included for SPL measurements
  • Laser input for speaker excursion measurements
評価基板 ダウンロード
document-generic ユーザー・ガイド
概要

DM38x デジタル・ビデオ評価モジュール(DVEVM)は、DM38x デジタル・メディア・プロセッサの迅速な評価と、IP セキュリティ・カメラ、アクション・カメラ、ドローン、ビデオ・ドアベル、車載デジタル・ビデオ・レコーダ(ドライブ・レコーダ)などのデジタル・ビデオ・アプリケーションの開発期間の短縮を可能にします。  デジタル・ビデオ評価モジュール(DVEVM)は、ARM 向けの開発に対応したアプリケーション・コード作成と、DM385 と DM388 の各デジタル・メディア・プロセッサ用の API を通じた HDVICP コプロセッサ・コアへのアクセスを可能にします。

特長
  • DM388 デジタル・メディア・プロセッサをベースとし、2Gb の DDR3 を搭載した開発ボード
  • コンポーネント I/O 経由のビデオ・キャプチャと NTSC または PAL 信号形式の出力
  • HDMI ビデオ出力
  • CSI2 とパラレル・カメラ入力
  • PCIe、2 x SATA、2 x イーサネット、2 x USB、オーディオ、SD カード・スロット
開発キット ダウンロード
document-generic ユーザー・ガイド
$699.00
概要

The K2G Evaluation Module (EVM) enables developers to immediately start evaluating the 66AK2Gx - 600MHz processor, and to accelerate the development of audio, industrial motor control, smart grid protection and other high reliability, real-time compute intensive applications.  Similar to (...)

特長
  • 66AK2G02 C66x DSP+ARM A15 Processor at 600MHz
  • 2-GByte DDR3L with ECC
  • TPS659118 PMIC
  • Audio and Serial expansion headers
  • Processor SDK Linux and TI-RTOS support
  • Supports Gigabit Ethernet
開発キット ダウンロード $699.00
概要

EVMK2GX(「K2G」とも呼ぶ)1GHz 評価モジュール(EVM)は 66AK2Gx プロセッサ・ファミリの迅速な評価のほか、オーディオ、産業用モーター制御、スマート・グリッド保護、高信頼性リアルタイム・コンピューティング集約型アプリケーションの迅速な開発を可能にします。  既存の KeyStone ベース SoC デバイスと同様に、66AK2Gx の DSP と ARM コアがシステム内のメモリとペリフェラルをすべて制御します。こうしたアーキテクチャは DSP または ARM を中心としたシステム設計を可能にし、ソフトウェアのフレキシビリティを最大限に高めます。

この EVM は Linux と TI-RTOS オペレーティング・システム向けプロセッサ SDK によりサポートされており、USB、PCIe、ギガビット・イーサネットなどの主要ペリフェラルに対応しています。  また、ボード・マネージメント・コントローラ、SD カード・スロット、オンボード XDS200 エミュレータも搭載していることから、ソフトウェアの評価とデバッグを容易にします。  K2G EVM はオーディオ・アプリケーション向けのオプションのコンパニオン・オーディオ・ドーター・カード(AUDK2G)に相互接続します。

特長
  • 1GHz で動作する 66AK2G12 C66x DSP+ARM A15 プロセッサ
  • ECC 付き 2GB DDR3L
  • TPS65911A PMIC
  • オーディオ / シリアル拡張ヘッダー
  • プロセッサ SDK は Linux と TI-RTOS をサポート
開発キット ダウンロード $1,049.00
概要

The K2G 1GHz High Secure Evaluation Module (EVM) enables developers to start  evaluating and testing the programming of the  high secure developmental version of the  66AK2Gx processor, and to accelerate the next stage of secure boot product development of audio and industrial real (...)

特長
  • 66AK2G12 C66x DSP+ARM A15 Processor at 1GHz
  • 2-GByte DDR3L with ECC
  • TPS65911A PMIC
  • Audio and serial expansion headers
  • Processor SDK Linux and TI-RTOS support

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SCEJ180.ZIP (86 KB) - HSpice Model
シミュレーション・モデル ダウンロード
SCEM216C.ZIP (45 KB) - IBIS Model
シミュレーション・モデル ダウンロード
SCEM644.ZIP (7 KB) - PSpice Model

リファレンス・デザイン

リファレンス・デザイン ダウンロード
TIDEP-01017
TIDEP-01017 このカスケード開発キットには、以下のような 2 つの主な使用事例があります。
  1. MMWCAS-DSP-EVM をキャプチャ・カードとして使用し、mmWave studio ツールと組み合わせて AWR2243 の 4 チップ・カスケード性能を包括的に評価するには、『TIDEP-01012 design guide』 (英語) をお読みください。
  2. MMWCAS-DSP-EVM を使用してレーダーのリアルタイム SW アプリケーションを開発するには、『TIDEP-01017 design guide』 (英語) をお読みください。

このリファレンス・デザインは、カスケード接続した画像処理レーダー・システムに関する処理の基礎を示します。カスケード接続した複数のレーダー・デバイスは、前方の長距離(LRR)ビーム成形アプリケーションに加えて、コーナーおよび側面のカスケード接続したレーダーやセンサ・フュージョン・システムにも対応できます。このリファレンス・デザインは、ADAS アプリケーションの開発とテストに適した、機能するソフトウェア評価プラットフォームを製作するための材料を、認定を受けたデベロッパーに提供します。このデザインは、複数の車載レーダー・フロント・エンド・サブシステムとアンテナ・サブシステムをサポートする基本プラットフォームの開発期間短縮に貢献します。

document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
AM572x 向け OPC UA データ・アクセス・サーバのリファレンス・デザイン
TIDEP0078 — OPC UA は、接続された機械間の相互運用性と通信を実現する Industry 4.0 向け産業用 M2M(マシン・ツー・マシン)プロトコルです。TIDEP0078 は、設計プロジェクトで採用される組込み OPC UA (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
グリッド・アプリケーションを過渡から保護するフラットクランプ TVS(過渡電圧サプレッサ)ベースのリファレンス・デザイン
TIDA-010008 — This reference design features multiple approaches for  protecting AC or DC analog input, DC analog output, AC or DC binary input, digital output with a high side or low side driver, LCD bias supply, USB interfaces (power and data) and onboard power supplies with 24, 12 or 5V input used in (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.B)
リファレンス・デザイン ダウンロード
レーダーと電子戦の各アプリケーション向け、マルチチャネル RF トランシーバのリファレンス・デザイン
TIDA-010132 — This reference design, an 8-channel analog front end (AFE), is demonstrated using two AFE7444 4-channel RF transceivers and a LMK04828-LMX2594 based clocking subsystem which can enable designs to scale to 16 or more channels. Each AFE channel consists of a 14-bit, 9-GSPS DAC and a 3-GSPS ADC that is (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
シングル・チップ・ドライブ、産業用通信およびモーター制御用
TIDEP0025 この TI Design は、位置エンコーダとロータリー・エンコーダ向けの HEIDENHAIN EnDat 2.2 規格に基づいて、ハードウェア・インターフェイス・ソリューションを実装します。設計者はこのプラットフォームを活用して、幅広い産業用オートメーション機器でリアルタイム EtherCAT 通信規格を実装することもできます。産業用オートメーション、ファクトリ・オートメーション、産業用通信などのアプリケーションで、小型フットプリントと低消費電力のシングルチップ・ソリューションを実現できます。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.B)
リファレンス・デザイン ダウンロード
DLP 0.45 WXGA チップセット・リファレンス・デザイン
DLP4500-C350REF このリファレンス・デザインは、DLP® 0.45” WXGA チップセットを備え、DLP® LightCrafter™ 4500 (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
DLP®テクノロジーを使用する3Dマシン・ビジョン・アプリケーション用の高精度ポイント・クラウド・ジェネレーション
TIDA-00254 LightCrafter™ シリーズ・コントローラ向けに TI の DLP® Advanced Light Control(高度な照明制御)ソフトウェア開発キット(SDK)を採用した 3D マシン・ビジョン・リファレンス・デザインで、TI (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
光学スイッチを使用する破損ワイヤ検出のリファレンス・デザイン
TIDA-01509 — This reference design shows a compact implementation of 16 isolated digital input channels using TI's ISO121x devices. The design is split into two groups of eight channels each. A broken wire detection can be executed using only one additional optical switch for each channel or two optical switches (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
最大 SNR とサンプル・レートのためにジッタを最適化する 20 ビット絶縁型データ・アクイジションのリファレンス・デザイン
TIDA-01035 — The TIDA-01035 is a 20-bit, 1 MSPS isolated analog input data acquisition reference design demonstrating how to resolve and optimize performance challenges typical of digitally isolated data acquisition systems.
  • Significantly improves high frequency AC signal chain performance (SNR  and THD) by (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
ARM MPU、内蔵型 BiSS C マスター・インターフェイス付き
TIDEP0022 PRU-ICSS(産業用通信サブシステム用の BiSS C Master プロトコル)を実装。このリファレンス・デザインは、包括的な資料と、プログラマブル・リアルタイム・ユニット(PRU)用のソース・コードを提供します。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
HIPERFACE DSL Master インターフェイスを統合した ARM MPU、リファレンス・デザイン
TIDEP0035 Implementation of HIPERFACE DSL Master protocol on Industrial Communication Sub-System (PRU-ICSS). The two wire interface allows for integration of position feedback wires into motor cable.  Complete solution consists of AM437x PRU-ICSS firmware and TIDA-00177 transceiver reference design.
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
EnDat 2.2 システム、リファレンス・デザイン
TIDEP0050 The TIDEP0050 TI Design implements the EnDat 2.2 Master protocol stack and hardware interface solution based on the HEIDENHAIN EnDat 2.2 standard for position or rotary encoders. The design is composed of the EnDat 2.2 Master protocol stack, half-duplex communications using RS485 transceivers and (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
オーディオ・アクセサリをサポートする USB Type-C パワーパス保護機能のリファレンス・デザイン
TIDA-03030 — The TIDA-03030 reference design provides a robust protection solution for the power path in USB Type-C™ applications. The design protects the power path from overvoltage, overcurrent, hot-plug, and reverse-current events by leveraging the TPS25923 (eFuse) and CSD17571Q2 (reverse-blocking FET (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
AC 結合 RS-485 のリファレンス・デザイン
TIDA-01171 — The TIDA-01171 reference design allows for RS-485 communication over an AC-coupled link, even at very low data rates.  This allows for nodes to communicate even when large ground potential differences exist between nodes.  Using AC coupling also helps to protect transceivers from bus (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
キャパシタ方式タッチスクリーン・ディスプレイのリファレンス・デザイン
TIDEP0015 静電容量式タッチスクリーン・ディスプレイは一般的に、従来型の抵抗性タッチスクリーン・ディスプレイより高い品質を実現します。このリファレンス・デザインでは、静電容量式タッチスクリーン・ディスプレイと Sitara AM437x プロセッサのインターフェイスを確立する方法を示します。このディスプレイには、自らの I2C ポートを経由して AM437x とのインターフェイスを確立する、統合型のタッチスクリーン・コントローラが内蔵されています。

 

document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
RS-485 2 線式全二重のリファレンス・デザイン
TIDA-00862 — The design enables full duplex RS-485 communications over a single pair of conductors rather than four by utilizing bus contention. By adding small-valued serial resistors to the bus lines to limit currents, a tri-stated differential bus is allowed and the SN65HVD96 SymPol transciver can be used to (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
オートモーティブ・マルチフェーズ同期整流・降圧パワー・モジュール・リファレンス・デザイン
PMP10979 The PMP10979 is a highly efficient, multi-phase synchronous buck power module. The input voltage range is 11V to 24.30V, with an output of 13.50V at 95A. The design is intended for automotive applications.
document-generic 回路 document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
DSBGA (YZP) 5 オプションの表示
DSBGA (YZV) 4 オプションの表示
SC70 (DCK) 5 オプションの表示
SON (DRY) 6 オプションの表示
SON (DSF) 6 オプションの表示
SOT-23 (DBV) 5 オプションの表示
SOT-5X3 (DRL) 5 オプションの表示
X2SON (DPW) 5 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示