トップ

製品の詳細

パラメータ

Technology Family LVC VCC (Min) (V) 1.65 VCC (Max) (V) 5.5 Channels (#) 1 Inputs per channel 2 IOL (Max) (mA) 32 IOH (Max) (mA) -32 Input type Standard CMOS Output type Push-Pull Features Partial Power Down (Ioff), Over-Voltage Tolerant Inputs, Ultra High Speed (tpd <5ns) Data rate (Max) (Mbps) 100 Rating Automotive Operating temperature range (C) -40 to 125, -40 to 85 open-in-new その他の AND ゲート

パッケージ|ピン|サイズ

SOT-23 (DBV) 5 5 mm² 2.9 x 1.6 SOT-SC70 (DCK) 5 4 mm² 2 x 2.1 USON (DRY) 6 1 mm² 1.5 x 1 open-in-new その他の AND ゲート

特長

  • 車載アプリケーション用にAEC-Q100認定済み:
    • デバイス温度グレード1: -40℃~+125℃、TA
  • 5V VCC 動作に対応
  • 過電圧許容の入力により 5.5V までの電圧に対応
  • VCC への降圧変換をサポート
  • 低消費電力、最大 ICC 10µA
  • 3.3V において ±24mA の出力駆動能力
  • Ioff により活線挿抜、部分的パワーダウン・モード、バック・ドライブ保護をサポート
  • JESD 78、Class II 準拠で 100mA 超の
    ラッチアップ性能
  • JESD 22を超えるESD保護
    • 2000V、人体モデル(A114-A)
    • 200V、マシン・モデル(A115-A)
    • 1000V、デバイス帯電モデル(C101)

All trademarks are the property of their respective owners.

open-in-new その他の AND ゲート

概要

この単一 2 入力の正 AND ゲートは、1.65V~5.5V の VCC で動作するよう設計されています。

SN74LVC1G08-Q1 デバイスは、ブール関数 を正論理で実行します。

このデバイスは、Ioff を使用する部分的パワーダウン・アプリケーション用に完全に動作が規定されています。Ioff 回路が出力をディセーブルするため、電源オフ時にデバイスに電流が逆流して損傷を引き起こすことを防止できます。

CMOS デバイスは出力駆動能力が大きく、広い VCC 動作範囲にわたって、静止電力消費が低く保たれます。

SN74LVC1G08 は、本体サイズ 1.45mm × 1.00mm の小型 DRY パッケージなど、各種のパッケージで供給されます。

open-in-new その他の AND ゲート
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 31
種類 タイトル 英語版のダウンロード 日付
* データシート SN74LVC1G08-Q1 単一 2 入力の正論理 AND ゲート データシート (Rev. G 翻訳版) 英語版をダウンロード (Rev.G) 2019年 8月 28日
アプリケーション・ノート SN74LVC1G08-Q1 FIT Rate, Failure Mode Distribution 2019年 12月 30日
セレクション・ガイド Little Logic Guide 2014 2018年 7月 6日
アプリケーション・ノート How to Select Little Logic 2016年 7月 26日
アプリケーション・ノート Implications of Slow or Floating CMOS Inputs 2016年 6月 23日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets 2015年 12月 2日
その他の技術資料 車載用ロジック・デバイス 英語版をダウンロード 2015年 2月 4日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新の英語版をダウンロード (Rev.AB) 2014年 11月 6日
ソリューション・ガイド LOGIC Pocket Data Book 2007年 1月 16日
その他の技術資料 Design Summary for WCSP Little Logic 2004年 11月 4日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution 2004年 6月 22日
ユーザー・ガイド Signal Switch Data Book 2003年 11月 14日
アプリケーション・ノート Use of the CMOS Unbuffered Inverter in Oscillator Circuits 2003年 11月 6日
その他の技術資料 Logic Cross-Reference 2003年 10月 7日
ユーザー・ガイド LVC and LV Low-Voltage CMOS Logic Data Book 2002年 12月 18日
アプリケーション・ノート Texas Instruments Little Logic Application Report 2002年 11月 1日
アプリケーション・ノート TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
その他の技術資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
アプリケーション・ノート 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA 2002年 5月 22日
アプリケーション・ノート Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
その他の技術資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
その他の技術資料 Military Low Voltage Solutions 2001年 4月 4日
アプリケーション・ノート Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
アプリケーション・ノート Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs 1997年 8月 1日
アプリケーション・ノート CMOS Power Consumption and CPD Calculation 1997年 6月 1日
アプリケーション・ノート LVC Characterization Information 1996年 12月 1日
アプリケーション・ノート Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
アプリケーション・ノート Live Insertion 1996年 10月 1日
ユーザー・ガイド Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
アプリケーション・ノート Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
$10.00
概要
Flexible EVM designed to support any device that has a DCK, DCT, DCU, DRL, or DBV package in a 5 to 8 pin count.
特長
  • Board design allows for versatility in evaluation
  • Supports a wide-range of logic devices
評価基板 ダウンロード
document-generic ユーザー・ガイド
概要

DIP-Adapter-EVM は、オペアンプの迅速なプロトタイプ製作とテストを可能にする評価モジュールです。小型の表面実装 IC とのインターフェイスを迅速、容易、低コストで実現します。付属の Samtec 端子ストリップか、回路への直接配線により、サポートされているオペアンプを接続できます。

DIP-Adapter-EVM キットは、業界標準の最も一般的なパッケージをサポートしています:

  • D と U(SOIC-8)
  • PW(TSSOP-8)
  • DGK(MSOP-8、VSSOP-8)
  • DBV(SOT23-6、SOT23-5、SOT23-3)
  • DCK(SC70-6、SC70-5)
  • DRL(SOT563-6)
特長
  • SMT IC のプロトタイプ製作を簡素化
  • 6 種類の一般的なパッケージ・タイプをサポート
  • 低コスト

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SCEM642.ZIP (7 KB) - PSpice Model

リファレンス・デザイン

REFERENCE DESIGNS ダウンロード
シングル・コア電圧アプリケーション・プロセッサを使用するフロント・カメラ・システム向け車載電源設計
TIDA-00803 — この TI Design リファレンス・デザインは、フロント・カメラとリア・カメラの各アプリケーションに注目し、各種 ADAS プロセッサに適した、広範囲で利用可能な車載電源ソリューションを実現します。このデザインは 4V ~ 48V の入力電圧範囲に対応し、ディスクリート部品から、一般的なプロセッサ用電源電圧レールを供給します。この方法でデザインの多様性を高めると同時に、車載エレクトロニクス・サブシステムの製造に関連する車載準拠の EMI / EMC 規制要件を達成できるように設計者を支援する最適化レイアウトを実現します。
document-generic 回路 document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SC70 (DCK) 5 オプションの表示
SON (DRY) 6 オプションの表示
SOT-23 (DBV) 5 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

Combining Power Good Signals

How to overcome parasitic capacitance when using power good signals.

投稿日: 16-Jan-2017
時間: 02:20

関連ビデオ