トップ

製品の詳細

パラメータ

Technology Family LVC Input type Standard CMOS Output type Push-Pull VCC (Min) (V) 1.65 VCC (Max) (V) 5.5 Channels (#) 1 Clock Frequency (Max) (MHz) 150 ICC (uA) 10 IOL (Max) (mA) 32 IOH (Max) (mA) -32 Features Balanced outputs Rating Automotive open-in-new その他の D タイプ・フリップフロップ

パッケージ|ピン|サイズ

SOT-SC70 (DCK) 5 4 mm² 2 x 2.1 open-in-new その他の D タイプ・フリップフロップ

特長

  • 車載アプリケーションに対応
  • 下記内容でAEC-Q100認定済み:
    • ±4000V、人体モデル(HBM) ESD分類レベル3A
    • ±1000V、荷電デバイス・モデル(CDM) ESD分類レベルC5
  • 5V VCC動作をサポート
  • 5.5Vまでの入力電圧に対応
  • VCCへの降圧変換をサポート
  • 3.3Vおよび50pF負荷で最大tpdが6ns
  • 低消費電力、最大ICC 10µA
  • 3.3Vにおいて±24mAの出力駆動能力
  • Ioffにより部分的パワーダウン・モードおよびバック・ドライブ保護をサポート

All trademarks are the property of their respective owners.

open-in-new その他の D タイプ・フリップフロップ

概要

SN74LVC1G79-Q1デバイスは車載用AEC-Q100認定済みのシングル正エッジ・トリガ、Dタイプ・フリップ・フロップで、1.65V~5.5VのVCCで動作するよう設計されています。

データ(D)入力のデータがセットアップ時間の要件と合致すると、クロック・パルスが正に変化するエッジで、データがQ出力へ転送されます。クロックのトリガは電圧レベルで発生し、クロック・パルスの立ち上がり時間とは直接関係しません。ホールド時間のインターバルの後で、出力のレベルに影響を及ぼすことなく、D入力のデータが変化できます。

このデバイスは、Ioffを使用する部分的パワーダウン・アプリケーション用に完全に動作が規定されています。Ioff回路は、デバイスの電源がオフになったとき、出力をディセーブルします。これによってデバイスへの電流の逆流が抑止され、デバイスが損傷から保護されます。

open-in-new その他の D タイプ・フリップフロップ
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 30
種類 タイトル 英語版のダウンロード 日付
* データシート SN74LVC1G79-Q1シングル正エッジ・トリガ、Dタイプ・フリップ・フロップ データシート 英語版をダウンロード 2017年 7月 3日
セレクション・ガイド Little Logic Guide 2014 2018年 7月 6日
セレクション・ガイド Logic Guide 2017年 6月 12日
アプリケーション・ノート How to Select Little Logic 2016年 7月 26日
アプリケーション・ノート Implications of Slow or Floating CMOS Inputs 2016年 6月 23日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets 2015年 12月 2日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新の英語版をダウンロード (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book 2007年 1月 16日
その他の技術資料 Design Summary for WCSP Little Logic 2004年 11月 4日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution 2004年 6月 22日
ユーザー・ガイド Signal Switch Data Book 2003年 11月 14日
アプリケーション・ノート Use of the CMOS Unbuffered Inverter in Oscillator Circuits 2003年 11月 6日
その他の技術資料 Logic Cross-Reference 2003年 10月 7日
ユーザー・ガイド LVC and LV Low-Voltage CMOS Logic Data Book 2002年 12月 18日
アプリケーション・ノート Texas Instruments Little Logic Application Report 2002年 11月 1日
アプリケーション・ノート TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
その他の技術資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
アプリケーション・ノート 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA 2002年 5月 22日
アプリケーション・ノート Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
その他の技術資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
その他の技術資料 Military Low Voltage Solutions 2001年 4月 4日
アプリケーション・ノート Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
アプリケーション・ノート Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs 1997年 8月 1日
アプリケーション・ノート CMOS Power Consumption and CPD Calculation 1997年 6月 1日
アプリケーション・ノート LVC Characterization Information 1996年 12月 1日
アプリケーション・ノート Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
アプリケーション・ノート Live Insertion 1996年 10月 1日
ユーザー・ガイド Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
アプリケーション・ノート Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
$10.00
概要
Flexible EVM designed to support any device that has a DCK, DCT, DCU, DRL, or DBV package in a 5 to 8 pin count.
特長
  • Board design allows for versatility in evaluation
  • Supports a wide-range of logic devices

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SCEM367.ZIP (46 KB) - IBIS Model

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SC70 (DCK) 5 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ