トップ

製品の詳細

パラメータ

Features Enable Pin Frequency (Max) (kHz) 12500 VCCA (Min) (V) 0.85 VCCA (Max) (V) 5.5 VCCB (Min) (V) 1.65 VCCB (Max) (V) 5.5 Supply restrictions VCCA<=VCCB Rating Automotive Operating temperature range (C) -40 to 125 open-in-new その他の I2C レベル・シフタ、バッファ、ハブ

パッケージ|ピン|サイズ

VSSOP (DCU) 8 6 mm² 2 x 3.1 open-in-new その他の I2C レベル・シフタ、バッファ、ハブ

特長

  • 2-Bit bidirectional translator for SDA and SCL lines in mixed-mode I2C applications
  • Standard-mode, fast-mode, and fast-mode plus I2C and SMBus compatible
  • I3C compatible (12.5 MHz supported)
  • Allows voltage-level translation between
    • 0.9-V VREF1 and 1.8-V, 2.5-V, 3.3-V, or 5-V VREF2
    • 1.2-V VREF1 and 1.8-V, 2.5-V, 3.3-V, or 5-V VREF2
    • 1.8-V VREF1 and 2.5-V, 3.3-V, or 5-V VREF2
    • 2.5-V VREF1 and 3.3-V or 5-V VREF2
    • 3.3-V VREF1 and 5-V VREF2
  • Provides bidirectional voltage translation with no direction Pin
  • Low ON-state resistance between input and output ports provides less signal distortion
  • Open-drain I2C I/O ports (SCL1, SDA1, SCL2, and SDA2)
  • 5-V Tolerant I2C I/O ports to support mixed-mode signal operation
  • High-impedance SCL1, SDA1, SCL2, and SDA2 pins for EN = Low
  • Lockup-free operation for isolation when EN = Low
  • Flow-through pinout for ease of printed-circuit-board trace routing
  • ESD lrotection Exceeds JESD 22
    • 2000-V human-body model (A114-A)
    • 1000-V charged-device model (C101)
open-in-new その他の I2C レベル・シフタ、バッファ、ハブ

概要

The TCA39306-Q1 is a dual bidirectional voltage-level translator compatible with I2C, SMBus, and I3C with an enable (EN) input, and is operational from 0.9-V to 3.3-V VREF1 and 1.8-V to 5.5-V VREF2.

The device allows bidirectional voltage translations between 0.85 V and 5 V, without the use of a direction pin. The low ON-state resistance (RON) of the switch allows connections to be made with minimal propagation delay. When EN is high, the translator switch is ON, and the SCL1 and SDA1 I/O are connected to the SCL2 and SDA2 I/O, respectively, allowing bidirectional data flow between ports. When EN is low, the translator switch is off, and a high-impedance state exists between ports.

In addition to voltage translation, the TCA39306-Q1 can be used to isolate a higher speed bus from a lower speed bus by controlling the EN pin to disconnect the slower bus during fast-mode communication.

open-in-new その他の I2C レベル・シフタ、バッファ、ハブ
ダウンロード

技術資料

star = TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 2
種類 タイトル 英語版のダウンロード 日付
* データシート TCA39306-Q1 Dual Bidirectional I2C Bus and SMBus Voltage-Level Translator データシート 2012年 2月 16日
機能安全情報 TCA39306-Q1 Functional Safety, FIT Rate, Failure Mode Distribution, and Pin FMA 2021年 3月 31日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価ボード ダウンロード
document-generic ユーザー・ガイド
99
概要

この EVM (評価基板) は、調整可能な複数のプルアップ抵抗とバス静電容量を通じて、構成可能な各種負荷条件を実現します。その結果、設計者の皆様は、開発中システムでこのデバイスの性能を簡単にテストすることができます。

特長
  • 容量性負荷を構成するための複数の DIP スイッチ
  • TCA39306DDF と TCA39306DTM パッケージ向けのレイアウトを実施済みですが、IC は実装されていません
  • 調整可能な複数のプルアップ抵抗

設計ツールとシミュレーション

シミュレーション・ツール ダウンロード
PSpice® for TI design and simulation tool
PSPICE-FOR-TI — PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを活用して、複雑なミックスド・シグナル設計のシミュレーションを実施することができます。完成度の高い最終機器を設計し、レイアウトの確定や製造開始より前に、ソリューションのプロトタイプを製作することができます。この結果、市場投入期間の短縮と開発コストの削減を実現できます。 

設計とシミュレーション向けのツールである PSpice for TI の環境内で、各種 TI デバイスの検索、製品ラインアップの参照、テスト・ベンチの起動、設計のシミュレーションを実施し、選定したデバイスをさらに分析することができます。また、複数の TI デバイスを組み合わせてシミュレーションを実行することもできます。

事前ロード済みの複数のモデルで構成されたライブラリ全体に加えて、PSpice for TI ツール内で各種 TI デバイスの最新の技術関連資料に簡単にアクセスすることもできます。開発中のアプリケーションに適したデバイスを選定できたことを確認した後、TI 製品の購入ページにアクセスして、その製品を購入することができます。 

PSpice for TI を使用すると、回路の検討から設計の開発や検証まで、作業の進展に合わせて設計サイクルの各段階で、シミュレーションのニーズに適した各種ツールにアクセスできます。コスト不要で入手でき、開発を容易に開始できます。設計とシミュレーションに適した PSpice スイートをダウンロードして、今すぐ設計を開始してください。

 開発の開始

  1. PSpice for TI シミュレータへのアクセスの申請
  2. ダウンロードとインストール
  3. シミュレーション方法説明ビデオのご視聴
特長
  • Cadence の PSpice テクノロジーを活用
  • デジタル・モデル・スイートが付属する事前インストール済みのライブラリを活用して、ワーストケース・タイミング分析を実現可能
  • 動的更新により、最新のデバイス・モデルに確実にアクセス可能
  • 精度の低下を招かずに、シミュレーション速度を重視して最適化済み
  • 複数製品の同時分析をサポート
  • OrCAD Capture フレームワークを土台とし、業界で最も幅広く使用されている回路図のキャプチャとシミュレーションの環境へのアクセスを実現
  • オフライン作業が可能
  • 以下の点を含め、多様な動作条件とデバイス公差にまたがって設計を検証
    • 自動的な測定と後処理
    • モンテカルロ分析法
    • ワーストケース分析
    • 熱解析
シミュレーション・ツール ダウンロード
SPICE ベースのアナログ・シミュレーション・プログラム
TINA-TI TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft の製品であり、TI (テキサス・インスツルメンツ) 専用です。無償バージョンはフル機能ですが、フル・バージョンの TINA のすべての機能をサポートしているわけではありません。

使用可能な TINA-TI モデルの詳細なリストは、次の場所をご覧ください。SpiceRack -- 包括的なリスト 

設計の支援として、HSpice モデルが必要な場合:TI の HSpice モデル・コレクションは、こちらで見つかります。

設計ツール ダウンロード
I2C designer tool
I2C-DESIGNER — I2C Designer ツールを使用すると、I2C ベースの設計で、アドレッシング、電圧レベル、周波数に関する競合を迅速に解決できます。マスター入力とスレーブ入力に関する指定を行い、I2C ツリーを自動的に生成すること、またはカスタム・ソリューションを構築することができます。設計者の皆様はこのツールを使用すると、時間を節約できます。また、Ack (確認応答) の欠落に対するデバッグ、プルアップ抵抗の選定、I2C バス上での最大静電容量負荷の準拠に関するガイドラインを参照し、I2C 規格に準拠することもできます。
特長
  • GUI ベースの Web アプリケーション
  • エクスポート可能な設計
  • JSON ファイル・アップローダー
  • 部品表 (BOM) 生成機能

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
VSSOP (DCU) 8 オプションの表示

購入と品質

含まれる情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ