ホーム インターフェイス I2C & I3C ICs I2C 汎用 I/O (GPIO)

TCA6418E

アクティブ

割り込み、リセット / 構成レジスタ搭載、18 ビット 1.65V ~ 3.6V I2C/SMBus I/O エクスパンダ

製品詳細

Number of I/Os 18 Features 1-MHz maximum frequency, Configuration registers, Interrupt pin, Reset pin Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 3.6 Addresses 1 Rating Catalog Frequency (max) (MHz) 1 Operating temperature range (°C) -40 to 85
Number of I/Os 18 Features 1-MHz maximum frequency, Configuration registers, Interrupt pin, Reset pin Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 3.6 Addresses 1 Rating Catalog Frequency (max) (MHz) 1 Operating temperature range (°C) -40 to 85
DSBGA (YFP) 25 6.75999999999999792000000000000016 mm² 2.5999999999999996 x 2.5999999999999996
  • Operating Power-Supply Voltage Range of 1.65 V to 3.6 V
  • 18 GPIOs Configurable as Inputs or Outputs
  • ESD Protection Exceeds JESD 22 on Non-GPIO Pins
    • 2000-V Human Body Model (A114-A)
    • 1000-V Charged Device Model (C101)
  • Low Standby (Idle) Current Consumption: 3 µA
  • Supports 1-MHz Fast Mode Plus I2C Bus
  • Open-Drain Active-Low Interrupt Output, Asserted When Key is Pressed
    or Key is Released
  • Selectable Debounce Time of 50 µs
  • Schmitt-Trigger Action Allows Slow Input Transition and
    Better Switching Noise Immunity at the SCL and SDA Inputs:
    Typical Vhys at 1.8 V is 0.18 V
  • Latch-Up Performance Exceeds 200 mA Per JESD 78, Class II
  • Very Small Package
    • WCSP (YFP): 2 mm × 2 mm; 0.4 mm pitch
  • Operating Power-Supply Voltage Range of 1.65 V to 3.6 V
  • 18 GPIOs Configurable as Inputs or Outputs
  • ESD Protection Exceeds JESD 22 on Non-GPIO Pins
    • 2000-V Human Body Model (A114-A)
    • 1000-V Charged Device Model (C101)
  • Low Standby (Idle) Current Consumption: 3 µA
  • Supports 1-MHz Fast Mode Plus I2C Bus
  • Open-Drain Active-Low Interrupt Output, Asserted When Key is Pressed
    or Key is Released
  • Selectable Debounce Time of 50 µs
  • Schmitt-Trigger Action Allows Slow Input Transition and
    Better Switching Noise Immunity at the SCL and SDA Inputs:
    Typical Vhys at 1.8 V is 0.18 V
  • Latch-Up Performance Exceeds 200 mA Per JESD 78, Class II
  • Very Small Package
    • WCSP (YFP): 2 mm × 2 mm; 0.4 mm pitch

The TCA6418E is a 18 channel GPIO expansion device with integrated ESD protection. It can operate from 1.65 V to 3.6 V and has 18 general purpose inputs/outputs (GPIO) that can be used via the I2C interface [serial clock (SCL), serial data (SDA)].

The major benefit of this device is it frees up the processor from having to individually monitor changes in multiple inputs and also frees up the GPIOs on the processor to drive other outputs.. This provides power and bandwidth savings. The TCA6418E is also ideal for usage with processors that have limited GPIOs.

The TCA6418E is a 18 channel GPIO expansion device with integrated ESD protection. It can operate from 1.65 V to 3.6 V and has 18 general purpose inputs/outputs (GPIO) that can be used via the I2C interface [serial clock (SCL), serial data (SDA)].

The major benefit of this device is it frees up the processor from having to individually monitor changes in multiple inputs and also frees up the GPIOs on the processor to drive other outputs.. This provides power and bandwidth savings. The TCA6418E is also ideal for usage with processors that have limited GPIOs.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
6 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート I2C Controlled 18 Channel GPIO Expander データシート 2012年 9月 5日
アプリケーション・ノート I2C Dynamic Addressing 2019年 4月 25日
アプリケーション・ノート Choosing the Correct I2C Device for New Designs PDF | HTML 2016年 9月 7日
アプリケーション・ノート Understanding the I2C Bus PDF | HTML 2015年 6月 30日
アプリケーション・ノート Maximum Clock Frequency of I2C Bus Using Repeaters 2015年 5月 15日
アプリケーション・ノート I2C Bus Pull-Up Resistor Calculation PDF | HTML 2015年 2月 13日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

設計ツール

I2C-DESIGNER — I2C designer tool

I2C Designer ツールを使用すると、I2C ベースの設計で、アドレッシング、電圧レベル、周波数に関する競合を迅速に解決できます。マスター入力とスレーブ入力に関する指定を行い、I2C ツリーを自動的に生成すること、またはカスタム・ソリューションを構築することができます。設計者の皆様はこのツールを使用すると、時間を節約できます。また、Ack (確認応答) の欠落に対するデバッグ、プルアップ抵抗の選定、I2C バス上での最大静電容量負荷の準拠に関するガイドラインを参照し、I2C 規格に準拠することもできます。
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 ダウンロード
DSBGA (YFP) 25 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ