リモート 8 ビット I2C と 低消費電力 I/O エクスパンダー、割り込み出力、コンフィギュレーション・レジスタ付

トップ

製品の詳細

パラメータ

Number of I/Os 8 Features Configuration registers, Interrupt pin VCC (Min) (V) 1.65 VCC (Max) (V) 5.5 Addresses 8 Rating Catalog Frequency (Max) (kHz) 400 Operating temperature range (C) -40 to 85 open-in-new その他の I2C 汎用 I/Os(GPIOs)

パッケージ|ピン|サイズ

SOIC (DW) 16 77 mm² 10.3 x 7.5 TSSOP (PW) 16 22 mm² 5 x 4.4 open-in-new その他の I2C 汎用 I/Os(GPIOs)

特長

  • Low Standby Current Consumption
  • I2C to Parallel Port Expander
  • Open-Drain Active-Low Interrupt Output
  • Operating Power-Supply Voltage Range of 1.65 V to 5.5 V
  • 5-V Tolerant I/O Ports
  • 400-kHz Fast I2C Bus
  • Three Hardware Address Pins Allow up to Eight Devices on the I2C/SMBus
  • Input and Output Configuration Register
  • Polarity Inversion Register
  • Internal Power-On Reset
  • Power-Up With All Channels Configured as Inputs
  • No Glitch on Power Up
  • Noise Filter on SCL/SDA Inputs
  • Latched Outputs With High-Current Drive Maximum Capability for Directly Driving LEDs
  • Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 1000-V Charged-Device Model (C101)
open-in-new その他の I2C 汎用 I/Os(GPIOs)

概要

The TCA9534A is a 16-pin device that provides 8 bits of general purpose parallel input and output (I/O) expansion for the two-line bidirectional I2C bus (or SMBus) protocol. The device can operate with a power supply voltage ranging from 1.65 V to 5.5 V, which allows for use with a wide range of devices. The device supports both 100-kHz (Standard-mode) and 400-kHz (Fast-mode) clock frequencies. I/O expanders such as the TCA9534A provide a simple solution when additional I/Os are needed for switches, sensors, push-buttons, LEDs, fans, and other similar devices.

The features of the TCA9534A include an interrupt that is generated on the INT pin. This allows the master to know when an input port changes state. The A0, A1, and A2 hardware selectable address pins allow up to eight TCA9534A devices on the same I2C bus. The device can also be reset to its default sate by cycling the power supply and causing a power-on reset.

open-in-new その他の I2C 汎用 I/Os(GPIOs)
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 7
種類 タイトル 英語版のダウンロード 日付
* データシート TCA9534A Low Voltage 8-Bit I2C and SMBUS Low-Power I/O Expander With Interrupt Output and Configuration Registers データシート 2017年 1月 19日
アプリケーション・ノート I2C Dynamic Addressing 2019年 4月 25日
アプリケーション・ノート AR without a name 2016年 9月 7日
アプリケーション・ノート Understanding the I2C Bus 2015年 6月 30日
アプリケーション・ノート Maximum Allowed Frequency on I2C Bus Using Repeaters 2015年 5月 15日
アプリケーション・ノート I2C Bus Pull-Up Resistor Calculation 2015年 2月 13日
ユーザー・ガイド IO Expander EVM User's Guide 2014年 7月 25日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
$49.00
概要

IO エクスパンダ評価モジュールは、TI の SMBus と I2C IO エクスパンダ・ラインの評価を可能にします。TCA6424ATCA9539 が基板に組み込まれており、24 ピンの TSSOP フットプリントは TCA6408ATCA6416ATCA9534TCA9534ATCA9535TCA9538TCA9554TCA9554ATCA9555 をサポートしています。

特長
  • LED または ヘッダへの取り出しによる IO エクスパンダの評価
  • オンボードのプッシュ・ボタン・スイッチによる入力評価
  • 各 IO エクスパンダに必要な機能を含むサンプル・コード

ソフトウェア開発

ファームウェア ダウンロード
SLVC564A.ZIP (2137 KB)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SCPM037.ZIP (148 KB) - IBIS Model
シミュレーション・ツール ダウンロード 設計ツール ダウンロード
I2C designer tool
I2C-DESIGNER — I2C Designer ツールを使用すると、I2C ベースの設計で、アドレッシング、電圧レベル、周波数に関する競合を迅速に解決できます。マスター入力とスレーブ入力に関する指定を行い、I2C ツリーを自動的に生成すること、またはカスタム・ソリューションを構築することができます。設計者の皆様はこのツールを使用すると、時間を節約できます。また、Ack (確認応答) の欠落に対するデバッグ、プルアップ抵抗の選定、I2C バス上での最大静電容量負荷の準拠に関するガイドラインを参照し、I2C 規格に準拠することもできます。
特長
  • GUI ベースの Web アプリケーション
  • エクスポート可能な設計
  • JSON ファイル・アップローダー
  • 部品表 (BOM) 生成機能

リファレンス・デザイン

リファレンス・デザイン ダウンロード
TIDA-010122
TIDA-010122 — このリファレンス・デザインは、マッシブ MIMO (mMIMO)、フェーズド・アレイ・レーダー、通信ペイロードなど、最新の5G に対応した用途にまつわる同期設計の課題を解決するものです。一般的な RF フロント・エンドの場合、アンテナ、低ノイズ・アンプ (LNA)、ミキサ、局部発振器 (LO) はアナログ領域に、アナログ/デジタル・コンバータ、数値制御発振器 (NCO)、デジタル・ダウン・コンバータ (DDC) はデジタル領域にあります。システム全体の同期を実現するには、これらのデジタル・ブロックをシステム・クロックと同期させる必要があります。このリファレンス・デザインは ADC12DJ3200 データ・コンバータを使用し、オンチップ NCO を SYNC~ に対して同期させる方法で、確定的な待ち時間と複数のレシーバ間での 5ps 未満のチャネル間スキューを実現します。また、ノイズレスのアパーチャ遅延時間調整 (tAD Adjust) 機能を使用してスキューをさらに低減します。また、このデザインは、LMX2594 広帯域 PLL と LMK04828 シンセサイザおよびジッタ・クリーナーをベースとし、位相ノイズが非常に小さいクロック供給ソリューションも実現しています。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
高速オシロスコープと広帯域デジタイザ向け、12.8GSPS アナログ・フロント・エンドのリファレンス・デザイン
TIDA-01028 — このリファレンス・デザインは、インターリーブ型 RF サンプリング A/D コンバータ(ADC)を使用して、12.8GSPS のサンプリング速度を実現します。タイム・インターリーブを行う 2 個の RF サンプリング ADC を使用しています。インターリーブを行うには、これらの ADC 間で位相シフトを実現する必要があります。このリファレンス・デザインは、ADC12DJ3200 のノイズレス・アパーチャ遅延調整(tAD Adjust)機能を使用して位相シフトを実現します。この機能は、インターリーブ型 ADC に特有の不整合を最小化し、SNR、ENOB、SFDR 性能を最大化します。このリファレンス・デザインは、JESD204B をサポートする低位相ノイズのクロック・ツリーも採用しており、LMX2594 広帯域 PLL、LMK04828 シンセサイザ、ジッタ・クリーナーを使用して実装しています。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
12 ビット・デジタイザ向け、スケーラブル 20.8GSPS のリファレンス・デザイン
TIDA-010128 — このリファレンス・デザインは、RF サンプリング A/D コンバータ (ADC) をタイム・インターリーブ構成で使用して、20.8GSPS のサンプリング・システムを実現する方法を提示しています。タイム・インターリーブという方式は、サンプリング・レートを向上させるための実績ある従来型の方法です。ただし、性能を向上させるには、複数使用している個別 ADC のオフセット、ゲイン、サンプリング時間に関する不整合を一致させることが不可欠です。サンプリング・クロックが高くなるほど、インターリーブ型の複雑度が高くなります。複数の ADC の間での位相の一致は、より良い SFDR と ENOB を達成するために不可欠な仕様の 1 つです。このリファレンス・デザインは、19fs (フェムト秒) という高精度の位相制御ステップを達成している ADC12DJ5200RF のノイズレス・アパーチャ遅延時間調整 (tAD Adjust) 機能を使用し、20.8GSPS のインターリーブ実装を容易にしています。このリファレンス・デザインは、LMK04828 と LMX2594 をベースとし、12 ビットのシステム性能要件を満たす、オンボードの低ノイズ JESD204B クロック・ジェネレータを使用しています。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
高電力効率、絶縁型 CANopen インターフェイスのリファレンス・デザイン
TIDA-01406 — CAN と CANopen はレガシー・フィールドバス・プロトコルで、ファクトリ・オートメーションの多くのアプリケーションで使用されています。高電圧が最終製品を損傷させる可能性がある場合は、常に絶縁が必要になります。現在のスマート・ファクトリは、電力効率の優れた複数のオートメーション・モードを採用しています。このリファレンス・デザインは、ISO1050 と SN6501 の各デバイスを搭載した BeagleBone Black CAPE です。既存の Linux ソフトウェア・インフラを使用し、BeagleBone Black 開発ボードでこのリファレンス・デザインの容易なテストが可能です。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.A)
リファレンス・デザイン ダウンロード
レーダーと電子戦の各アプリケーション向け、マルチチャネル RF トランシーバのリファレンス・デザイン
TIDA-010132 — This reference design, an 8-channel analog front end (AFE), is demonstrated using two AFE7444 4-channel RF transceivers and a LMK04828-LMX2594 based clocking subsystem which can enable designs to scale to 16 or more channels. Each AFE channel consists of a 14-bit, 9-GSPS DAC and a 3-GSPS ADC that is (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
12.8GSPS データ・アクイジション・システムで性能を最大化する低ノイズ電源のリファレンス・デザイン
TIDA-01027 — This reference design demonstrates an efficient, low noise 5-rail power-supply design for very high-speed DAQ systems capable of > 12.8 GSPS. The power supply DC/DC converters are frequency synchronized and phase-shifted in order to minimize input current ripple and control frequency content (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
DSO、レーダー、5G ワイヤレス・テスト・システム向けのフレキシブルな 3.2GSPS マルチチャネル AFE のリファレンス・デザイン
TIDA-01022 — This high speed multi-channel data capture reference design enables optimum system performance. System designers needs to consider critical design parameters like clock jitter and skew for high speed multi-channel clock generation, which affects overall system SNR, SFDR, channel to channel skew and (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SOIC (DW) 16 オプションの表示
TSSOP (PW) 16 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ