トップ

製品の詳細

パラメータ

Architecture Current FB Number of channels (#) 1 Total supply voltage (Min) (+5V=5, +/-5V=10) 8 Total supply voltage (Max) (+5V=5, +/-5V=10) 15.8 GBW (Typ) (MHz) 800 BW @ Acl (MHz) 800 Acl, min spec gain (V/V) 3 Slew rate (Typ) (V/us) 5000 Vn at flatband (Typ) (nV/rtHz) 9 Vn at 1 kHz (Typ) (nV/rtHz) 40 Iq per channel (Typ) (mA) 55 Vos (offset voltage @ 25 C) (Max) (mV) 18 Rail-to-rail No Features Shutdown, Differential to Single-ended conversion Rating Catalog Operating temperature range (C) -40 to 85 CMRR (Typ) (dB) 55 Input bias current (Max) (pA) 4000000 Offset drift (Typ) (uV/C) 58 Output current (Typ) (mA) 120 2nd harmonic (dBc) 60 3rd harmonic (dBc) 75 @ MHz 20 open-in-new その他の 高速オペアンプ (GBW>=50MHz)

パッケージ|ピン|サイズ

VQFN (RGV) 16 16 mm² 4 x 4 open-in-new その他の 高速オペアンプ (GBW>=50MHz)

特長

  • Input Stage: Internal Gain of 2-V/V
    • Buffered Differential Inputs
    • Single-Ended Low Impedance Output
    • Full-Power Bandwidth: 500-MHz (2 VPP)
  • Output Stage: Gain Externally Configurable
    • Full-Power Bandwidth: 500-MHz (5 VPP)
    • Slew Rate: 5000 V/µs
    • SPDT Input Switch / Multiplexer
  • Full Signal Path: Input Stage + Output Stage
    • HD2 (20 MHz, 5 VPP to 100-Ω Load): –60 dBc
    • HD3 (20 MHz, 5 VPP to 100-Ω Load): –75 dBc
    • 10-VPP Output to 100-Ω Load Using Split
      ±6.5-V Supply
    • 12-VPP Output to Heavy Capacitive Loads Using Single 15-V Supply
  • Internal DC Reference Buffer with Low Impedance Output
  • Power-Supply Range:
    • Split Supply: ±4 V to ±7.9 V
    • Single Supply: 8 V to 15.8 V
open-in-new その他の 高速オペアンプ (GBW>=50MHz)

概要

The THS3217 combines the key signal-chain components required to interface with a complementary-current output, digital-to-analog converter (DAC). The flexibility provided by this two-stage amplifier system delivers the low distortion, dc-coupled, differential to single-ended signal processing required by a wide range of systems. The input stage buffers the DAC resistive termination, and converts the signal from differential to single-ended with a fixed gain of 2 V/V. The differential to single-ended output is available externally for direct use, and can also be connected through an RLC filter or attenuator to the input of an internal output power stage (OPS). The wideband, current-feedback, output power stage provides all pins externally for flexible gain setting.

An internal 2×1 multiplexer (mux) to the output power stage noninverting input provides an easy means to select between the internal differential-to-single-ended stage (D2S) output or an external input.

An optional on-chip midsupply buffer provides a wideband, low-output-impedance source for biasing during single-supply operation through the signal-path stages. This feature provides very simple biasing for single-supply, ac-coupled applications operating up to a maximum 15.8-V supply. An external input to this buffer allows for a dc error-correction loop, or a simple output dc offset feature.

A companion device, the THS3215, provides the same functional features at lower quiescent power and bandwidth. The THS3217 and the THS3215 support the emerging high-speed Texas Instruments DACs for AWG applications, such as the DAC38J82.

open-in-new その他の 高速オペアンプ (GBW>=50MHz)
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 7
種類 タイトル 英語版のダウンロード 日付
* データシート THS3217 DC to 800-MHz, Differential-to-Single-Ended, DAC Output Amplifier データシート 2016年 2月 26日
技術記事 How to reduce distortion in high-voltage, high-frequency signal generation for AWGs 2018年 10月 30日
技術記事 What are the advantages of using JFET-input amplifiers in high-speed applications? 2018年 6月 18日
技術記事 Unique active mux capability combines buffer and switch into one solution 2017年 10月 10日
技術記事 How to minimize filter loss when you drive an ADC 2016年 10月 20日
ユーザー・ガイド THS3217EVM User's Guide 2016年 4月 6日
アプリケーション・ノート 高速オペアンプのノイズ解析 (Rev. A 翻訳版) 英語版をダウンロード (Rev.A) 2007年 12月 5日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
$175.00
概要
This evaluation module (EVM) is a demonstration fixture for the THS3217 wideband, differential DAC to single-ended line driver. The EVM provides 50-Ω input and output termination for easy evaluation with common 50-Ω test equipment. The THS3217EVM enables performance evaluation of each (...)
特長
  • Flexibility to evaluate performance of each sub-block within the system individually or evaluate full-system performance
  • Placeholders to insert filters at different points within the system to allow for more realistic end-application evaluation
  • Simple interface to the LMH3401 EVM to enable cable-less (...)

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SBOM970.ZIP (15 KB) - TINA-TI Spice Model
シミュレーション・モデル ダウンロード
SBOM971.TSC (62 KB) - TINA-TI Reference Design
シミュレーション・ツール ダウンロード 計算ツール ダウンロード
アナログ技術者向けカリキュレータ
ANALOG-ENGINEER-CALC — アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
特長
  • A/D コンバータ(ADC)と D/A コンバータ(DAC)の回路設計を迅速化
    • ノイズの計算
    • 一般的な単位変換
  • アンプ回路設計の一般的な問題を解決
    • 標準的な抵抗を使用してゲインを選択
    • フィルタの構成
    • 一般的なアンプ構成の総ノイズ
  • PCB 寄生成分の計算(R、L、C など)
  • 一般的なセンサのセンサ出力値の算定(RTD、熱電対など)
  • 受動回路の一般的な問題を解決(受動部品を使用する電圧デバイダなど)
計算ツール ダウンロード
ボルテージ・デバイダは、電圧分割の為の抵抗のセットで決まります。
VOLT-DIVIDER-CALC VOLT-DIVIDER-CALC quickly determines a set of resistors for a voltage divider. This KnowledgeBase Javascript utility can be used to find a set of resistors for a voltage divider to achieve the desired output voltage. This calculator can also be used to design non-inverting attentuation circuits.

(...)

リファレンス・デザイン

リファレンス・デザイン ダウンロード
高帯域幅の任意波形ジェネレータのリファレンス・デザイン:DC または AC 結合、高電圧出力に対応
TIDA-00684 — In TIDA-00684 reference design a quad-channel TSW3080 evaluation module (EVM) is developed to shows how to use an active amplifier interface with the DAC38J84 to demonstrate an arbitrary-waveform-generator frontend. The DAC38J84 provides four DAC channels with 16 bits of resolution with a maximum (...)
document-generic 回路 document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
VQFN (RGV) 16 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ