トップ

製品の詳細

パラメータ

Output options Fixed Output Iout (Max) (A) 0.3 Vin (Max) (V) 5.5 Vin (Min) (V) 2 Vout (Max) (V) 4.75 Vout (Min) (V) 1.2 Fixed output options (V) 1.2, 1.5, 1.8, 2.5, 2.8, 2.9, 3, 3.1, 3.3, 3.5, 3.6, 3.7, 4.3, 4.5, 4.75 Noise (uVrms) 48 Iq (Typ) (mA) 0.03 Thermal resistance θJA (°C/W) 249 Approx. price (US$) 0.05 | 1ku Load capacitance (Min) (µF) 0.1 Rating Catalog Regulated outputs (#) 1 Features Enable Accuracy (%) 2 PSRR @ 100 KHz (dB) 51 Dropout voltage (Vdo) (Typ) (mV) 220 Operating temperature range (C) -40 to 125 open-in-new その他の リニア・レギュレータ(LDO)

パッケージ|ピン|サイズ

SOT-23 (DBV) 5 5 mm² 2.9 x 1.6 WSON (DSE) 6 2 mm² 1.5 x 1.5 open-in-new その他の リニア・レギュレータ(LDO)

特長

  • 超低ドロップアウト
    • IOUT = 50mA、VOUT = 2.8V で 37mV
    • IOUT = 100mA、VOUT = 2.8V で 75mV
    • IOUT = 300mA、VOUT = 2.8V で 220mV
  • 精度 2%
  • 低いIQ: 35µA
  • 1.2V~4.8Vの固定出力電圧の組み合わせが可能
  • 高いPSRR: 1kHzにおいて68dB
  • 実効容量0.1µFで安定(1)
  • サーマル・シャットダウンおよび過電流保護機能
  • パッケージ:5 ピン SOT-23 および 1.5mm × 1.5mm、6 ピン WSON
    (1)

(1)アプリケーション情報」の「入出力コンデンサの要件」を参照。

All trademarks are the property of their respective owners.

open-in-new その他の リニア・レギュレータ(LDO)

概要

TLV702 シリーズの低ドロップアウト (LDO) リニア・レギュレータは、静止電流が小さく、ラインおよび負荷過渡性能が非常に優れています。これらの LDO は、低消費電力が求められる用途向けに設計されています。高精度のバンドギャップとエラー・アンプにより、全体で 2% の精度を実現しています。低出力ノイズ、非常に高い電源電圧変動除去比 (PSRR)、低いドロップアウト電圧を特長とする本シリーズのデバイスは、多種多様なバッテリ駆動式の携帯機器に最適です。デバイスのすべてのバージョンに、安全のためサーマル・シャットダウンと電流制限が組み込まれています。

さらに、これらのデバイスはわずか0.1µFの実効出力容量で安定します。この特長により、バイアス電圧が高く温度ディレーティングが大きい、コスト効率の高いコンデンサを使用できます。これらのデバイスは、出力負荷なしでも指定の精度へのレギュレーションを行います。

また TLV702P シリーズには、出力の高速放電を実行するアクティブ・プルダウン回路も内蔵されています。

TLV702 シリーズの LDO リニア・レギュレータは、SOT23-5 および 1.5mm × 1.5mm WSON-6 パッケージで供給されます。

open-in-new その他の リニア・レギュレータ(LDO)
ダウンロード
おすすめの類似製品
open-in-new 製品の比較
機能は同じだが、ピン配列、またはパラメーターが同等ではない比較製品
NEW TLV751 アクティブ 500-mA, low-IQ, high-PSRR, adjustable, dual-channel low-dropout (LDO) voltage regulator 500-mA dual-channel LDO in 2x2 package
機能およびパラメーターが同等の比較製品
TLV703 アクティブ 300mA、低静止電流(IQ)、低ドロップアウト(LDO)レギュレータ Similar device in SOT-23 package for cost-sensitive applications
TLV733P アクティブ キャパシタ・フリー 300mA、低ドロップアウト・レギュレータ、フォールドバック電流制限付き、ポータブル・デバイス用 本製品の次世代バージョンで、出力コンデンサなしで動作可能です。
TLV743P アクティブ 300mA 低ドロップアウト(LDO)レギュレータ Next-generation device for cost-sensitive applications

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 8
種類 タイトル 英語版のダウンロード 日付
* データシート TLV702 300mA、低 IQ、低ドロップアウト・レギュレータ データシート (Rev. D 翻訳版) 英語版をダウンロード (Rev.D) 2019年 8月 27日
アプリケーション・ノート A Topical Index of TI LDO Application Notes 2019年 6月 27日
技術記事 How to use a voltage reference as a voltage regulator 2018年 12月 3日
技術記事 LDO basics: capacitor vs. capacitance 2018年 8月 1日
技術記事 LDO Basics: Preventing reverse current 2018年 7月 25日
技術記事 LDO basics: introduction to quiescent current 2018年 6月 20日
ユーザー・ガイド Discrete Power Solution for AM437x 2017年 12月 1日
セレクション・ガイド 低ドロップアウト(LDO)レギュレータ クイック・リファレンス・ガイド (Rev. N 翻訳版) 最新の英語版をダウンロード (Rev.P) 2017年 8月 15日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード $49.00
概要
PositionManager BoosterPack はアブソリュート・エンコーダ、リゾルバや SinCos トランスデューサなどのアナログ・センサへのインターフェイスを評価するためのフレキシブルな低電圧プラットフォームです。 低コストのこの評価モジュールは DesignDRIVE Position Manager ソフトウェア・ソリューションとの組み合わせにより、一般的に使用されている EnDat、BiSS、T-format などのさまざまなタイプのポジション・エンコーダを C2000 デバイスとインターフェイスするための強力なツールになります。  C2000 Position Manager 技術は最も一般的なデジタル / アナログ・ポジション・センサへのインターフェイスを C2000 マイコンに統合します。これにより、こうした機能のための外部 FPGA を不要にします。
特長

ハードウェアの特長

  • 最大 100m の距離に対応する 2 チャネルの RS-485 ライン・インターフェイス
  • 1 個の SinCos アナログ・インターフェイス
  • LaunchPad 接続のための 2 個の 20 ピン・ヘッダ / コネクタ
  • 2 個のアブソリュート・エンコーダを同時にサポート可能
  • CLB 対応 C2000 マイコンと組み合わせて動作

ソフトウェアの特長

  • C2000 controlSUITE パッケージに収録されている Position Manager ソリューションの無償ダウンロード
    • シンプルな API(アプリケーション・プログラミング・インターフェイス)
    • EnDat 2.2、2.1、BiSS-C、T-format に対応するアブソリュート・エンコーダ・サポート
    • リゾルバと SinCos トランスデューサに対応するアナログ・センサ・サポート

推奨 LaunchPad

  • LAUNCHXL-F28379D C2000 Delfino マイコン F28379D LaunchPad 開発キット
  • 互換 BoosterPack のインタラクティブなリストを提供する TI BoosterPack Checker

設計を開始

  • Code Composer Studio(CCS)と controlSUITE をインストール、またはアップデートします。
  • コンピュータに接続すると LaunchPad に電力が供給され、赤と青の LED が約 3秒間点滅します。
  • BOOSTXL-POSMGR (...)
評価基板 ダウンロード
document-generic ユーザー・ガイド
$20.00
概要
The TLV70033EVM-503 evaluation module (EVM) helps with evaluation of the TLV70033 200-mA, low quiescent current (IQ), low dropout (LDO) regulator in the DDC (2.9 x 2.9mm, 5-pin SOT-23) package with a 3.3-V output.
特長
  • Low cost
  • Stable with a 0.1-µF ceramic output capacitor
  • Low power IQ of 29 µA
  • 2% accuracy
  • Low output noise of 55 mVRMS (no bypass capacitor needed)
  • Low PSRR of 80 dB at 1 kHz

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SLVM144A.ZIP (63 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVM151A.ZIP (63 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVM152A.ZIP (62 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVM154A.ZIP (63 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVM155A.ZIP (62 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVM156A.ZIP (62 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVM157A.ZIP (61 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVM158A.ZIP (62 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVM159A.ZIP (62 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVM160A.ZIP (64 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVM398A.ZIP (65 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVM458.ZIP (6 KB) - TINA-TI Spice Model
シミュレーション・モデル ダウンロード
SLVM459.TSC (66 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SLVM460.ZIP (6 KB) - TINA-TI Spice Model
シミュレーション・モデル ダウンロード
SLVM461.TSC (617 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SLVM462.TSC (67 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SLVM463.ZIP (6 KB) - TINA-TI Spice Model
シミュレーション・モデル ダウンロード
SLVM498A.ZIP (64 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVM520.TSC (65 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SLVM521.ZIP (6 KB) - TINA-TI Spice Model
シミュレーション・モデル ダウンロード
SLVM522.ZIP (6 KB) - TINA-TI Spice Model
シミュレーション・モデル ダウンロード
SLVM523.TSC (617 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SLVM532.TSC (67 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SLVM533.ZIP (6 KB) - TINA-TI Spice Model
シミュレーション・モデル ダウンロード
SLVM534.TSC (68 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SLVM535.ZIP (6 KB) - TINA-TI Spice Model
シミュレーション・モデル ダウンロード
SLVM536.ZIP (6 KB) - TINA-TI Spice Model
シミュレーション・モデル ダウンロード
SLVM537.TSC (66 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SLVM538.ZIP (6 KB) - TINA-TI Spice Model
シミュレーション・モデル ダウンロード
SLVM539.TSC (67 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SLVM540.TSC (67 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SLVM541.ZIP (6 KB) - TINA-TI Spice Model
シミュレーション・モデル ダウンロード
SLVM542.TSC (617 KB) - TINA-TI Reference Design
シミュレーション・モデル ダウンロード
SLVM543.ZIP (6 KB) - TINA-TI Spice Model
シミュレーション・モデル ダウンロード
SLVM629A.ZIP (63 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVM713A.ZIP (63 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVM781A.ZIP (63 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMBH9A.ZIP (59 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMBI0A.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMBW0A.ZIP (62 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMBW1A.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC07.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC08.ZIP (62 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC12.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC13.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC14.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC15.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC16.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC17.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC18.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC23.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC24.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC25.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC26.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC32.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC43.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC44.ZIP (2 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMC45.ZIP (2 KB) - PSpice Model
計算ツール ダウンロード
Excel を使ってグラフィック・データをデジタル化
DIGITIZE-GRAPH-DATA Spreadsheet used to generate the results in the article “Easily and Accurately Digitize Graphical Data”

リファレンス・デザイン

リファレンス・デザイン ダウンロード
C2000 MCU 向け、EnDat 2.2 アブソリュート・エンコーダ・マスター・インターフェイスのリファレンス・デザイン
TIDM-1008 — C2000 Position Manager technology offers an integrated solution to interface to digital absolute encoders as well as resolvers and SINCOS transducers eliminating the need for commonly used additional circuits in industrial inverter and servo drives. The PositionManager BoosterPack, described by (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.A)
リファレンス・デザイン ダウンロード
C2000 マイコン向け BiSS-C アブソリュート・エンコーダ・マスタ・インターフェイスのリファレンス・デザイン
TIDM-1010 — C2000™ Position Manager technology offers an integrated solution to interface to digital absolute encoders as well as resolvers and SINCOS transducers eliminating the need for commonly used additional circuits in industrial inverter and servo drives. The PositionManager BoosterPack&trade (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
C2000 マイコン向け、Tamagawa T-format アブソリュート・エンコーダ・マスタ・インターフェイスのリファレンス・デザイン
TIDM-1011 C2000™ Position Manager technology offers an integrated solution to interface to digital absolute encoders as well as resolvers and SINCOS transducers eliminating the need for commonly used additional circuits in industrial inverter and servo drives. The PositionManager BoosterPack plug-in (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.B)
リファレンス・デザイン ダウンロード
12 ビット・デジタイザ向け、スケーラブル 20.8GSPS のリファレンス・デザイン
TIDA-010128 — このリファレンス・デザインは、RF サンプリング A/D コンバータ (ADC) をタイム・インターリーブ構成で使用して、20.8GSPS のサンプリング・システムを実現する方法を提示しています。タイム・インターリーブという方式は、サンプリング・レートを向上させるための実績ある従来型の方法です。ただし、性能を向上させるには、複数使用している個別 ADC のオフセット、ゲイン、サンプリング時間に関する不整合を一致させることが不可欠です。サンプリング・クロックが高くなるほど、インターリーブ型の複雑度が高くなります。複数の ADC の間での位相の一致は、より良い SFDR と ENOB を達成するために不可欠な仕様の 1 つです。このリファレンス・デザインは、19fs (フェムト秒) という高精度の位相制御ステップを達成している ADC12DJ5200RF のノイズレス・アパーチャ遅延時間調整 (tAD Adjust) 機能を使用し、20.8GSPS のインターリーブ実装を容易にしています。このリファレンス・デザインは、LMK04828 と LMX2594 をベースとし、12 ビットのシステム性能要件を満たす、オンボードの低ノイズ JESD204B クロック・ジェネレータを使用しています。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
200 ~ 480VAC 産業用ドライブ向け非絶縁型 3 相コンパクト・インバータのリファレンス・デザイン
TIDA-01456 — This reference design realizes a 3 phase inverter subsystem for variable frequency AC inverter drives and servo drives. This design is particularly suited for drive architectures in which the microcontroller and inverter ground are non-isolated. The basic isolated gate driver UCC5320S is used for (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
ロボット・アプリケーション向け、障害物と絶壁の検出、立ち往生の防止、オールインワン(一体型)のリファレンス・デザイン
TIDA-010077 — ロボット・システムにとって、障害物回避、絶壁の検出、立往生の防止、壁に沿った移動は、いずれも必須の機能です。このリファレンス・デザインは光学タイム・オブ・フライト (ToF) の手法を複数使用して、小型でコスト効率の優れた近接センサ・システムを複数製作し、これらの各機能を実現するとともに、周囲の色や物体の色に対して非常に敏感に反応する汎用の IR (赤外線) ソリューションに伴う問題を解決します。使用しているのは、単一の近接 / 距離センサ・アナログ・フロント・エンド (AFE) (OPT3101) と、3 個の外部近赤外線 (NIR) LED、および 1 個のフォトダイオードの組み合わせです。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
太陽光への耐性を備えたワイド視野(高さ 1.6m で FoV(視野角)120° )近接センシングのリファレンス・デザイン
TIDA-010021 — Proximity sensing with wide field-of-view (FoV) is getting more and more popular and important for people detection in many applications. This reference design uses optical time-of-flight (ToF) techniques to build small and cost-effective proximity sensor systems. A single proximity and distance (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
グリッド・アプリケーションを過渡から保護するフラットクランプ TVS(過渡電圧サプレッサ)ベースのリファレンス・デザイン
TIDA-010008 — This reference design features multiple approaches for  protecting AC or DC analog input, DC analog output, AC or DC binary input, digital output with a high side or low side driver, LCD bias supply, USB interfaces (power and data) and onboard power supplies with 24, 12 or 5V input used in (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.B)
リファレンス・デザイン ダウンロード
TIDA-010122
TIDA-010122 — このリファレンス・デザインは、マッシブ MIMO (mMIMO)、フェーズド・アレイ・レーダー、通信ペイロードなど、最新の5G に対応した用途にまつわる同期設計の課題を解決するものです。一般的な RF フロント・エンドの場合、アンテナ、低ノイズ・アンプ (LNA)、ミキサ、局部発振器 (LO) はアナログ領域に、アナログ/デジタル・コンバータ、数値制御発振器 (NCO)、デジタル・ダウン・コンバータ (DDC) はデジタル領域にあります。システム全体の同期を実現するには、これらのデジタル・ブロックをシステム・クロックと同期させる必要があります。このリファレンス・デザインは ADC12DJ3200 データ・コンバータを使用し、オンチップ NCO を SYNC~ に対して同期させる方法で、確定的な待ち時間と複数のレシーバ間での 5ps 未満のチャネル間スキューを実現します。また、ノイズレスのアパーチャ遅延時間調整 (tAD Adjust) 機能を使用してスキューをさらに低減します。また、このデザインは、LMX2594 広帯域 PLL と LMK04828 シンセサイザおよびジッタ・クリーナーをベースとし、位相ノイズが非常に小さいクロック供給ソリューションも実現しています。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
高速オシロスコープと広帯域デジタイザ向け、12.8GSPS アナログ・フロント・エンドのリファレンス・デザイン
TIDA-01028 — このリファレンス・デザインは、インターリーブ型 RF サンプリング A/D コンバータ(ADC)を使用して、12.8GSPS のサンプリング速度を実現します。タイム・インターリーブを行う 2 個の RF サンプリング ADC を使用しています。インターリーブを行うには、これらの ADC 間で位相シフトを実現する必要があります。このリファレンス・デザインは、ADC12DJ3200 のノイズレス・アパーチャ遅延調整(tAD Adjust)機能を使用して位相シフトを実現します。この機能は、インターリーブ型 ADC に特有の不整合を最小化し、SNR、ENOB、SFDR 性能を最大化します。このリファレンス・デザインは、JESD204B をサポートする低位相ノイズのクロック・ツリーも採用しており、LMX2594 広帯域 PLL、LMK04828 シンセサイザ、ジッタ・クリーナーを使用して実装しています。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
12.8GSPS データ・アクイジション・システムで性能を最大化する低ノイズ電源のリファレンス・デザイン
TIDA-01027 — This reference design demonstrates an efficient, low noise 5-rail power-supply design for very high-speed DAQ systems capable of > 12.8 GSPS. The power supply DC/DC converters are frequency synchronized and phase-shifted in order to minimize input current ripple and control frequency content (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
レーダー、ワイヤレス、5G テスタ向け、マルチチャネル RF トランシーバ・クロッキングのリファレンス・デザイン
TIDA-010131 — フェーズドアレイ・レーダー、ワイヤレス通信テスタ、電子戦などの高速最終製品向けのアナログ・フロント・エンドは、同期マルチトランシーバ・シグナル・チェーンを必要とします。各トランシーバ・シグナル・チェーンは高速 A/D コンバータ(ADC)と D/A コンバータ(DAC)、クロック・サブシステムを搭載しています。このクロック・サブシステムは高精度遅延調整機能を搭載した低ノイズ・サンプリング・クロックを提供し、最小のチャネル間スキューのほか、信号対ノイズ比(SNR)、スプリアス・フリー・ダイナミック・レンジ(SFDR)、IMD3、実効ビット数(ENOB)などの最適なシステム性能を実現します。このリファレンス・デザインはマルチチャネル JESD204B クロックの生成と AFE7444 EVM によるシステム性能を可能にします。最大 2.6GHz の無線周波数に対応する 6GSPS/3GSPS DAC/ADC クロックにより、10ps を超える優れたチャネル間スキューを実現します。また、AFE7444 のデータシート仕様に匹敵する SNR や SFDR などのシステム性能を提供します。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
ADC12DJ3200 使用、L バンド、S バンド、C バンド、X バンド向けダイレクト RF サンプリング・レーダー・レシーバのリファレンス・デザイン
TIDA-01442 The TIDA-01442 reference design utilizes the ADC12DJ3200 evaluation module (EVM) to demonstrate a direct RF-sampling receiver for a radar operating in HF, VHF, UHF, L-, S-, C-, and part of X-band. The wide analog input bandwidth and high sampling rate (6.4 GSPS) of the analog-to-digital (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
レーダー / 5G ワイヤレス・テスタ向け、チャネル数の多い JESD204B クロック生成のリファレンス・デザイン
TIDA-01023 — High-speed multi-channel applications require low noise and scalable clocking solutions capable of precise channel-to-channel skew adjustment to achieve optimal system SNR, SFDR, and ENOB. This reference design supports high channel count JESD204B synchronized clocks using one master and multiple (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
DSO、レーダー、5G ワイヤレス・テスタ向けマルチチャネル JESD204B 15GHz クロックのリファレンス・デザイン
TIDA-01021 — 高速マルチチャネル・アプリケーションはシステムの SNR、SFDR(スプリアス・フリー・ダイナミック・レンジ)、ENOB(実効ビット数)を最適化するために、チャネル間スキューを管理可能な高精度クロッキング・ソリューションを必要とします。このリファレンス・デザインは TI の VCO 内蔵 LMX2594 広帯域 PLL の使用により個別のボード上で 2 個の高速チャネルをサポートでき、10MHz ~ 15GHz のクロックと JESD204B インターフェイス用 SYSREF を生成します。15GHz のクロック周波数の場合、10KHz のオフセット位相ノイズは -104dBc/Hz 未満です。  TI の ADC12DJ3200 高速コンバータ EVM を使用することにより、入力信号が 5.25GHz の場合に 10ps(ピコ秒)未満のボード間クロック・スキューと 49.6dB の SNR を実現します。すべての主要な設計理論が記載され、部品選択プロセスや設計の最適化が説明されます。 回路図、ボード・レイアウト、ハードウェア・テスト、結果も公開されています。
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.A)
リファレンス・デザイン ダウンロード
レーダー / 5G ワイヤレス・テスタ向け、チャネル数の多い JESD204B デイジーチェーン・クロックのリファレンス・デザイン
TIDA-01024 — High-speed multi-channel applications require low noise and scalable clocking solutions capable of precise channel-to-channel skew adjustment to achieve optimal system SNR, SFDR, and ENOB. This reference design supports scaling up JESD204B synchronized clocks in daisy chain configuration. This (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
DSO、レーダー、5G ワイヤレス・テスト・システム向けのフレキシブルな 3.2GSPS マルチチャネル AFE のリファレンス・デザイン
TIDA-01022 — This high speed multi-channel data capture reference design enables optimum system performance. System designers needs to consider critical design parameters like clock jitter and skew for high speed multi-channel clock generation, which affects overall system SNR, SFDR, channel to channel skew and (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード
リファレンス・デザイン ダウンロード
AM437x ディスクリート電源リファレンス・デザイン
TIDEP0020 The Sitara AM437x simplified power sequence feature provides flexibility to power designers. This reference design implementation is a BOM-optimized discrete power solution for the AM437x processor with a minimal number of discrete ICs and basic feature set. The solution represents a baseline of a (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
AM57x 上のモンテカルロ・シミュレーション、OpenCL 使用、DSP アクセラレーション用、リファレンス・デザイン
TIDEP0046 TI’s high performance ARM® Cortex®-A15 based AM57x processors also integrate C66x DSPs. These DSPs were designed to handle high signal and data processing tasks that are often required by industrial, automotive and financial applications. The AM57x OpenCL implementation makes it easy (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
電源および熱設計検討事項、TI 製 AM57x プロセッサ使用、リファレンス・デザイン
TIDEP0047 This TI Design (TIDEP0047) is a reference platform based on the AM57x processor and companion TPS659037 power management integrated circuit (PMIC).  This TI Design specifically highlights important power and thermal design considerations and techniques for systems designed with AM57x and (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
オシロスコープ、ワイヤレス・テスタ、レーダー向け高速マルチチャネル ADC クロックのリファレンス・デザイン
TIDA-01017 — The TIDA-01017 reference design demonstrates the performance of a clocking solution for a high speed multi-channel system, analyzed by measuring the channel to channel skew for the entire input frequency range of the RF sampling ADC. Channel to channel skew is critical for phased array radar and (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
デジタル・オシロスコープ / ワイヤレス・テスタの 12 ビット高速 ADC 向け 4GHz クロックのリファレンス・デザイン
TIDA-01015 — The TIDA-01015 is a clocking solution reference design for high speed direct RF sampling GSPS ADCs. This design showcases the significance of the sampling clock to achieve high SNR for 2nd Nyquist zone input signal frequencies. ADC12J4000 is a 12-bit, 4-GSPS RF sampling ADC with 3-dB input bandwidth (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
高帯域幅の任意波形ジェネレータのリファレンス・デザイン:DC または AC 結合、高電圧出力に対応
TIDA-00684 — In TIDA-00684 reference design a quad-channel TSW3080 evaluation module (EVM) is developed to shows how to use an active amplifier interface with the DAC38J84 to demonstrate an arbitrary-waveform-generator frontend. The DAC38J84 provides four DAC channels with 16 bits of resolution with a maximum (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
AC/DC 電源向け、1W 時の効率 80%、100V ~ 450VDC、5W 補助電源のリファレンス・デザイン
TIDA-00708 — TIDA-00708 は、5W の複数出力補助電源で、産業用、サーバー、テレコム、コンシューマ・システムの各アプリケーションをターゲットとするパワー・コンバータ向けに設計されています。このリファレンス・デザインは、コントローラ、700V のパワー MOSFET、内蔵電流センス機能を単一のモノリシック・デバイスに統合した UCC28881 デバイスを使用して、フライバック・コントローラを実装しています。このデザインは、出力過電流、出力短絡、過熱条件などに対処する必要な保護機能全般を内蔵しているので、部品点数が最少で済み、シンプルでコンパクト、また低コストを実現しています。ハードウェアは EFT の要件に合格し、米国エネルギー省(DoE)Level VI の低消費電力効率性能を満たすように設計されており、試験に合格済みです。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
Xilinx FPGA Zynq 7 用パワー・ソリューション
PMP8251 — 複数の TPS54325 とその他の TI パワー・デバイスを使用する、このリファレンス・デザインは、Xilinx Zynq FPGA 用の包括的なパワー・ソリューションです。このリファレンス・ソリューションでは、12V の入力を始めとして、DDR3 メモリなどの Zynq FPGA で必要となるすべての電源レールが提供されています。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
Small Integrated Sync Bucks and an LDO for Low Voltage Outputs for a Solid State Drive
PMP8274 — 3 個の同期整流・降圧スイッチを内蔵しており、最大 1A の出力電流を供給できます。3.3V/5V の入力を受け入れ、1V、1.35V、1.8V、2.5V の電圧を出力し、4W を上回る出力電力を効率的に供給します。
リファレンス・デザイン ダウンロード
50Ω、2GHz オシロスコープ・フロント・エンド、リファレンス・デザイン
TIDA-00826 このリファレンス・デザインは 50Ω 入力オシロスコープ・アプリケーション向けアナログ・フロント・エンドの一部です。この評価プラットフォームにより、周波数ドメイン・アプリケーションと時間ドメイン・アプリケーションの両方で、DC ~ 2GHz 入力信号の処理が可能になります。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
Xilinx プラットフォームを使用する JESD204B ギガ-サンプル ADC の同期、フェーズ・アレイ・レーダー・システム用
TIDA-00432 Xilinx VC707 プラットフォームを使用して 2 個の ADC12J4000 評価モジュール(EVM)を互いに同期する方法を示したシステム・レベルのリファレンス・デザインです。このリファレンス・デザインの技術資料は、クロック・スキームを含め、必要なハードウェアの修正とデバイスの構成法について説明しています。評価モジュールごとに、サンプルの構成ファイルを提示しています。FPGA ファームウェアについて説明するほか、関連する Xilinx IP のブロック構成パラメータを示しています。実際のハードウェアを使用して取得したデータを表示、分析し、特性を設定したケーブルやキャリブレーション済みの伝搬遅延なしで 50ps(ピコ秒)以内の同期を実現する方法を示します。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
SDI ビデオ アグリゲーション・リファレンス・デザイン
TIDA-00352 This verified reference design is a complete four channel SDI aggregation and de-aggregation solution. One TLK10022 is used to aggregate four synchronous HD-SDI sources together into one 5.94 Gbps serial link. The serial data is transferred via copper or optical fiber where a second TLK10022 is used (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
DisplayPort ビデオ 4:1 アグリゲーション・リファレンス・デザイン
TIDA-00309 This verified reference design is a complete four channel DisplayPort aggregation and de-aggregation solution. One TLK10022 is used to aggregate four synchronous DisplayPort (DP) sources together into one 10.8 Gbps serial link. The serial data is transferred via copper or optical fiber where a (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
ギガビット・イーサネット・リンク・アグリゲータ・リファレンス・デザイン
TIDA-00269 The Gigabit Ethernet Link Aggregator reference design features the TLK10081 device which is a multi-rate link aggregator intended for use in high-speed bi-directional point-to-point data transmission systems to reduce the number of physical links by multiplexing lower speed serial links into higher (...)
document-generic 回路 document-generic ユーザー・ガイド
設計ファイル
リファレンス・デザイン ダウンロード
タッチ・ホイールと LED トラッキング
TIDM-TOUCHWHEEL-LEDTRACKING This solution implements a user interface with a capacitive touch wheel and LED tracking control. Using the MSP430G2955 microcontroller and capacitive touch wheel, users can design products that need volume, brightness, temperature adjustment with LED tracking for the touch postion.
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
デュアル・チャネル XAUI、SFI リファレンス・デザイン、2 基以上の SFP+ 光学ポート付きシステム用
TIDA-00234 The TIDA-00234 XAUI to SFI reference design is intended for Enterprise and Service Provider Networking applications like Ethernet Switches and Routers that implement multiple 10G Ethernet compliant Optical (SFP+) ports. This reference design features the TLK10232 device which is the most compact (...)
document-generic 回路 document-generic ユーザー・ガイド

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SOT-23 (DBV) 5 オプションの表示
WSON (DSE) 6 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示