製品詳細

DSP type 1 C2x DSP (max) (MHz) 20 CPU 32-bit Rating Catalog Operating temperature range (°C) to
DSP type 1 C2x DSP (max) (MHz) 20 CPU 32-bit Rating Catalog Operating temperature range (°C) to
LQFP (PZ) 100 256 mm² 16 x 16
  • Based Upon the T320C2xLP Core CPU
  • 16-Bit Fixed-Point DSP Architecture
    • Six Internal Buses for Increased Parallelism and Performance
    • 32-Bit ALU/Accumulator
    • 16 × 16-Bit Single-Cycle Multiplier With a 32-Bit Product
    • Block Moves for Data, Program,
      I/O Space
    • Hardware Repeat Instruction
  • Instruction Cycle Time
  • 'C203 'LC203 'C209
  • 50 ns @ 5 V 50 ns @ 3.3 V 50 ns @ 5 V
  • 35 ns @ 5 V 35 ns @ 5 V
  • 25 ns @ 5 V
  • Source Code Compatible With TMS320C25
  • Upwardly Code-Compatible With TMS320C5x Devices
  • Four External Interrupts
  • Boot-Loader Option ('C203 Only)
  • TMS320C2xx Integrated Memory:
    • 544 × 16 Words of On-Chip Dual-Access Data RAM
    • 4K × 16 Words of On-Chip Single-Access Program/Data RAM ('C209 only)
    • 4K × 16 Words of On-Chip Program ROM
      ('C209 Only)
  • 224K × 16-Bit Total Addressable External Memory Space
    • 64K Program
    • 64K Data
    • 64K I/O
    • 32K Global
  • TMS320C2xx Peripherals:
    • PLL With Various Clock Options
      • - ×1, ×2, ×4, 2 ('C203)
      • - ×2, 2 ('C209)
    • On-Chip Oscillator
    • One Wait State Software-Programmable to Each Space ('C209 Only)
    • 0 - 7 Wait States Software-Programmable to Each Space ('C203 Only)
    • Six General-Purpose I/O Pins
    • On-Chip 20-Bit Timer
    • Full-Duplex Asynchronous Serial Port (UART) ('C203 Only)
    • One Synchronous Serial Port With Four-Level-Deep FIFOs ('C203 Only)
  • Supports Hardware Wait States
  • Designed for Low-Power Consumption
    • Fully Static CMOS Technology
    • Power-Down IDLE Mode
  • 1.1 mA/MIPS at 3.3 V
  • 'C203 is Pin-Compatible With TMS320F206 Flash DSP
  • Up to 40-MIPS Performance at 5 V ('C203)
  • 20-MIPS Performance at 3.3 V
  • HOLD Mode for Multiprocessor Applications
  • IEEE-1149.1-Compatible Scan-Based Emulation
  • 80- and 100-pin Small Thin Quad Flat Packages (TQFPs), (PN and PZ Suffixes)

    IEEE Standard 1149.1-1990, IEEE Standard Test-Access Port.

  • Based Upon the T320C2xLP Core CPU
  • 16-Bit Fixed-Point DSP Architecture
    • Six Internal Buses for Increased Parallelism and Performance
    • 32-Bit ALU/Accumulator
    • 16 × 16-Bit Single-Cycle Multiplier With a 32-Bit Product
    • Block Moves for Data, Program,
      I/O Space
    • Hardware Repeat Instruction
  • Instruction Cycle Time
  • 'C203 'LC203 'C209
  • 50 ns @ 5 V 50 ns @ 3.3 V 50 ns @ 5 V
  • 35 ns @ 5 V 35 ns @ 5 V
  • 25 ns @ 5 V
  • Source Code Compatible With TMS320C25
  • Upwardly Code-Compatible With TMS320C5x Devices
  • Four External Interrupts
  • Boot-Loader Option ('C203 Only)
  • TMS320C2xx Integrated Memory:
    • 544 × 16 Words of On-Chip Dual-Access Data RAM
    • 4K × 16 Words of On-Chip Single-Access Program/Data RAM ('C209 only)
    • 4K × 16 Words of On-Chip Program ROM
      ('C209 Only)
  • 224K × 16-Bit Total Addressable External Memory Space
    • 64K Program
    • 64K Data
    • 64K I/O
    • 32K Global
  • TMS320C2xx Peripherals:
    • PLL With Various Clock Options
      • - ×1, ×2, ×4, 2 ('C203)
      • - ×2, 2 ('C209)
    • On-Chip Oscillator
    • One Wait State Software-Programmable to Each Space ('C209 Only)
    • 0 - 7 Wait States Software-Programmable to Each Space ('C203 Only)
    • Six General-Purpose I/O Pins
    • On-Chip 20-Bit Timer
    • Full-Duplex Asynchronous Serial Port (UART) ('C203 Only)
    • One Synchronous Serial Port With Four-Level-Deep FIFOs ('C203 Only)
  • Supports Hardware Wait States
  • Designed for Low-Power Consumption
    • Fully Static CMOS Technology
    • Power-Down IDLE Mode
  • 1.1 mA/MIPS at 3.3 V
  • 'C203 is Pin-Compatible With TMS320F206 Flash DSP
  • Up to 40-MIPS Performance at 5 V ('C203)
  • 20-MIPS Performance at 3.3 V
  • HOLD Mode for Multiprocessor Applications
  • IEEE-1149.1-Compatible Scan-Based Emulation
  • 80- and 100-pin Small Thin Quad Flat Packages (TQFPs), (PN and PZ Suffixes)

    IEEE Standard 1149.1-1990, IEEE Standard Test-Access Port.

The TMS320C2xx generation of digital signal processors (DSPs) combines strong performance and great flexibility to meet the needs of signal processing and control applications. The T320C2xLP core CPU that is the basis of all 'C2xx devices has been optimized for high speed, small size, and low-power, making it ideal for demanding applications in many markets. The CPU has an advanced, modified Harvard architecture with six internal buses that permits tremendous parallelism and data throughput. The powerful 'C2xx instruction set makes software development easy. And because the 'C2xx is code-compatible with the TMS320C2x and 'C5x generations, your code investment is preserved. Around this core, 'C2xx-generation devices feature various combinations of on-chip memory and peripherals. The serial ports provide easy communication with external devices such as codecs, A/D converters, and other processors. Other peripherals that facilitate the control of external devices include general-purpose I/O pins, a 20-bit timer, and a wait-state generator.

Because of their strong performance, low cost, and easy-to-use development environment, 'C2xx-generation DSPs are an ideal choice for applications such as smart phones, digital cameras, modems, remote metering, and security systems.

Table 2 provides a comparison of the devices in the 'C2xx generation. It shows the capacity of on-chip RAM and ROM, the number of serial and parallel I/O ports, the execution time of one machine cycle, and the type of package with total pin count.

Core power dissipation. For complete details, see Calculation of TMS320C2xx Power Dissipation (literature number SPRA088).

The TMS320C2xx generation of digital signal processors (DSPs) combines strong performance and great flexibility to meet the needs of signal processing and control applications. The T320C2xLP core CPU that is the basis of all 'C2xx devices has been optimized for high speed, small size, and low-power, making it ideal for demanding applications in many markets. The CPU has an advanced, modified Harvard architecture with six internal buses that permits tremendous parallelism and data throughput. The powerful 'C2xx instruction set makes software development easy. And because the 'C2xx is code-compatible with the TMS320C2x and 'C5x generations, your code investment is preserved. Around this core, 'C2xx-generation devices feature various combinations of on-chip memory and peripherals. The serial ports provide easy communication with external devices such as codecs, A/D converters, and other processors. Other peripherals that facilitate the control of external devices include general-purpose I/O pins, a 20-bit timer, and a wait-state generator.

Because of their strong performance, low cost, and easy-to-use development environment, 'C2xx-generation DSPs are an ideal choice for applications such as smart phones, digital cameras, modems, remote metering, and security systems.

Table 2 provides a comparison of the devices in the 'C2xx generation. It shows the capacity of on-chip RAM and ROM, the number of serial and parallel I/O ports, the execution time of one machine cycle, and the type of package with total pin count.

Core power dissipation. For complete details, see Calculation of TMS320C2xx Power Dissipation (literature number SPRA088).

ダウンロード 字幕付きのビデオを表示 ビデオ

TI からの設計サポートは利用不可能

この製品に関して、新しいコンテンツやソフトウェアの更新など、新規プロジェクトに対する TI からの継続的な設計サポートはありません。該当する場合は、関連する資料、ソフトウェア、ツールはプロダクト フォルダに掲載されています。TI E2ETM サポート フォーラムで、アーカイブ済みの情報を検索することもできます。

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
3 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート Digital Signal Processors データシート (Rev. B) 1998年 8月 30日
アプリケーション・ノート Implementing Circular Buffers With Bit-Reversed Addressing 1997年 7月 1日
アプリケーション・ノート Feature Phone Based on TMS320LC203 1997年 4月 1日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

IDE (統合開発環境)、コンパイラ、またはデバッガ

CODECOMPOSER — コード・コンポーザ IDE

発効日: 2013 年 12 月 20 日
  • TMDS3240130(C3X/4X コード・コンポーザ)の販売はすでに終了しております。
  • 他のプロセッサ・ファミリのサポートについては、Code Composer Studio IDE をご確認ください。
設計ツール

PROCESSORS-3P-SEARCH — Arm® ベースの MPU、Arm ベースのマイコン、DSP に対応するサードパーティ各社を検索するためのツール

TI は複数の企業と提携し、TI の各種プロセッサを使用した幅広いソフトウェア、ツール、SOM (システム・オン・モジュール) を提供する方法で、量産までの開発期間短縮を支援しています。この検索ツールをダウンロードすると、サード・パーティーの各種ソリューションを手早く参照し、お客様のニーズに適したサード・パーティーを見つけることができます。掲載されている各種ソフトウェア、ツール、モジュールの製造と管理を実施しているのは、TI (テキサス・インスツルメンツ) ではなく独立系サード・パーティー各社です。

検索ツールは、製品の種類別に以下の分類を採用しています。

  • ツールに該当するのは、IDE (...)
パッケージ ピン数 ダウンロード
LQFP (PZ) 100 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ