トップ

製品の詳細

パラメータ

DSP 1 C54x DSP MHz (Max) 50 CPU 16-bit Rating Catalog open-in-new その他の デジタル信号プロセッサ (DSP)

パッケージ|ピン|サイズ

LQFP (PZ) 100 256 mm² 16 x 16 open-in-new その他の デジタル信号プロセッサ (DSP)

特長

  • Advanced Multibus Architecture With Three Separate 16-Bit Data Memory Buses and One Program Memory Bus
  • 40-Bit Arithmetic Logic Unit (ALU) Including a 40-Bit Barrel Shifter and Two Independent 40-Bit Accumulators
  • 17- × 17-Bit Parallel Multiplier Coupled to a 40-Bit Dedicated Adder for Non-Pipelined Single-Cycle Multiply/Accumulate (MAC) Operation
  • Compare, Select, and Store Unit (CSSU) for the Add/Compare Selection of the Viterbi Operator
  • Exponent Encoder to Compute an Exponent Value of a 40-Bit Accumulator Value in a Single Cycle
  • Two Address Generators With Eight Auxiliary Registers and Two Auxiliary Register Arithmetic Units (ARAUs)
  • Data Bus With a Bus Holder Feature
  • Address Bus With a Bus Holder Feature (’548 and ’549 Only)
  • Extended Addressing Mode for 8M × 16-Bit Maximum Addressable External Program Space (’548 and ’549 Only)
  • 192K × 16-Bit Maximum Addressable Memory Space (64K Words Program, 64K Words Data, and 64K Words I/O)
  • On-Chip ROM with Some Configurable to Program/Data Memory
  • Dual-Access On-Chip RAM
  • Single-Access On-Chip RAM (’548/’549)
  • Single-Instruction Repeat and Block-Repeat Operations for Program Code
  • Block-Memory-Move Instructions for Better Program and Data Management
  • Instructions With a 32-Bit Long Word Operand
  • Instructions With Two- or Three-Operand Reads
  • Arithmetic Instructions With Parallel Store and Parallel Load
  • Conditional Store Instructions
  • Fast Return From Interrupt
  • On-Chip Peripherals
    • Software-Programmable Wait-State Generator and Programmable Bank Switching
    • On-Chip Phase-Locked Loop (PLL) Clock Generator With Internal Oscillator or External Clock Source
    • Full-Duplex Serial Port to Support 8- or 16-Bit Transfers (’541, ’LC545, and ’LC546 Only)
    • Time-Division Multiplexed (TDM) Serial Port (’542, ’543, ’548, and ’549 Only)
    • Buffered Serial Port (BSP) (’542, ’543, ’LC545, ’LC546, ’548, and ’549 Only)
    • 8-Bit Parallel Host-Port Interface (HPI) (’542, ’LC545, ’548, and ’549)
    • One 16-Bit Timer
    • External-Input/Output (XIO) Off Control to Disable the External Data Bus, Address Bus and Control Signals
  • Power Consumption Control With IDLE1, IDLE2, and IDLE3 Instructions With Power-Down Modes
  • CLKOUT Off Control to Disable CLKOUT
  • On-Chip Scan-Based Emulation Logic, IEEE Std 1149.1 (JTAG) Boundary Scan Logic
  • 25-ns Single-Cycle Fixed-Point Instruction Execution Time [40 MIPS] for 5-V Power Supply (’C541 and ’C542 Only)
  • 20-ns and 25-ns Single-Cycle Fixed-Point Instruction Execution Time (50 MIPS and 40 MIPS) for 3.3-V PowerSupply (’LC54x)
  • 15-ns Single-Cycle Fixed-Point Instruction Execution Time (66 MIPS) for 3.3-V Power Supply (’LC54xA, ’548, ’LC549)
  • 12.5-ns Single-Cycle Fixed-Point Instruction Execution Time (80 MIPS) for 3.3-V Power Supply (’LC548, ’LC549)
  • 10-ns and 8.3-ns Single-Cycle Fixed-Point Instruction Execution Time (100 and 120 MIPS) for 3.3-V Power Supply (2.5-V Core) (’VC549)

IEEE Standard 1149.1-1990 Standard-Test-Access Port and Boundary Scan Architecture.

open-in-new その他の デジタル信号プロセッサ (DSP)

概要

The TMS320C54x, TMS320LC54x, and TMS320VC54x fixed-point, digital signal processor (DSP) families (hereafter referred to as the ’54x unless otherwise specified) are based on an advanced modified Harvard architecture that has one program memory bus and three data memory buses. These processors also provide an arithmetic logic unit (ALU) that has a high degree of parallelism, application-specific hardware logic, on-chip memory, and additional on-chip peripherals. These DSP families also provide a highly specialized instruction set, which is the basis of the operational flexibility and speed of these DSPs.

Separate program and data spaces allow simultaneous access to program instructions and data, providing the high degree of parallelism. Two reads and one write operation can be performed in a single cycle. Instructions with parallel store and application-specific instructions can fully utilize this architecture. In addition, data can be transferred between data and program spaces. Such parallelism supports a powerful set of arithmetic, logic, and bit-manipulation operations that can all be performed in a single machine cycle. In addition, the ’C54x, ’LC54x, and ’VC54x versions include the control mechanisms to manage interrupts, repeated operations, and function calls.

open-in-new その他の デジタル信号プロセッサ (DSP)
ダウンロード

No design support from TI available

This product does not have ongoing design support from TI for new projects, such as new content or software updates. If available, you will find relevant collateral, software and tools in the product folder. You can also search for archived information in the TI E2ETM support forums.

技術資料

star = TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 6
種類 タイトル 英語版のダウンロード 日付
* データシート TMS320C54x, LC54x, VC54x Fixed-Point Digital Signal Processors データシート (Rev. C) 1999年 3月 30日
技術記事 Bringing the next evolution of machine learning to the edge 2018年 11月 27日
技術記事 Industry 4.0 spelled backward makes no sense – and neither does the fact that you haven’t heard of TI’s newest processor yet 2018年 10月 30日
技術記事 How quality assurance on the Processor SDK can improve software scalability 2018年 8月 22日
技術記事 Clove: Low-Power video solutions based on Sitara™ AM57x processors 2016年 7月 21日
アプリケーション・ノート Calculation of TMS320LC54x Power Dissipation 1997年 6月 1日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価ボード ダウンロード
408.94
概要

TMS320C5416 DSP スタータ・キット(DSK)は、TI の TMS320C54x DSP をベースにした低消費電力アプリケーションの開発にかかる期間を短縮するように設計された、低コストの開発プラットフォームです。このキットには、USB 通信やプラグ・アンド・プレイ機能など、性能を向上する新機能が含まれており、設計の初心者であっても熟練者であっても、革新的な製品設計をすぐに開始できるようになっています。

C5416 DSK には、DSK 通信に関する問題の検出、診断および修正機能が含まれているので、コードを迅速にダウンロードおよびステップ実行することができ、リアルタイム・データ・エクスチェンジ(RTDX™)を使用した高いスループットを得ることができます。


キットの内容

  • C5416 DSP 開発ボード -
  • C5416 DSK Code Composer Studio™ v2.1 IDE
  • クイック・スタート・ガイド
  • テクニカル・リファレンス
  • 顧客サポート・ガイド
  • USB ケーブル
  • ユニバーサル電源
  • AC 電源コード

開発ボードを補うドーター・カード

TI またはサード・パーティ DSP 開発ボードに新しい機能が追加されます。多くの種類のデータ・コンバータ、プロトタイプ・ボード、新しい入出力インターフェイス、およびその他のペリフェラル・デバイスを評価します。 これらの準拠したカードを使用すると、共通コネクタ(TMS320 クロスプラットフォーム・ドーター・カードの仕様)(英語)を経由して、TI DSK および一部の TI EVM にシームレスに接続できます。準拠していないカードを TI の DSP 開発ボード上で動作させるには、グルー・ロジックまたは特別なケーブルを必要とする場合があります。

特長

(リンクをクリックすると、TI サイトから移動します。)

TMS320C5416 は TMS320C5416 DSP を搭載 - 消費電力と設置面積の最適化を必要とするアプリケーションに合った選択肢です。160MIPS の性能を発揮できるので、音声圧縮/解凍、音声認識、音声合成機能、ファックス/データ変換、エコー・キャンセレーションなどの幅広いシグナル・プロセッシング・アプリケーションの基礎として、160MHz デバイスを設計に利用できます。TMS320C5416 DSK ボートには、この他に次のようなハードウェア機能が搭載されています。

  • USB 経由で組み込み JTAG をサポート
  • 高品質 16/20 ビットのステレオ・コーデック
  • マイク、入力ライン、スピーカ、および出力ライン用の 4 つの 3.5mm オーディオ・ジャック
  • 256K ワードのフラッシュおよび 64K ワードの RAM
  • プラグイン・モジュール用の拡張ポート・コネクタ
  • オンボード標準 JTAG インターフェイス
  • +5V ユニバーサル電源

ソフトウェア - 開発者は、TI の信頼性が高く包括的な Code Composer Studio 開発プラットフォームを通して、TMS32C5416 DSP を簡単に開発できます。また、Windows 98、Windows 2000、および Windows XP で実行可能なツールを使用して、どのように複雑なプロジェクトでもシームレスに管理できます。TMS320C5416 DSK 用の Code Composer Studio の機能には、以下のようなものがあります。

  • 完全な統合開発環境(IDE)、効率の高い最適化 C/C++ コンパイラ・アセンブラ、リンカ、デバッガ、迅速なコード作成を可能とする Code Mastro™ 付の高度なエディタ、 データ表示、プロファイラ、および柔軟なプロジェクト・マネージャ
  • DSP/BIOS™ リアルタイム・カーネル
  • ターゲット・エラー復帰ソフトウェア
  • DSK 診断ツール
  • サード・パーティ・ソフトウェアによる機能を追加する「プラグイン」機能

設計ツールとシミュレーション

設計ツール ダウンロード
Arm-based MPU, arm-based MCU and DSP third-party search tool
PROCESSORS-3P-SEARCH TI has partnered with companies to offer a wide range of software, tools, and SOMs using TI processors to accelerate your path to production. Download this search tool to quickly browse our third-party solutions and find the right third-party to meet your needs. The software, tools and modules (...)
特長
  • Supports many TI processors including Sitara and Jacinto processors and DSPs
  • Search by type of product, TI devices supported, or country
  • Links and contacts for quick engagement
  • Third-party companies located around the world

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
LQFP (PZ) 100 オプションの表示

購入と品質

含まれる情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ