TPD2E2U06-Q1

アクティブ

車載、デュアルチャネル、高速 ESD 保護デバイス

トップ

製品の詳細

パラメータ

Number of channels (#) 2 IO capacitance (Typ) (pF) 1.5 Vrwm (V) 5.5 IEC 61000-4-2 contact (+/- kV) 25 IEC 61000-4-5 (A) 5.5 Features Bi-/uni-directional Uni-Directional IO leakage current (Max) (nA) 10 Rating Automotive Operating temperature range (C) -40 to 125 Dynamic resistance (Typ) (Ω) 0.6 Clamping voltage (V) 9.7 open-in-new その他の ESD 保護ダイオードと TVS(過渡電圧サプレッサ)サージ・ダイオード

パッケージ|ピン|サイズ

SOT-23 (DBZ) 3 7 mm² 2.92 x 2.37 SOT-SC70 (DCK) 3 3 mm² 2 x 1.3 open-in-new その他の ESD 保護ダイオードと TVS(過渡電圧サプレッサ)サージ・ダイオード

特長

  • AEC-Q101 Qualified
  • IEC 61000-4-2 Level 4 ESD Protection
    • ±25-kV (Contact Discharge)
    • ±30-kV (Air-gap Discharge)
  • ISO 10605 (330 pF, 330 Ω) ESD Protection
    • ±20-kV (Contact Discharge)
    • ±25-kV (Air-gap Discharge)
  • IO Capacitance 1.5-pF (Typical)
  • DC Breakdown Voltage 6.5 V (Minimum)
  • Ultra-Low Leakage Current 10-nA (Maximum)
  • Low ESD Clamping Voltage
  • Industrial Temperature Range: –40°C to +125°C
  • Small Easy-to-Route DBZ and DCK Packages
open-in-new その他の ESD 保護ダイオードと TVS(過渡電圧サプレッサ)サージ・ダイオード

概要

The TPD2E2U06-Q1 is a Transient Voltage Suppressor (TVS) Electrostatic Discharge (ESD) protection diode array with low capacitance. This dual-channel ESD protection diode is rated to dissipate ESD strikes above the maximum level specified in the IEC 61000-4-2 international standard. The 1.5-pF line capacitance of the TPD2E2U06-Q1 makes it ideal for protecting interfaces such as USB 2.0, Ethernet, LVDS, Antenna, and I2C.

open-in-new その他の ESD 保護ダイオードと TVS(過渡電圧サプレッサ)サージ・ダイオード
ダウンロード

技術資料

= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 9
種類 タイトル 英語版のダウンロード 日付
* データシート TPD2E2U06-Q1 Automotive Dual-Channel High-Speed ESD Protection Device データシート 2016年 4月 19日
ユーザー・ガイド Generic ESD Evaluation Module User's Guide 2018年 4月 3日
アプリケーション・ノート ISO 10605 Application Note 2018年 2月 21日
セレクション・ガイド ESD by Interface Selection Guide 2017年 6月 26日
ホワイト・ペーパー Designing USB for short-to-battery tolerance in automotive environments 2016年 2月 10日
アプリケーション・ノート ESD Layout Guide 2015年 3月 4日
ユーザー・ガイド TPD2E2U06QEVM User's Guide 2014年 12月 2日
アプリケーション・ノート Design considerations for system-level ESD circuit protection 2012年 9月 25日
アプリケーション・ノート Reading and Understanding an ESD Protection Datasheet 2010年 5月 19日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
document-generic ユーザー・ガイド
10
概要
Texas Instrument's ESDEVM evaluation module allows the evaluation of most of TI's ESD portfolio. The board comes with all traditional ESD footprints in order to be able to test any number of devices. Devices that need to be tested can be soldered onto their respect footprint and then tested. For the (...)
特長
  • Allows testing of most TI ESD devices
  • Many footprints to allow testing of each part
  • S-parameter testing for signal integrity
評価基板 ダウンロード
document-generic ユーザー・ガイド
49
概要

The TPD2E2U06-Q1EVM contains seven TPD2E2U06-Q1’s. A single TPD2E2U06-Q1 (U1) is configured with two USB 2.0 Type A connectors (USB1 & USB2) for capturing system level tests. A single TPD2E2U06-Q1 (U2) is configured with 4 SMA (J1 – J4) connectors to allow 4-port analysis with a (...)

特長
  • IEC61000-4-2 compliance testing
  • 4-port s-parameter analysis
  • USB 2.0 throughput analysis
  • Electrostatic discharge (ESD) clamping waveforms during an ESD event

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SLLM265A.ZIP (3 KB) - IBIS Model
シミュレーション・ツール ダウンロード
PSpice® for TI design and simulation tool
PSPICE-FOR-TI — PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを活用して、複雑なミックスド・シグナル設計のシミュレーションを実施することができます。完成度の高い最終機器を設計し、レイアウトの確定や製造開始より前に、ソリューションのプロトタイプを製作することができます。この結果、市場投入期間の短縮と開発コストの削減を実現できます。 

設計とシミュレーション向けのツールである PSpice for TI の環境内で、各種 TI デバイスの検索、製品ラインアップの参照、テスト・ベンチの起動、設計のシミュレーションを実施し、選定したデバイスをさらに分析することができます。また、複数の TI デバイスを組み合わせてシミュレーションを実行することもできます。

事前ロード済みの複数のモデルで構成されたライブラリ全体に加えて、PSpice for TI ツール内で各種 TI デバイスの最新の技術関連資料に簡単にアクセスすることもできます。開発中のアプリケーションに適したデバイスを選定できたことを確認した後、TI 製品の購入ページにアクセスして、その製品を購入することができます。 

PSpice for TI を使用すると、回路の検討から設計の開発や検証まで、作業の進展に合わせて設計サイクルの各段階で、シミュレーションのニーズに適した各種ツールにアクセスできます。コスト不要で入手でき、開発を容易に開始できます。設計とシミュレーションに適した PSpice スイートをダウンロードして、今すぐ設計を開始してください。

 開発の開始

  1. PSpice for TI シミュレータへのアクセスの申請
  2. ダウンロードとインストール
  3. シミュレーション方法説明ビデオのご視聴
特長
  • Cadence の PSpice テクノロジーを活用
  • デジタル・モデル・スイートが付属する事前インストール済みのライブラリを活用して、ワーストケース・タイミング分析を実現可能
  • 動的更新により、最新のデバイス・モデルに確実にアクセス可能
  • 精度の低下を招かずに、シミュレーション速度を重視して最適化済み
  • 複数製品の同時分析をサポート
  • OrCAD Capture フレームワークを土台とし、業界で最も幅広く使用されている回路図のキャプチャとシミュレーションの環境へのアクセスを実現
  • オフライン作業が可能
  • 以下の点を含め、多様な動作条件とデバイス公差にまたがって設計を検証
    • 自動的な測定と後処理
    • モンテカルロ分析法
    • ワーストケース分析
    • 熱解析
シミュレーション・ツール ダウンロード

リファレンス・デザイン

リファレンス・デザイン ダウンロード
バッテリ短絡保護付き、車載 2.4A デュアル・ポート USB ハブのリファレンス・デザイン
TIDA-00887 TIDA-00887 は、2 ポートの USB 2.0 ハブと、両方のダウンストリーム・ポートに対して TPD3S716-Q1 が実装するバッテリ短絡(short-to-battery、STB)機能と短絡保護機能で構成されています。アップストリーム・デバイスが接続されていない場合、ダウンストリーム・ポートは両方とも、USB 2.0 ハブの TUSB4020BI-Q1 がサポートしているカスタム・デバイダ・モードまたは専用充電ポート(Dedicated Charging Port、DCP)のどちらかに構成できます。アップストリームに接続されている場合、TUSB4020 ハブは CDP を使用した充電をサポートします。これらのポートは、充電先デバイスで利用できる最も高速な充電レートを実現するために、デバイダ・モード、CDP モード、接続先デバイスに依存する DCP モードの間で自動的に切り替えを行います。

このリファレンス・デザインは TIDA-00845 に類似していますが、前者はシステム内の STB シミュレータを省略し、2.4A 充電機能と自動的な充電検出機能を追加しています。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
Daisy-chained power and data over single pair Ethernet (T1) reference design
TIDA-010076 — このリファレンス・デザインは、SPE (1 組のイーサネット・ケーブル) を使用して 220W の電力と 100Mbps のデータを伝送する方法を提示します。デイジーチェーン・トポロジーを使用する通信システムは、スター・トポロジーを使用する従来のシステムに比べて、必要なハードウェアと配線が大幅に減少します。SPE (single-pair Ethernet、1 組のイーサネット・ケーブル、100BASE-T1) と PoE (Power over Ethernet、データ・ライン上での電力伝送) を組み合わせると、配線の数を減らし、設計を簡略化することができます。  2 本 1 組の配線を使用するだけで、電力とデータをノード間伝送できます。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
TIDA-080007
TIDA-080007 — This reference design details the design of a control board for the DLP5531-Q1 DMD. The DLP5531-Q1 DMD is a spatial light modulator with over 1.3 million pixels that can steer light to create digitally controlled illumination distributions. The design shows a simplified power architecture with a (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
SC70 (DCK) 3 オプションの表示
SOT-23 (DBZ) 3 オプションの表示

購入と品質

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ