トップ

製品の詳細

パラメータ

Number of switches 4 IO capacitance (Typ) (pF) 1.5 IEC 61000-4-2 contact (+/- kV) 15 IEC 61000-4-2 air-gap (+/- kV) 15 Interface USB 2.0 Features Over Voltage Protection Bi-/uni-directional Uni-Directional Rating Catalog Operating temperature range (C) -40 to 85 Dynamic resistance (Typ) (Ω) 1 Clamping voltage (V) 15 open-in-new その他の 特定用途向けポート保護機能 IC

パッケージ|ピン|サイズ

WSON (DSQ) 10 4 mm² 2 x 2 open-in-new その他の 特定用途向けポート保護機能 IC

特長

  • Input Voltage Protection at VBUS up to 28 V
  • Low Ron nFET Switch
  • Supports > 2 A Charging Current
  • ESD Performance D+/D-/ID/VBUS Pins:
    • ±15-kV Contact Discharge (IEC 61000-4-2)
    • ±15-kV Air Gap Discharge (IEC 61000-4-2)
  • Overvoltage and Undervoltage Lockout Features
  • Low Capacitance TVS ESD Clamp for USB2.0 High Speed Data Rate
  • Internal 17 ms Startup Delay
  • Integrated Input Enable and Status Output Signal
  • Thermal Shutdown Feature
  • Space Saving SON Package (2 mm × 2 mm)
open-in-new その他の 特定用途向けポート保護機能 IC

概要

The TPD4S014 is a single-chip solution for USB charger port protection. This device offers low capacitance transient voltage suppressor (TVS) electrostatic discharge (ESD) clamps for the D+, D-, and standard capacitance for the ID pin. On the VBUS pin, this device provides overvoltage protection (OVP) up to 28 V DC. The overvoltage lockout feature ensures that if there is a fault condition at the VBUS line, the TPD4S014 is able to isolate the VBUS line to protect the internal circuitry from damage. There is a 17-ms turn-on delay after VBUS rises above the undervoltage lockout (UVLO) threshold in order to let the voltage stabilize before turning the nFET on. This function acts as a de-glitch and prevents unnecessary switching if there is any ringing on the line during connection.

open-in-new その他の 特定用途向けポート保護機能 IC
ダウンロード

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 10
種類 タイトル 英語版のダウンロード 日付
* データシート TPD4S014 USB Charger Port Protection Including ESD Protection for All Lines and Overvoltage Protection on VBUS データシート 2015年 12月 31日
ソリューション・ガイド TI タブレット・ソリューション (Rev. D 翻訳版) 2020年 5月 19日
セレクション・ガイド ESD by Interface Selection Guide 2017年 6月 26日
セレクション・ガイド ESD by Interface Selection Guide 2016年 5月 25日
ホワイト・ペーパー Designing USB for short-to-battery tolerance in automotive environments 2016年 2月 10日
アプリケーション・ノート ESD Layout Guide 2015年 3月 4日
セレクション・ガイド ESD Protection Reference Guide 2014年 9月 15日
ユーザー・ガイド TPD4S014EVM User's Guide 2014年 6月 6日
アプリケーション・ノート Design considerations for system-level ESD circuit protection 2012年 9月 25日
アプリケーション・ノート Reading and Understanding an ESD Protection Datasheet 2010年 5月 19日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
$1,146.54
概要
J6Entry, RSP and TDA2E-17 CPU Board EVM is an evaluation platform designed to speed up development efforts and reduce time to market for Infotainment  reconfigurable Digital Cluster or Integrated Digital Cockpit and ADAS applications. The CPU board integrates key peripherals such as parallel (...)
特長
  • 2GB DDR3L
  • LP8733/LP8732 Power Solution
  • On-board eMMC, NAND, NOR
  • USB3, USB2, PCIe, Ethernet, COM8Q, CAN, MLB, MicroSD and HDMI connectors
評価基板 ダウンロード
document-generic ユーザー・ガイド
$49.00
概要

The TPD4S014 is a single-chip solution for USB charger port protection. This device offers low capacitance TVS type ESD clamps for the D+, D- and standard Capacitance for the ID pin. On the VBUS pin, this device can handle over-voltage protection up to 28V. The over voltage lock-out feature ensures (...)

特長
  • Over-voltage protection functionality
  • Under voltage lockout functionality
  • USB connectors used for ease of use
  • LED indicating fault condition
  • Test point for EN and ACK signals
  • D+, D- lines are routed as differential pair
  • Bottom section of board can be used for measurement of bandwidth and ESD performance.

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SLVM292.ZIP (11 KB) - IBIS Model
シミュレーション・ツール ダウンロード

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
WSON (DSQ) 10 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

Design Considerations for system-level ESD protection

Roger Liang, a systems engineer at Texas Instruments, explains what Electrostatic Discharge (ESD) is, and how it can occur and cause damage to our electronics.

投稿日: 01-Feb-2013
時間: 01:45

Read the full article

関連ビデオ