ホーム パワー・マネージメント AC/DC & DC/DC controllers (external FET)

TPS51604

アクティブ

同期整流降圧、高周波 CPU のコア電源アプリケーション向け、4A、28V ハーフブリッジ・ゲート・ドライバ

製品詳細

Operating temperature range (°C) -40 to 105 Rating Catalog Input supply voltage (max) (V) 5.5 Input supply voltage (min) (V) 4.5
Operating temperature range (°C) -40 to 105 Rating Catalog Input supply voltage (max) (V) 5.5 Input supply voltage (min) (V) 4.5
WSON (DSG) 8 4 mm² 2 x 2
  • Reduced Dead-Time Drive Circuit for Optimized
    CCM
  • Automatic Zero Crossing Detection for Optimized
    DCM Efficiency
  • Multiple Low-Power Modes for Optimized Light-
    Load Efficiency
  • Optimized Signal Path Delays for High-Frequency
    Operation
  • Integrated BST Switch Drive Strength Optimized
    for Ultrabook FETs
  • Optimized for 5-V FET Drive
  • Conversion Input Voltage Range (VIN): 4.5 to 28 V
  • 2-mm × 2-mm, 8-Pin, WSON Thermal Pad
    Package
  • Reduced Dead-Time Drive Circuit for Optimized
    CCM
  • Automatic Zero Crossing Detection for Optimized
    DCM Efficiency
  • Multiple Low-Power Modes for Optimized Light-
    Load Efficiency
  • Optimized Signal Path Delays for High-Frequency
    Operation
  • Integrated BST Switch Drive Strength Optimized
    for Ultrabook FETs
  • Optimized for 5-V FET Drive
  • Conversion Input Voltage Range (VIN): 4.5 to 28 V
  • 2-mm × 2-mm, 8-Pin, WSON Thermal Pad
    Package

The TPS51604 drivers are optimized for high-frequency CPU VCORE applications. Advanced features such as reduced dead-time drive and auto zero crossing are used to optimize efficiency over the entire load range.

The SKIP pin provides the option of CCM operation to support controlled management of the output voltage. In addition, the TPS51604 supports two low-power modes. With the PWM input in tri-state, quiescent current is reduced to 130 µA, with immediate response. When SKIP is held at tri-state, the current is reduced to 8 µA (typically 20 µs is required to resume switching). Paired with the appropriate TI controller, the drivers deliver an exceptionally high performance power supply system.

The TPS51604 device is packaged in a space saving, thermally-enhanced 8-pin, 2-mm × 2-mm WSON package and operates from –40°C to 105°C.

The TPS51604 drivers are optimized for high-frequency CPU VCORE applications. Advanced features such as reduced dead-time drive and auto zero crossing are used to optimize efficiency over the entire load range.

The SKIP pin provides the option of CCM operation to support controlled management of the output voltage. In addition, the TPS51604 supports two low-power modes. With the PWM input in tri-state, quiescent current is reduced to 130 µA, with immediate response. When SKIP is held at tri-state, the current is reduced to 8 µA (typically 20 µs is required to resume switching). Paired with the appropriate TI controller, the drivers deliver an exceptionally high performance power supply system.

The TPS51604 device is packaged in a space saving, thermally-enhanced 8-pin, 2-mm × 2-mm WSON package and operates from –40°C to 105°C.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
4 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TPS51604 Synchronous Buck FET Driver for High-Frequency CPU Core Power データシート (Rev. B) PDF | HTML 2015年 10月 23日
アプリケーション概要 External Gate Resistor Selection Guide (Rev. A) 2020年 2月 28日
アプリケーション概要 Understanding Peak IOH and IOL Currents (Rev. A) 2020年 2月 28日
その他の技術資料 Fundamentals of MOSFET and IGBT Gate Driver Circuits (Replaces SLUP169) (Rev. A) 2018年 10月 29日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

シミュレーション・モデル

TPS51604 PSpice Transient Model

SLUM641.ZIP (34 KB) - PSpice Model
リファレンス・デザイン

PMP9128 — オートモーティブ・インフォテインメント用小型フォーム・ファクタ Nvidia Tegra T40/50 プロセッサ・パワー・デザイン

Nvidia Tegra™ T40/T50 プロセッサを搭載した車載インフォテインメント用のこのリファレンス・デザインは、車載認定のデバイスである TPS51632Q1 と TPS51604Q1 を使用して、Nvidia Tegra T40/T50 コア・プロセッサに電力を供給します。後部座席用エンターテインメントを含め、OEM またはアフターマーケットのインフォテインメント・デザインを対象にしています。
試験報告書: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00448 — フレキシブルな高電流 IGBT ゲート・ドライバ、強化されたデジタル・アイソレータ付、リファレンス・デザイン

The TIDA-00448 reference design is an isolated IGBT gate driver with bipolar gate voltages intended for driving  high power IGBT’s requiring high peak gate current up to 40 A. TI’s NexFET power blocks which scales in this range, with same package, enables single design to be used (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
WSON (DSG) 8 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ