TPS51604

アクティブ

同期整流降圧、高周波 CPU のコア電源アプリケーション向け、4A、28V ハーフブリッジ・ゲート・ドライバ

製品の詳細

Bus voltage (Max) (V) 28 Power switch MOSFET Input VCC (Min) (V) 4.5 Input VCC (Max) (V) 5.5 Peak output current (A) 4 Rise time (ns) 15 Operating temperature range (C) -40 to 105 Undervoltage lockout (Typ) 4 Rating Catalog Number of channels (#) 2 Fall time (ns) 10 Prop delay (ns) 15 Iq (uA) 500 Channel input logic TTL Negative voltage handling at HS pin (V) -0.1 Features Dead Time Control, Synchronous Rectification
Bus voltage (Max) (V) 28 Power switch MOSFET Input VCC (Min) (V) 4.5 Input VCC (Max) (V) 5.5 Peak output current (A) 4 Rise time (ns) 15 Operating temperature range (C) -40 to 105 Undervoltage lockout (Typ) 4 Rating Catalog Number of channels (#) 2 Fall time (ns) 10 Prop delay (ns) 15 Iq (uA) 500 Channel input logic TTL Negative voltage handling at HS pin (V) -0.1 Features Dead Time Control, Synchronous Rectification
WSON (DSG) 8 4 mm² 2 x 2
  • Reduced Dead-Time Drive Circuit for Optimized
    CCM
  • Automatic Zero Crossing Detection for Optimized
    DCM Efficiency
  • Multiple Low-Power Modes for Optimized Light-
    Load Efficiency
  • Optimized Signal Path Delays for High-Frequency
    Operation
  • Integrated BST Switch Drive Strength Optimized
    for Ultrabook FETs
  • Optimized for 5-V FET Drive
  • Conversion Input Voltage Range (VIN): 4.5 to 28 V
  • 2-mm × 2-mm, 8-Pin, WSON Thermal Pad
    Package
  • Reduced Dead-Time Drive Circuit for Optimized
    CCM
  • Automatic Zero Crossing Detection for Optimized
    DCM Efficiency
  • Multiple Low-Power Modes for Optimized Light-
    Load Efficiency
  • Optimized Signal Path Delays for High-Frequency
    Operation
  • Integrated BST Switch Drive Strength Optimized
    for Ultrabook FETs
  • Optimized for 5-V FET Drive
  • Conversion Input Voltage Range (VIN): 4.5 to 28 V
  • 2-mm × 2-mm, 8-Pin, WSON Thermal Pad
    Package

The TPS51604 drivers are optimized for high-frequency CPU VCORE applications. Advanced features such as reduced dead-time drive and auto zero crossing are used to optimize efficiency over the entire load range.

The SKIP pin provides the option of CCM operation to support controlled management of the output voltage. In addition, the TPS51604 supports two low-power modes. With the PWM input in tri-state, quiescent current is reduced to 130 µA, with immediate response. When SKIP is held at tri-state, the current is reduced to 8 µA (typically 20 µs is required to resume switching). Paired with the appropriate TI controller, the drivers deliver an exceptionally high performance power supply system.

The TPS51604 device is packaged in a space saving, thermally-enhanced 8-pin, 2-mm × 2-mm WSON package and operates from –40°C to 105°C.

The TPS51604 drivers are optimized for high-frequency CPU VCORE applications. Advanced features such as reduced dead-time drive and auto zero crossing are used to optimize efficiency over the entire load range.

The SKIP pin provides the option of CCM operation to support controlled management of the output voltage. In addition, the TPS51604 supports two low-power modes. With the PWM input in tri-state, quiescent current is reduced to 130 µA, with immediate response. When SKIP is held at tri-state, the current is reduced to 8 µA (typically 20 µs is required to resume switching). Paired with the appropriate TI controller, the drivers deliver an exceptionally high performance power supply system.

The TPS51604 device is packaged in a space saving, thermally-enhanced 8-pin, 2-mm × 2-mm WSON package and operates from –40°C to 105°C.

ダウンロード

技術資料

star = TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
8 資料すべて表示
種類 タイトル 英語版のダウンロード 日付
* データシート TPS51604 Synchronous Buck FET Driver for High-Frequency CPU Core Power データシート (Rev. B) 2015年 10月 23日
アプリケーション・ノート External Gate Resistor Selection Guide (Rev. A) 2020年 2月 28日
アプリケーション・ノート Understanding Peak IOH and IOL Currents (Rev. A) 2020年 2月 28日
その他の技術資料 Fundamentals of MOSFET and IGBT Gate Driver Circuits (Replaces SLUP169) (Rev. A) 2018年 10月 29日
技術記事 How to achieve higher system robustness in DC drives, part 3: minimum input pulse 2018年 9月 19日
技術記事 How to achieve higher system robustness in DC drives, part 2: interlock and deadtime 2018年 5月 30日
技術記事 Boosting efficiency for your solar inverter designs 2018年 5月 24日
技術記事 How to achieve higher system robustness in DC drives, part 1: negative voltage 2018年 4月 17日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

シミュレーション・モデル

TPS51604 PSpice Transient Model

SLUM641.ZIP (34 KB) - PSpice Model
シミュレーション・ツール

PSPICE-FOR-TI — PSpice® for TI design and simulation tool

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
参考设计

PMP9128 — オートモーティブ・インフォテインメント用小型フォーム・ファクタ Nvidia Tegra T40/50 プロセッサ・パワー・デザイン

Nvidia Tegra™ T40/T50 プロセッサを搭載した車載インフォテインメント用のこのリファレンス・デザインは、車載認定のデバイスである TPS51632Q1 と TPS51604Q1 を使用して、Nvidia Tegra T40/T50 コア・プロセッサに電力を供給します。後部座席用エンターテインメントを含め、OEM またはアフターマーケットのインフォテインメント・デザインを対象にしています。
参考设计

TIDA-00448 — フレキシブルな高電流 IGBT ゲート・ドライバ、強化されたデジタル・アイソレータ付、リファレンス・デザイン

The TIDA-00448 reference design is an isolated IGBT gate driver with bipolar gate voltages intended for driving  high power IGBT’s requiring high peak gate current up to 40 A. TI’s NexFET power blocks which scales in this range, with same package, enables single design to be used (...)
パッケージ ピン数 ダウンロード
WSON (DSG) 8 オプションの表示

購入と品質

含まれる情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ