トップ

製品の詳細

パラメータ

Output options Adjustable Output Iout (Max) (A) 1.5 Vin (Max) (V) 5.5 Vin (Min) (V) 0.8 Vout (Max) (V) 3.6 Vout (Min) (V) 0.8 Noise (uVrms) 20 Iq (Typ) (mA) 1 Thermal resistance θJA (°C/W) 36 Load capacitance (Min) (µF) 2.2 Rating Catalog Regulated outputs (#) 1 Features Enable, Power Good, Soft Start Accuracy (%) 2 PSRR @ 100 KHz (dB) 28 Dropout voltage (Vdo) (Typ) (mV) 60 Operating temperature range (C) -40 to 125 open-in-new その他の リニア・レギュレータ(LDO)

パッケージ|ピン|サイズ

VQFN (RGW) 20 25 mm² 5 x 5 VSON (DRC) 10 9 mm² 3 x 3 VSON (DRC) 10 9 mm² 3.00 x 3.00 open-in-new その他の リニア・レギュレータ(LDO)

特長

  • 超低入力電圧および出力電圧範囲:0.8V~5.5V
  • バイアス電源範囲:2.7V~5.5V
  • 低ドロップアウト電圧:標準で60mV(1.5A、バイアス電源= 5V時)
  • 電源監視または他の電源に対するシーケンシング制御信号に使用出来るパワーグッド(PG)出力
  • 全入力電圧範囲、全負荷、全温度範囲に対して出力電圧精度:2%
  • プログラミング可能なソフトスタートによってリニアな電圧スタートアップを実現
  • 独立したバイアス電源により低入力電圧での動作と良好な過渡応答特性を実現
  • 2.2μF以上の容量の任意の出力キャパシタで安定に動作
  • コンパクトな3mm × 3mm × 1mmのSON-10パッケージ
  • アプリケーション
    • FPGAアプリケーション
    • DSPのコアおよびI/O電圧
    • ポスト・レギュレーションの必要なアプリケーション
    • 特定のスタートアップ時間またはシーケンシング起動要件を持つアプリケーション
    • ホットスワップおよび突入電流制御

open-in-new その他の リニア・レギュレータ(LDO)

概要

TPS74801低ドロップアウト(LDO)リニア・レギュレータは、幅広い範囲のアプリケーションに対して、使いやすく非常に安定したパワー・マネージメント・ソリューションを提供します。ユーザによる設定が可能なソフトスタートにより、スタートアップ時のキャパシタへの突入電流を低減し、入力電源に対するストレスを最小限に抑えることができます。リニアに電圧上昇する ソフトスタートは多くの異なる種類のプロセッサやASICに対する電源供給に最適です。イネーブル入力とパワーグッド出力 により、外部レギュレータとのシーケンシングも容易に行えます。この高い柔軟性により、ユーザはFPGAやDSP、および特 殊なスタートアップ要件を持つ他のアプリケーションに対して、シーケンシング要件を満足する電源回路を構成することがで きます。

高精度な基準電源と誤差増幅器により、全負荷、全入力電圧範囲、全温度範囲、および時間経過に対して2%の電圧精度を実 現しています。TPS74801は、任意の種類の出力キャパシタで安定に動作し、-40°C~+125°Cの温度範囲で仕様が完全に規定 されています。TPS74801は、3mm × 3mmの小さなSON-10パッケージで供給され、ソリューション・サイズを非常にコンパクト に設計することができます。TPS74401とピン互換の5mm ×5mmのQFN20ピンパッケージ製品も有ります。

open-in-new その他の リニア・レギュレータ(LDO)
ダウンロード
おすすめの類似製品
open-in-new 製品の比較
機能は同じだが、ピン配列、またはパラメーターが同等ではない比較製品
NEW TPS7A52 アクティブ 2-A, low-VIN (1.1-V), low-noise, high-accuracy, ultra-low-dropout (LDO) voltage regulator 2-A, low-noise (4.4 uVrms) LDO with programmable output, 0.5% accuracy and improved dropout
TPS7A83A アクティブ 2A、高精度(0.75%)、低ノイズ(4.4μVR MS)の LDO レギュレータ 2-A, low-noise (4.4 uVrms) LDO with programmable output and 0.75% accuracy
TPS7A92 アクティブ 2A、高精度、低ノイズ低ドロップアウト(LDO)電圧レギュレータ 2-A, low-noise (4.7 uVrms) LDO in 2.5 x 2.5mm package

技術資料

= 主要な資料
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 21
種類 タイトル 英語版のダウンロード 日付
* データシート プログラミング可能なソフトスタート機能を備えた 1.5A LDOリニア・レギュレータ データシート (Rev. A 翻訳版) 最新の英語版をダウンロード (Rev.L) 2007年 9月 27日
アプリケーション・ノート A Topical Index of TI LDO Application Notes 2019年 6月 27日
アプリケーション・ノート Non-isolated point-of-load solutions for VR13.HC in rack server &datacenter apps 2019年 3月 5日
技術記事 LDO basics: capacitor vs. capacitance 2018年 8月 1日
技術記事 LDO Basics: Preventing reverse current 2018年 7月 25日
技術記事 LDO basics: introduction to quiescent current 2018年 6月 20日
アプリケーション・ノート Extracting a Lumped Output Impedance Model With SIMPLIS or SiMetrix 2018年 6月 11日
セレクション・ガイド Low Dropout Regulators Quick Reference Guide 2018年 3月 21日
セレクション・ガイド 低ドロップアウト(LDO)レギュレータ クイック・リファレンス・ガイド (Rev. N 翻訳版) 最新の英語版をダウンロード (Rev.P) 2017年 8月 15日
アプリケーション・ノート LDO Noise Demystified 2017年 8月 9日
アプリケーション・ノート LDO PSRR Measurement Simplified 2017年 8月 9日
技術記事 LDO basics: noise – part 1 2017年 6月 14日
その他の技術資料 2010 Intel™ Atom Power System EVM and Support Tools [WMV] 2010年 7月 20日
アプリケーション・ノート Power Solution using LDO's 2010年 3月 25日
アプリケーション・ノート Simple Power Solution Using LDOs for the DM365 2009年 9月 11日
アプリケーション・ノート Simple Power Solution Using LDOs For TMS320DM365 Processor 2009年 8月 4日
アプリケーション・ノート Simple Power Solution Using LDOs For TMS320C2834x Microcontrollers 2009年 7月 24日
その他の技術資料 TPS74801 プログラミング可能なソフトスタート機能を備えた1.5A LDOリニア・レギュレータ 2008年 7月 3日
ユーザー・ガイド TPS74801EVM-177 2007年 12月 4日
アプリケーション・ノート Q3 2007 Issue Analog Applications Journal 2007年 8月 10日
アプリケーション・ノート Simultaneous power-down sequencing with the TPS74x01 family of linear regulators 2007年 8月 10日

設計と開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

ハードウェア開発

評価基板 ダウンロード
$1,146.54
概要
J6Entry, RSP and TDA2E-17 CPU Board EVM is an evaluation platform designed to speed up development efforts and reduce time to market for Infotainment  reconfigurable Digital Cluster or Integrated Digital Cockpit and ADAS applications. The CPU board integrates key peripherals such as parallel (...)
特長
  • 2GB DDR3L
  • LP8733/LP8732 Power Solution
  • On-board eMMC, NAND, NOR
  • USB3, USB2, PCIe, Ethernet, COM8Q, CAN, MLB, MicroSD and HDMI connectors
評価基板 ダウンロード
$2,324.44
概要

The J6Entry/RSP EVM is an evaluation platform designed to speed up development efforts and reduce time to market for applications such as Infotainment, reconfigurable Digital Cluster or Integrated Digital Cockpit.

The main CPU board integrates these key peripherals such as Ethernet or HDMI, while the (...)

特長
  • 10.1" Display with capacitive Touch
  • JAMR3 Radio Tuner Application Board
  • 2GB DDR3L
  • LP8733/LP8732 Power Solution
  • On-board eMMC, NAND, NOR
  • USB3, USB2, PCIe, Ethernet, COM8Q, CAN, MLB, MicroSD and HDMI connectors
評価基板 ダウンロード
document-generic ユーザー・ガイド
$20.00
概要

The TPS74801EVM-177 evaluation module (EVM) facilitates evaluation of the TPS74801 low-dropout (LDO) linear regulator.

The TPS74801 regulator requires a low-power bias voltage, VBIAS, and a power input voltage, VIN. The regulator can provide output voltages down to 0.8 V and has an integrated (...)

特長
  • Ultra-low VIN and VOUT range from 0.8 V to 5.5 V
  • VBIAS range from 2.7 V to 5.5 V
  • Low-dropout voltage of 60 mV typical at 1.5 A and 5-V VBIAS.
  • Power good (PG) output allows supply monitoring or provides a sequencing signal for other supplies
  • 2% accuracy over line, load, and temperature
  • Programmable soft-start (...)
評価基板 ダウンロード
document-generic ユーザー・ガイド
$249.00
概要

The Texas Instruments TUSB4020B evaluation module is a functional board design of a single device that implements a USB 2.0 hub. The EVM can support USB 2.0 (HS, FS, and LS) operation on its USB ports. This EVM is intended for use in evaluating system compatibility, developing optional EEPROM (...)

特長
  • Plug and play design
  • Can be configured using an optional serial EEPROM or SMBUS host
  • Local I2C Access through USB Interface via TUSB3410
  • A DC Power Jack (J9) to accept a 5-V wall power adapter
  • Configuration available through dip Switch
評価基板 ダウンロード
document-generic ユーザー・ガイド
$199.00
概要

The TUSB4041PAPEVM operates as a functional interconnect between an upstream connection to a USB host or hub and up to four directly connected downstream devices or hubs. More devices and hubs can be supported if arranged in tiers. The TUSB4041PAPEVM is capable of supporting operation at High-Speed (...)

特長
  • Plug and play design
  • Bus power and self power supported
  • Configurable through EEPROM (optional)
  • Test via on board jumpers/LEDs
評価基板 ダウンロード
document-generic ユーザー・ガイド
$199.00
概要
The TUSB8044A evaluation module (EVM) is a functional board design of a single device that implements both a USB 3.2 Gen 1 x 1 hub and a USB 2.0 hub with Billboard. The EVM can support both SuperSpeed (SS) and USB 2.0 (HS, FS, and LS) operation on its USB ports. This EVM is intended for use in (...)
特長
  • Four USB3.2 Gen 1 x 1 downstream ports
  • I2C master controllable through an HID compliant device enumerated on a virtual downstream port
  • Enumerates a Billboard device on a virtual downstream port for Type-C applications with alternate mode support
  • Registers configurable through EEPROM

設計ツールとシミュレーション

シミュレーション・モデル ダウンロード
SBVM633.ZIP (3 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLIM032B.ZIP (58 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLIM254.ZIP (34 KB) - TINA-TI Spice Model
シミュレーション・モデル ダウンロード
SLIM255.TSC (94 KB) - TINA-TI Reference Design
回路図 ダウンロード
SLVR334A.PDF (253 KB)

リファレンス・デザイン

リファレンス・デザイン ダウンロード
DLP® 構造化光使用、AM572x プロセッサ・ベース 3D マシン・ビジョンのリファレンス・デザイン
TIDEP0076 — The TIDEP0076 3D machine vision design describes an embedded 3D scanner based on the structured light principle. A digital camera along with a Sitara™ AM57xx processor System on Chip (SoC)  is used to capture reflected light patterns from a DLP4500-based projector. Subsquent processing of (...)
document-generic 回路 document-generic ユーザー・ガイド document-generic 英語版をダウンロード (Rev.B)
リファレンス・デザイン ダウンロード
AM57x 上のモンテカルロ・シミュレーション、OpenCL 使用、DSP アクセラレーション用、リファレンス・デザイン
TIDEP0046 TI’s high performance ARM® Cortex®-A15 based AM57x processors also integrate C66x DSPs. These DSPs were designed to handle high signal and data processing tasks that are often required by industrial, automotive and financial applications. The AM57x OpenCL implementation makes it easy (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
電源および熱設計検討事項、TI 製 AM57x プロセッサ使用、リファレンス・デザイン
TIDEP0047 This TI Design (TIDEP0047) is a reference platform based on the AM57x processor and companion TPS659037 power management integrated circuit (PMIC).  This TI Design specifically highlights important power and thermal design considerations and techniques for systems designed with AM57x and (...)
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
バッテリ短絡保護機能搭載、2 ポート 車載 USB 2.0 ハブのリファレンス・デザイン
TIDA-00845 — TIDA-00845 は、デュアル・ポート USB 2.0 ハブであり、両方のダウンストリーム・ポートで最大 18V DC の短絡に耐える能力を搭載し、Level 4 IEC 61000-4-2 ESD、過電流の条件、グランドへの短絡のそれぞれに対する保護機能を実装しています。これらの保護機能を実現しているのは、統合型保護デバイスである TPD3S714-Q1 です。バッテリ短絡(short-to-battery、STB)保護、短絡保護、固定的な電流制限ロード・スイッチを両方のダウンストリーム・ポートに搭載した TUSB4020BI USB 2.0 ハブは、絶縁型であり、過電圧と過電流の各条件に対する保護機能を実装しています。USB STB 保護機能を容易に実証できるように、ダウンストリーム・ポート 1 は、18V DC の印加を想定した STB テスト・シミュレータを搭載しており、2 個の TPD3S714-Q1 を採用して両方のハブと接続先ペリフェラルを保護します。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
バッテリ短絡保護付き、車載 2.4A デュアル・ポート USB ハブのリファレンス・デザイン
TIDA-00887 TIDA-00887 は、2 ポートの USB 2.0 ハブと、両方のダウンストリーム・ポートに対して TPD3S716-Q1 が実装するバッテリ短絡(short-to-battery、STB)機能と短絡保護機能で構成されています。アップストリーム・デバイスが接続されていない場合、ダウンストリーム・ポートは両方とも、USB 2.0 ハブの TUSB4020BI-Q1 がサポートしているカスタム・デバイダ・モードまたは専用充電ポート(Dedicated Charging Port、DCP)のどちらかに構成できます。アップストリームに接続されている場合、TUSB4020 ハブは CDP を使用した充電をサポートします。これらのポートは、充電先デバイスで利用できる最も高速な充電レートを実現するために、デバイダ・モード、CDP モード、接続先デバイスに依存する DCP モードの間で自動的に切り替えを行います。

このリファレンス・デザインは TIDA-00845 に類似していますが、前者はシステム内の STB シミュレータを省略し、2.4A 充電機能と自動的な充電検出機能を追加しています。
document-generic 回路 document-generic ユーザー・ガイド
リファレンス・デザイン ダウンロード
Intel Atom E6xx Tunnel Creek 向け同期整流降圧(1.8V@5A)
PMP5855 — PMP5855 は、安定化された 12V(8V ~ 14V)バスを使用し、Atom E6xx Tunnel Creek の電源システムとして 10 の安定化出力を順に供給するように設計されています。PMP5855 は、Atom E6xx CPU と GPU Vcore 用のレギュレータである TPS59610 を示すとともに、これらの静特性と動特性を評価するための多数のテスト・ポイントを提供する目的で専用設計されたものです。PMP5855 は、ホットスワップ保護機能を実現し、入力 OR を実施します。

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
VQFN (RGW) 20 オプションの表示
VSON (DRC) 10 オプションの表示

購入と品質

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

トレーニング・シリーズ

TI のトレーニングとビデオをすべて表示

ビデオ

関連ビデオ