ホーム パワー・マネージメント リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

TPS74901

アクティブ

パワー グッドとイネーブル搭載、3A、0.8V の低入力電圧 (VIN)、調整可能な超低ドロップアウト電圧レギュレータ

製品詳細

Output options Adjustable Output Iout (max) (A) 3 Vin (max) (V) 5.5 Vin (min) (V) 0.8 Vout (max) (V) 3.6 Vout (min) (V) 0.8 Noise (µVrms) 20 Iq (typ) (mA) 3 Thermal resistance θJA (°C/W) 34, 36 Rating Catalog Load capacitance (min) (µF) 2.2 Regulated outputs (#) 1 Features Enable, Power good, Soft start Accuracy (%) 2 PSRR at 100 KHz (dB) 28 Dropout voltage (Vdo) (typ) (mV) 60, 120 Operating temperature range (°C) -40 to 125
Output options Adjustable Output Iout (max) (A) 3 Vin (max) (V) 5.5 Vin (min) (V) 0.8 Vout (max) (V) 3.6 Vout (min) (V) 0.8 Noise (µVrms) 20 Iq (typ) (mA) 3 Thermal resistance θJA (°C/W) 34, 36 Rating Catalog Load capacitance (min) (µF) 2.2 Regulated outputs (#) 1 Features Enable, Power good, Soft start Accuracy (%) 2 PSRR at 100 KHz (dB) 28 Dropout voltage (Vdo) (typ) (mV) 60, 120 Operating temperature range (°C) -40 to 125
TO-263 (KTW) 7 153.924 mm² 10.1 x 15.24 VQFN (RGW) 20 25 mm² 5 x 5 VSON (DRC) 10 9 mm² 3 x 3
  • V OUT 範囲:0.8V~3.6V
  • 非常に低い V IN 範囲:0.8V~5.5V
  • V BIAS 範囲:2.7V~5.5V
  • 低いドロップアウト:3A で 120mV (標準値)
  • パワー・グッド (PG) 出力の活用で、電源電圧の監視や、他の電源へのシーケンシング信号の供給が可能
  • ライン、負荷、温度の範囲全体にわたる精度:2%
  • 可変スタートアップ突入電流
  • V BIAS により、過渡応答性に優れた低 V IN 動作を実現
  • 任意の出力コンデンサ (≥ 2.2µF) で安定的に動作
  • パッケージ:
    • 小型の 3mm × 3mm × 1mm VSON
    • 5mm × 5mm × 1mm VQFN および DDPAK-7
  • アクティブ High イネーブル
  • V OUT 範囲:0.8V~3.6V
  • 非常に低い V IN 範囲:0.8V~5.5V
  • V BIAS 範囲:2.7V~5.5V
  • 低いドロップアウト:3A で 120mV (標準値)
  • パワー・グッド (PG) 出力の活用で、電源電圧の監視や、他の電源へのシーケンシング信号の供給が可能
  • ライン、負荷、温度の範囲全体にわたる精度:2%
  • 可変スタートアップ突入電流
  • V BIAS により、過渡応答性に優れた低 V IN 動作を実現
  • 任意の出力コンデンサ (≥ 2.2µF) で安定的に動作
  • パッケージ:
    • 小型の 3mm × 3mm × 1mm VSON
    • 5mm × 5mm × 1mm VQFN および DDPAK-7
  • アクティブ High イネーブル

TPS74901 低ドロップアウト (LDO) リニア・レギュレータは、広範なアプリケーション向けの使いやすく堅牢な電力管理ソリューションです。ソフトスタートをユーザーがプログラムできるので、スタートアップ中の容量性突入電流を低減して、入力電源のストレスを最小限に抑えることができます。ソフトスタートは単調性で、多くの種類のプロセッサおよび特定用途向け IC (ASIC) の電源供給向けに設計されています。イネーブル入力とパワー・グッド出力により、外部レギュレータとの間でシーケンシングを簡単に実行できます。この優れた柔軟性により、フィールド・プログラマブル・ゲート・アレイ (FPGA)、デジタル信号プロセッサ (DSP)、および特殊なスタートアップ要件を持つ他のアプリケーションのシーケンス要件を満たすソリューションを構成できます。

高精度の基準電圧およびエラー・アンプは、負荷、ライン、温度、プロセスの範囲全体にわたって 2% の精度を維持します。本デバイスは 2.2µF 以上の任意のタイプのコンデンサで安定して動作し、-40℃~+125℃で仕様が規定されています。TPS74901 は、小型 (3mm × 3mm) の VSON パッケージおよび小型 (5mm × 5mm) の VQFN パッケージで供給されるため、非常に小さいトータル・ソリューション・サイズを実現できます。 このデバイスは、DDPAK-7 パッケージでも供給されます。

TPS74901 低ドロップアウト (LDO) リニア・レギュレータは、広範なアプリケーション向けの使いやすく堅牢な電力管理ソリューションです。ソフトスタートをユーザーがプログラムできるので、スタートアップ中の容量性突入電流を低減して、入力電源のストレスを最小限に抑えることができます。ソフトスタートは単調性で、多くの種類のプロセッサおよび特定用途向け IC (ASIC) の電源供給向けに設計されています。イネーブル入力とパワー・グッド出力により、外部レギュレータとの間でシーケンシングを簡単に実行できます。この優れた柔軟性により、フィールド・プログラマブル・ゲート・アレイ (FPGA)、デジタル信号プロセッサ (DSP)、および特殊なスタートアップ要件を持つ他のアプリケーションのシーケンス要件を満たすソリューションを構成できます。

高精度の基準電圧およびエラー・アンプは、負荷、ライン、温度、プロセスの範囲全体にわたって 2% の精度を維持します。本デバイスは 2.2µF 以上の任意のタイプのコンデンサで安定して動作し、-40℃~+125℃で仕様が規定されています。TPS74901 は、小型 (3mm × 3mm) の VSON パッケージおよび小型 (5mm × 5mm) の VQFN パッケージで供給されるため、非常に小さいトータル・ソリューション・サイズを実現できます。 このデバイスは、DDPAK-7 パッケージでも供給されます。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと類似の機能
TPS7A84 アクティブ パワー・グッド搭載、高精度、3A、低い VIN、低ノイズ、超低ドロップアウト電圧レギュレータ TPS7A84 is the next-generation version of this device with lower noise.

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
11 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TPS74901 プログラマブル・ソフトスタート機能付き、3A 低ドロップアウト・リニア・レギュレータ データシート (Rev. J 翻訳版) PDF | HTML 英語版 (Rev.J) PDF | HTML 2023年 5月 10日
アプリケーション・ノート LDO Noise Demystified (Rev. B) PDF | HTML 2020年 8月 18日
アプリケーション・ノート A Topical Index of TI LDO Application Notes (Rev. F) 2019年 6月 27日
セレクション・ガイド Low Dropout Regulators Quick Reference Guide (Rev. P) 2018年 3月 21日
セレクション・ガイド 低ドロップアウト(LDO)レギュレータ クイック・リファレンス・ガイド (Rev. N 翻訳版) 最新英語版 (Rev.P) 2017年 8月 15日
アプリケーション・ノート LDO PSRR Measurement Simplified (Rev. A) PDF | HTML 2017年 8月 9日
Analog Design Journal Q2 2009 Issue Analog Applications Journal 2009年 5月 1日
Analog Design Journal Taming linear-regulator inrush currents 2009年 5月 1日
EVM ユーザー ガイド (英語) TPS74901EVM-210 (Rev. B) 2008年 7月 24日
製品概要 TPS74901 プログラミング可能なソフトスタート機能を備えた3.0A LDOリニア・レギュレータ 2008年 7月 3日
EVM ユーザー ガイド (英語) TPS74901EVM-210 2007年 4月 14日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

TPS74901EVM-210 — TPS74901 3A、0.8V の低入力電圧範囲 (VIN) に対応、調整可能な低ドロップアウト電圧レギュレータの評価基板

TPS74901EVM-210 を使用すると、低ドロップアウト リニア レギュレータ IC である TPS74901 を容易に評価できます。

これらのレギュレータは、低消費電力のバイアス電圧である VBIAS と、電源入力電圧 VIN を必要とします。このレギュレータは、最小 0.8V の出力電圧、また最大 3A の出力電流を供給できます。また、出力電圧がレギュレーション状態に達した (パワー グッドつまり PG が成立) ときにハイ インピーダンスになる、オープン ドレイン出力形式のスーパーバイザ回路を内蔵しています。

ユーザー ガイド: PDF
シミュレーション・モデル

TPS74901 PSpice Transient Model (Rev. B)

SLIM031B.ZIP (60 KB) - PSpice Model
シミュレーション・モデル

TPS74901 TINA-TI Transient Reference Design

SLIM257.TSC (94 KB) - TINA-TI Spice Model
シミュレーション・モデル

TPS74901 TINA-TI Transient Spice Model

SLIM256.ZIP (35 KB) - TINA-TI Spice Model
シミュレーション・モデル

TPS74901 Unencrypted PSpice Transient Model

SBVM634.ZIP (3 KB) - PSpice Model
リファレンス・デザイン

TIDA-00431 — リファレンス・デザイン - RF サンプリング 4-GSPS ADC、8-GHz DC 結合差動アンプ付

Wideband radio frequency (RF) receivers allow greatly increased flexibility in radio designs. The wide instantaneous bandwidth allows flexible tuning without changing hardware and the ability to capture multiple channels at widely separated frequencies.

This reference design describes a wideband RF (...)

設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01017 — オシロスコープ、ワイヤレス・テスタ、レーダー向け高速マルチチャネル ADC クロックのリファレンス・デザイン

The TIDA-01017 reference design demonstrates the performance of a clocking solution for a high speed multi-channel system, analyzed by measuring the channel to channel skew for the entire input frequency range of the RF sampling ADC. Channel to channel skew is critical for phased array radar and (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01015 — デジタル・オシロスコープ / ワイヤレス・テスタの 12 ビット高速 ADC 向け 4GHz クロックのリファレンス・デザイン

The TIDA-01015 is a clocking solution reference design for high speed direct RF sampling GSPS ADCs. This design showcases the significance of the sampling clock to achieve high SNR for 2nd Nyquist zone input signal frequencies. ADC12J4000 is a 12-bit, 4-GSPS RF sampling ADC with 3-dB input (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00826 — 50Ω、2GHz オシロスコープ・フロント・エンド、リファレンス・デザイン

このリファレンス・デザインは 50Ω 入力オシロスコープ・アプリケーション向けアナログ・フロント・エンドの一部です。この評価プラットフォームにより、周波数ドメイン・アプリケーションと時間ドメイン・アプリケーションの両方で、DC ~ 2GHz 入力信号の処理が可能になります。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00432 — Xilinx プラットフォームを使用する JESD204B ギガ-サンプル ADC の同期、フェーズ・アレイ・レーダー・システム用

Xilinx VC707 プラットフォームを使用して 2 個の ADC12J4000 評価モジュール(EVM)を互いに同期する方法を示したシステム・レベルのリファレンス・デザインです。このリファレンス・デザインの技術資料は、クロック・スキームを含め、必要なハードウェアの修正とデバイスの構成法について説明しています。評価モジュールごとに、サンプルの構成ファイルを提示しています。FPGA ファームウェアについて説明するほか、関連する Xilinx IP (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00359 — クロック・ソリューション、リファレンス・デザイン、GSPS ADC 用

Low cost, high performance clocking solution for GSPS data converters. This reference design discusses the use of a TRF3765, a low noise frequency synthesizer, generating the sampling clock for a 4 GSPS analog-to-digital converter (ADC12J4000). Experiments demonstrate data sheet comparable SNR and (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
TO-263 (KTW) 7 オプションの表示
VQFN (RGW) 20 オプションの表示
VSON (DRC) 10 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ