Output options Adjustable Output, Fixed Output Iout (Max) (A) 0.2 Vin (Max) (V) 5.5 Vin (Min) (V) 2.7 Vout (Max) (V) 5.4 Vout (Min) (V) 1.22 Fixed output options (V) 1.8, 2.5, 2.8, 2.85, 3, 3.3, 4.75 Noise (uVrms) 32 Iq (Typ) (mA) 0.17 Thermal resistance θJA (°C/W) 178 Load capacitance (Min) (µF) 2.2 Rating Catalog Regulated outputs (#) 1 Features Enable Accuracy (%) 2 PSRR @ 100 KHz (dB) 44 Dropout voltage (Vdo) (Typ) (mV) 112 Operating temperature range (C) -40 to 125 open-in-new その他の リニア・レギュレータ(LDO)


DSBGA (YZQ) 5 SOT-23 (DBV) 5 5 mm² 2.9 x 1.6 SOT-23 (DBV) 6 5 mm² 2.9 x 1.6 open-in-new その他の リニア・レギュレータ(LDO)


  • 200-mA RF Low-Dropout Regulator
    With Enable
  • Available in Fixed-Voltage Versions from 1.8 V to
    4.75 V and Adjustable (1.22 V to 5.5 V)
  • High PSRR (70 dB at 10 kHz)
  • Low Noise (32 µVRMS, TPS79328)
  • Fast Start-Up Time (50 µs)
  • Stable With a 2.2-µF Ceramic Capacitor
  • Excellent Load and Line Transient Response
  • Very Low Dropout Voltage (112 mV at 200 mA,
  • 5- and 6-Pin SOT23 (DBV) and NanoStar Wafer
    Chip Scale (YZQ) Packages
open-in-new その他の リニア・レギュレータ(LDO)


The TPS793 family of low-dropout (LDO) low-power linear voltage regulators features high power-supply rejection ratio (PSRR), ultralow-noise, fast start-up, and excellent line and load transient responses in NanoStar™ wafer chip scale and SOT23 packages. NanoStar packaging gives an ultrasmall footprint as well as an ultralow profile and package weight, making these devices ideal for portable applications such as handsets and PDAs. Each device in the family is stable, with a small, 2.2-µF ceramic capacitor on the output. The TPS793 family uses an advanced, proprietary BiCMOS fabrication process to yield extremely low dropout voltages (for example, 112 mV at 200 mA, TPS79330). Each device achieves fast start-up times (approximately 50 µs with a 0.001-µF bypass capacitor) while consuming very low quiescent current (170 µA typical). Moreover, when the device is placed in standby mode, the supply current is reduced to less than 1 µA. The TPS79328 exhibits approximately 32 µVRMS of output voltage noise at 2.8-V output with a 0.1-µF bypass capacitor. Applications with analog components that are noise-sensitive, such as portable RF electronics, benefit from the high PSRR and low-noise features as well as the fast response time.

open-in-new その他の リニア・レギュレータ(LDO)
open-in-new 製品の比較
新製品 TPS784 アクティブ 高精度、イネーブル機能搭載、300mA、低静止電流 (IQ)、高 PSRR、低ドロップアウト (LDO) 電圧レギュレータ 高精度(標準 0.5%)、25uA IQ、SOT-23 パッケージの可変出力 LDO
新製品 TPS7A20 アクティブ 300-mA, ultra-low-noise, low-IQ, low-dropout (LDO) linear regulator with high PSRR SOT-23 の P2P、WCSP で 80% 小型化、超低静止電流、超低ノイズ、改善した PSRR、低減した突入電流、広い VIN 範囲
TLV705 アクティブ 低ノイズ、イネーブル搭載、200mA、高 PSRR、低静止電流 (IQ)、低ドロップアウト電圧レギュレータ 56% 小型化したWCSPパッケージ、低い VIN 範囲、低コスト、改善したノイズ、 PSRR を >10Hz に改善、低静止電流
TPS7A90 アクティブ 高精度、500mA、低ノイズ、高 PSRR、調整可能な超低ドロップアウト電圧レギュレータ 超低ノイズ、PSRR を >30kHZ に改善、大幅に改善した放熱特性、高電流、広い VIN 範囲


= TI が選択したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。 すべて表示 9
種類 タイトル 英語版のダウンロード 日付
* データシート TPS793 Low-Noise, High PSRR, RF, 200-mA Low-Dropout Linear Regulators in NanoStar™ Wafer Chip Scale and SOT-23 データシート 2014年 8月 7日
* 放射線と信頼性レポート TPS793285YEQ Reliability Report 2003年 10月 10日
技術記事 LDO basics: capacitor vs. capacitance 2018年 8月 1日
技術記事 LDO Basics: Preventing reverse current 2018年 7月 25日
技術記事 LDO basics: introduction to quiescent current 2018年 6月 20日
技術記事 LDO basics: noise – part 1 2017年 6月 14日
アプリケーション・ノート Power Reference Design for Altera Cyclone III Starter Kit 2008年 3月 27日
アプリケーション・ノート NanoStar™ Wafer Chip-Scale Package Design Guide 2003年 9月 5日




評価ボード ダウンロード
評価ボード ダウンロード

The TMS320DM36x Digital Video Evaluation Module (DVEVM) enables developers to start immediate evaluation of TI’s Digital Media (DMx) processors and begin building digital video applications such as IP security cameras, action cameras, drones, wearables, digital signage, video doorbells, and (...)

  • TMS320DM368 Digital Media processor-based development board
  • Parallel Camera Input compatible with Leopard Imaging LI-5M02 camera board
  • Video capture of NTSC or PAL signals via component for HD and composite/S-Video for SD
  • NTSC or PAL output via component for HD and composite/S-Video for SD
  • Other (...)
評価ボード ダウンロード
評価ボード ダウンロード

The purpose of this EVM is to facilitate evaluation of the TPS793xx family of LDO regulators. Each EVM package contains one SLVP191 test board, with either a TPS79301DBV linear regulator or a TPS79328DBV linear regulator, as well as supporting passive components. The TPS79301DBV adjustable device (...)


シミュレーション・モデル ダウンロード
SGLM012.ZIP (28 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SGLM013.ZIP (21 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SGLM014.ZIP (21 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SGLM015.ZIP (21 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SGLM016.ZIP (21 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SGLM017.ZIP (21 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SGLM018.ZIP (21 KB) - PSpice Model
シミュレーション・モデル ダウンロード
SLVMA75.ZIP (35 KB) - PSpice Model


リファレンス・デザイン ダウンロード
TIDEP0025 この TI Design は、位置エンコーダとロータリー・エンコーダ向けの HEIDENHAIN EnDat 2.2 規格に基づいて、ハードウェア・インターフェイス・ソリューションを実装します。設計者はこのプラットフォームを活用して、幅広い産業用オートメーション機器でリアルタイム EtherCAT 通信規格を実装することもできます。産業用オートメーション、ファクトリ・オートメーション、産業用通信などのアプリケーションで、小型フットプリントと低消費電力のシングルチップ・ソリューションを実現できます。
document-generic 回路
リファレンス・デザイン ダウンロード
TIDA-00254 LightCrafter™ シリーズ・コントローラ向けに TI の DLP® Advanced Light Control(高度な照明制御)ソフトウェア開発キット(SDK)を採用した 3D マシン・ビジョン・リファレンス・デザインで、TI (...)
document-generic 回路
リファレンス・デザイン ダウンロード
HIPERFACE DSL Master インターフェイスを統合した ARM MPU、リファレンス・デザイン
TIDEP0035 Implementation of HIPERFACE DSL Master protocol on Industrial Communication Sub-System (PRU-ICSS). The two wire interface allows for integration of position feedback wires into motor cable.  Complete solution consists of AM437x PRU-ICSS firmware and TIDA-00177 transceiver reference design.
document-generic 回路
リファレンス・デザイン ダウンロード
デュアル・カメラのリファレンス・デザイン、AM437x 付き
TIDEP0014 Sitara AM437xプロセッサ製品上でのカメラ・サポート機能の開発をすぐに開始できます。AM437xのパラレル・ポートのカメラ・インターフェイスは、1台または2台のカメラ・インターフェイスとして設定可能です。2台用のカメラ設定では、2本のカメラ入力の同時使用を実現します。
document-generic 回路
リファレンス・デザイン ダウンロード
50Ω、2GHz オシロスコープ・フロント・エンド、リファレンス・デザイン
TIDA-00826 このリファレンス・デザインは 50Ω 入力オシロスコープ・アプリケーション向けアナログ・フロント・エンドの一部です。この評価プラットフォームにより、周波数ドメイン・アプリケーションと時間ドメイン・アプリケーションの両方で、DC ~ 2GHz 入力信号の処理が可能になります。
document-generic 回路
リファレンス・デザイン ダウンロード
RF レイアウト・リファレンス・デザイン、420~470 MHz 用 (CC1200 および CC1201)
CC120XEM-420-470-RD この RF レイアウト・リファレンス・デザインでは、420 ~ 470MHz の周波数帯域で動作するローパワー RF デバイス用の適切なデカップリングとレイアウトの技術の実例を示します。
document-generic 回路
リファレンス・デザイン ダウンロード
RF レイアウト・リファレンス・デザイン、868~930 MHz 用 (CC1200 および CC1201)
CC120XEM-868-930-RD This RF Layout Reference Design demonstrates good decoupling and layout techniques for a low power RF device operating in the 868 MHz and 915 MHz frequency bands.
document-generic 回路
リファレンス・デザイン ダウンロード
Altera Cyclone III
PMP2543 The Cyclone III power management design is a complete, non-isolated power solution and provides all 5 required rails for powering the FPGA. The design also includes complete power solutions for DDR Memory VTT and VDDQ rails and USB power. This design is optimized to power the Altera 3C25F324 starter (...)
document-generic 回路

CAD/CAE シンボル

パッケージ ピン数 ダウンロード
DSBGA (YZQ) 5 オプションの表示
SOT-23 (DBV) 6 オプションの表示
SOT-23 (DBV) 5 オプションの表示


  • RoHS
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating/ リフローピーク温度
  • MTBF/FIT の推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

おすすめの製品には、この TI 製品に関連するパラメータ、評価モジュール、またはリファレンス・デザインが含まれている場合があります。


TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。


TI のトレーニングとビデオをすべて表示